ZHCSV58M July   1999  – March 2024 SN65LVDS1 , SN65LVDS2 , SN65LVDT2

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件选项
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 驱动器电气特性
    6. 6.6 接收器电气特性
    7. 6.7 驱动器开关特性
    8. 6.8 接收器开关特性
    9. 6.9 典型特性
  8. 参数测量信息
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 SN65LVDS1 特性
        1. 8.3.1.1 驱动器输出电压和上电复位
        2. 8.3.1.2 驱动器失调电压
        3. 8.3.1.3 可耐受 5V 输入
        4. 8.3.1.4 NC 引脚
        5. 8.3.1.5 驱动器等效原理图
      2. 8.3.2 SN65LVDS2 和 SN65LVDT2 特性
        1. 8.3.2.1 接收器开路失效防护
        2. 8.3.2.2 接收器输出电压和上电复位
        3. 8.3.2.3 共模范围与电源电压
        4. 8.3.2.4 通用比较器
        5. 8.3.2.5 接收器等效原理图
        6. 8.3.2.6 NC 引脚
    4. 8.4 器件功能模式
      1. 8.4.1 在 VCC < 1.5V 条件下运行
      2. 8.4.2 在 1.5V ≤ VCC < 2.4V 条件下运行
      3. 8.4.3 在 2.4V ≤ VCC < 3.6V 条件下运行
      4. 8.4.4 SN65LVDS1 真值表
      5. 8.4.5 SN65LVDS2 和 SN65LVDT2 真值表
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 点对点通信
        1. 9.2.1.1 设计要求
        2. 9.2.1.2 详细设计过程
          1. 9.2.1.2.1  驱动器电源电压
          2. 9.2.1.2.2  驱动器旁路电容
          3. 9.2.1.2.3  驱动器输入电压
          4. 9.2.1.2.4  驱动器输出电压
          5. 9.2.1.2.5  介质互连
          6. 9.2.1.2.6  PCB 传输线路
          7. 9.2.1.2.7  端接电阻器
          8. 9.2.1.2.8  驱动器 NC 引脚
          9. 9.2.1.2.9  接收器电源电压
          10. 9.2.1.2.10 接收器旁路电容
          11. 9.2.1.2.11 接收器输入共模范围
          12. 9.2.1.2.12 接收器输入信号
          13. 9.2.1.2.13 接收器输出信号
          14. 9.2.1.2.14 接收器 NC 引脚
      2. 9.2.2 应用曲线
      3. 9.2.3 多点通信
        1. 9.2.3.1 设计要求
        2. 9.2.3.2 详细设计过程
          1. 9.2.3.2.1 介质互连
        3. 9.2.3.3 应用曲线
  11. 10电源相关建议
  12. 11布局
    1. 11.1 布局指南
      1. 11.1.1 微带与带状线拓扑
      2. 11.1.2 电介质类型和电路板结构
      3. 11.1.3 建议的堆叠布局
      4. 11.1.4 引线间距
      5. 11.1.5 串扰和接地反弹最小化
      6. 11.1.6 去耦
    2. 11.2 布局示例
  13. 12器件和文档支持
    1. 12.1 器件支持
      1. 12.1.1 其他 LVDS 产品
    2. 12.2 第三方产品免责声明
    3. 12.3 文档支持
      1. 12.3.1 相关信息
    4. 12.4 接收文档更新通知
    5. 12.5 支持资源
    6. 12.6 商标
    7. 12.7 静电放电警告
    8. 12.8 术语表
  14. 13修订历史记录
  15. 14机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • D|8
  • DBV|5
散热焊盘机械数据 (封装 | 引脚)
订购信息
介质互连

多点系统中的互连与点对点系统的互连有很大不同。点对点互连简单直接且易于理解,而多点系统中遇到的总线类型架构则需要更加仔细的关注。我们将使用上面的图 9-5 来探索这些细节。

最基本的多点系统包括一个位于总线起点的驱动器、多个从主线分支出的接收器节点,以及一个位于传输线末端与总线端接电阻器并置的最终接收器。虽然这是最基本的多点系统,但还有几个考虑因素尚未探究。

发送器位于总线的一端可以简化设计问题,但也会影响灵活性。在发送器位于起点的情况下,需要在远端有一个总线端接。远端端接会吸收入射行波。因此,这种布置会导致如下灵活性丧失:如果需要将单个发送器重新放置在总线上起点以外的任何位置,我们将面临总线的一个末端开路而另一个末端正确端接。可能需要将发送器放置在总线的中间,以减少(一半)从发送器到接收器的最长飞行时间。

图 9-5 中的另一个新特性很清楚地表明,每个从主线分支出来的节点都会导致残桩。在任何情况下,都应尽量减少残桩,但这会产生意外的影响,即局部改变总线的负载阻抗。

在空载多点或多点总线中,任何切断点的特征传输线路阻抗可以很好地近似为 √ L/C,其中 L 是单位长度的电感,而 C 是单位长度的电容。随着电容以器件和互连的形式添加到总线,总线特征阻抗会降低。这可能会导致因总线的空载段和负载段之间阻抗不匹配而出现信号反射。

如果负载数量恒定并可以沿线路均匀分布,则可以通过更改总线端接电阻器来匹配负载特征阻抗,从而减少反射。通常,负载数量并不恒定,分布也不均匀,因此必须在噪声预算中考虑任何不匹配引起的反射。