ZHCSLU3C March   2020  – January 2021 LMQ61460-Q1

PRODUCTION DATA  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. 说明(续)
  6. 器件比较表
  7. 引脚配置和功能
  8. 规格
    1. 8.1 绝对最大额定值
    2. 8.2 ESD 等级
    3. 8.3 建议运行条件
    4. 8.4 热性能信息
    5. 8.5 电气特性
    6. 8.6 计时特性
    7. 8.7 系统特性
    8. 8.8 典型特性
  9. 详细说明
    1. 9.1 概述
    2. 9.2 功能方框图
    3. 9.3 特性说明
      1. 9.3.1  EN/SYNC 用于使能和 VIN UVLO
      2. 9.3.2  用于同步的 EN/SYNC 引脚
      3. 9.3.3  可调开关频率
      4. 9.3.4  时钟锁定
      5. 9.3.5  PGOOD 输出运行
      6. 9.3.6  内部 LDO、VCC UVLO 和 BIAS 输入
      7. 9.3.7  自举电压和 VCBOOT-UVLO(CBOOT 引脚)
      8. 9.3.8  SW 节点压摆率可调
      9. 9.3.9  展频
      10. 9.3.10 软启动和从压降中恢复
      11. 9.3.11 输出电压设置
      12. 9.3.12 过流和短路保护
      13. 9.3.13 热关断
      14. 9.3.14 输入电源电流
    4. 9.4 器件功能模式
      1. 9.4.1 关断模式
      2. 9.4.2 待机模式
      3. 9.4.3 工作模式
        1. 9.4.3.1 CCM 模式
        2. 9.4.3.2 自动模式 - 轻负载运行
          1. 9.4.3.2.1 二极管仿真
          2. 9.4.3.2.2 降频
        3. 9.4.3.3 FPWM 模式 - 轻负载运行
        4. 9.4.3.4 最短导通时间(高输入电压)运行
        5. 9.4.3.5 压降
  10. 10应用和实施
    1. 10.1 应用信息
    2. 10.2 典型应用
      1. 10.2.1 设计要求
      2. 10.2.2 详细设计过程
        1. 10.2.2.1  选择开关频率
        2. 10.2.2.2  设置输出电压
        3. 10.2.2.3  电感器选型
        4. 10.2.2.4  输出电容器选型
        5. 10.2.2.5  输入电容器选择
        6. 10.2.2.6  BOOT 电容器
        7. 10.2.2.7  启动电阻器
        8. 10.2.2.8  VCC
        9. 10.2.2.9  BIAS
        10. 10.2.2.10 CFF 和 RFF 选择
        11. 10.2.2.11 外部 UVLO
      3. 10.2.3 应用曲线
  11. 11电源相关建议
  12. 12布局
    1. 12.1 布局指南
      1. 12.1.1 接地及散热注意事项
    2. 12.2 布局示例
  13. 13器件和文档支持
    1. 13.1 文档支持
      1. 13.1.1 相关文档
    2. 13.2 接收文档更新通知
    3. 13.3 支持资源
    4. 13.4 商标
    5. 13.5 静电放电警告
    6. 13.6 术语表
  14. 14机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

时钟锁定

一旦检测到有效的同步信号,就会启动时钟锁定程序。LMQ61460-Q1 通过 EN/SYNC 引脚接收此信号。在大约 2048 个脉冲之后,时钟频率完成到同步信号频率的平稳过渡,而不会出现输出变化。请注意,频率突然调整时,相位保持不变,因此默认频率下运行与同步频率下运行之间的时钟周期为中间长度。这可以消除非常长或非常短的脉冲。频率调整后,相位会在几十个周期内进行调整,以便上升同步边沿与上升的 SW 节点脉冲相对应。请参阅图 9-5

GUID-B0030A83-7F02-4BEC-902B-78341A3E7B73-low.gif图 9-5 同步过程