ZHCSEC2A MAY   2013  – October 2015 DS110RT410

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1 Device Data Path Operation
      2. 7.3.2 Signal Detect
      3. 7.3.3 CTLE
      4. 7.3.4 Clock and Data Recovery
      5. 7.3.5 Output Driver
      6. 7.3.6 Device Configuration
        1. 7.3.6.1 Rate and Subrate Setting
    4. 7.4 Device Functional Modes
      1. 7.4.1 SMBus Master Mode and SMBus Slave Mode
      2. 7.4.2 Address Lines <ADDR_[3:0]>
      3. 7.4.3 SDA and SDC
      4. 7.4.4 Standards-Based Modes
        1. 7.4.4.1 Ref_mode 3 Mode (Reference Clock Required)
        2. 7.4.4.2 False Lock Detector Setting
        3. 7.4.4.3 Reference Clock In
        4. 7.4.4.4 Reference Clock Out
        5. 7.4.4.5 Driver Output Voltage
        6. 7.4.4.6 Driver Output De-Emphasis
        7. 7.4.4.7 Driver Output Rise and Fall Time
        8. 7.4.4.8 INT
        9. 7.4.4.9 LOCK_3, LOCK_2, LOCK_1, and LOCK_0
    5. 7.5 Programming
      1. 7.5.1  SMBus Strap Observation
      2. 7.5.2  Device Revision and Device ID
      3. 7.5.3  Control/Shared Register Reset
      4. 7.5.4  Interrupt Channel Flag Bits
      5. 7.5.5  SMBus Master Mode Control Bits
      6. 7.5.6  Resetting Individual Channels of the Retimer
      7. 7.5.7  Interrupt Status
      8. 7.5.8  Overriding the CTLE Boost Setting
      9. 7.5.9  Overriding the VCO Search Values
      10. 7.5.10 Overriding the Output Multiplexer
      11. 7.5.11 Overriding the VCO Divider Selection
      12. 7.5.12 Using the PRBS Generator
      13. 7.5.13 Using the Internal Eye Opening Monitor
      14. 7.5.14 Enabling Slow Rise/Fall Time on the Output Driver
      15. 7.5.15 Inverting the Output Polarity
      16. 7.5.16 Overriding the Figure of Merit for Adaptation
      17. 7.5.17 Setting the Rate and Subrate for Lock Acquisition
      18. 7.5.18 Setting the Adaptation/Lock Mode
      19. 7.5.19 Initiating Adaptation
      20. 7.5.20 Setting the Reference Enable Mode
      21. 7.5.21 Overriding the CTLE Settings Used for CTLE Adaptation
      22. 7.5.22 Setting the Output Differential Voltage
      23. 7.5.23 Setting the Output De-Emphasis Setting
    6. 7.6 Register Maps
      1. 7.6.1 Register Information
      2. 7.6.2 Bit Fields in the Register Set
      3. 7.6.3 Writing to and Reading from the Control/Shared Registers
      4. 7.6.4 Channel Select Register
      5. 7.6.5 Reading to and Writing from the Channel Registers
  8. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
      3. 8.2.3 Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
  11. 11器件和文档支持
    1. 11.1 器件支持
      1. 11.1.1 Third-Party Products Disclaimer
    2. 11.2 文档支持
      1. 11.2.1 相关文档 
    3. 11.3 社区资源
    4. 11.4 商标
    5. 11.5 静电放电警告
    6. 11.6 Glossary
  12. 12机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

1 特性

  • 每条通道的数据传输速率均可独立锁定至 8.5Gbps 至 11.3Gbps 及其子速率范围内
  • 支持 1/2、1/4 或 1/8 的子速率
  • 基于协议选择模式的快速锁定操作
  • 低延迟(约 300ps)
  • 具有自适应均衡功能,可在 5GHz 频率下提供最高 34dB 的升压
  • 可调节的发送 VOD:600 至 1300mVp-p
  • 可调节发送去加重功能:最高达 -12dB
  • 典型功耗(均衡器 (EQ) + 动态范围控制 (DRC) + 去加重 (DE)):
    150mW/通道
  • 可编程的输出极性反转
  • 输入信号检测,CDR 锁定检测和指示器
  • 片上眼图监视器 (EOM),伪随机二进制序列 (PRBS) 发生器
  • 2.5V±5% 单电源
  • 系统管理总线 (SMbus) 和电可擦除可编程只读存储器 (EEPROM) 配置模式
  • 工作温度范围为 -40°C 至 85°C
  • 48 引脚 7mm x 7mm 超薄四方扁平无引线 (WQFN) 封装
  • 可轻松在中继器与重定时器之间进行引脚兼容升级
    • DS100RT410 (EQ + CDR + DE):10.3125Gbps
    • DS100DF410 (EQ + DFE + CDR + DE):
      10.3125Gbps
    • DS110RT410 (EQ + CDR + DE):8.5Gbps 至
      11.3Gbps
    • DS110DF410 (EQ + DFE + CDR + DE):8.5Gbps 至 11.3Gbps
    • DS125RT410 (EQ + CDR + DE):9.8Gbps 至
      12.5Gbps
    • DS125DF410 (EQ + DFE + CDR + DE):
      9.8Gbps 至 12.5Gbps
    • DS100BR410 (EQ + DE):最高为 10.3125Gbps

2 应用

  • 前端口 SFF 8431 (SFP+) 光学铜缆和直连铜缆
  • 背板长度延长,数据重定时器
  • 以太网:10GbE、1GbE
  • 光纤通道,无限带宽技术
  • 其他高达 11.3Gbps 的专有数据传输速率

3 说明

DS110RT410 是一款具有集成信号调节功能的四通道重定时器。 该器件包含完全自适应性连续时间线性均衡器 (CTLE)、时钟和数据恢复 (CDR) 以及发送去加重 (DE) 驱动器,可在有损且存在串扰的高速串行链路中实现数据传输,比特误差率 (BER) < 1 × 10-15。 DS110DF410 器件具有自校准 5 抽头判决反馈均衡器 (DFE),是串扰较为严重的信道的理想选择。

每个通道的数据传输速率均可独立锁定在 8.5Gbps 至 11.3Gbps 范围内(及其相应的 1/2、1/4 和 1/8 子速率上),从而支持各类通信协议。 该器件使用一个 25MHz 的晶振时钟来加速 CDR 锁定过程。 该时钟不用于校准锁相环 (PLL),无需与串行数据同步。

可编程设置既可以通过 SMBus (I2C) 接口进行应用,也可以通过外部 EEPROM 进行加载。 凭借片上眼图监视器和 PRBS 发生器,可以在系统调通或现场调试过程中实时测量高速串行数据。

器件信息(1)

器件型号 封装 封装尺寸(标称值)
DS110RT410 WQFN (48) 7.00mm x 7.00mm
  1. 要了解所有可用封装,请见数据表末尾的可订购产品附录。

典型应用图

DS110RT410 30177080.gif

4 修订历史记录

Changes from * Revision (May 2013) to A Revision

  • Added ESD 额定值表,热性能信息表,特性描述部分,器件功能模式应用和实施部分,电源相关建议部分,布局部分,器件和文档支持部分以及机械、封装和可订购信息部分Go
  • Changed Channel Register 33 to Reserved. Go