ZHCSX86D October 2024 – November 2025 CC2744R7-Q1 , CC2745P10-Q1 , CC2745R10-Q1 , CC2745R7-Q1
PRODMIX
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | |
|---|---|---|---|---|---|---|
| fSCLK | SCLK 时钟输入频率 | VDDS = 1.71V | 3.1 | MHz | ||
| fSCLK | SCLK 时钟输入频率 | VDDS = 3.8V | 6.145 | MHz | ||
| SCLKDC | SCLK 时钟占空比 | VDDS = 1.71V | 35% | 65% | ||
| SCLKDC | SCLK 时钟占空比 | VDDS = 3.8V | 40% | 60% | ||
| tSDOUT,valid | SD 数据输出有效时间(SCLK 的下降沿至 SD 数据有效) | 26 | 47 | ns | ||
| tWS,setup | WS 数据输入建立时间(SCLK 的上升沿之前) | 15 | ns | |||
| tWS,hold | WS 数据输入保持时间(SCLK 的上升沿之后) | 0 | ns | |||
| tSDIN,setup | SD 数据输入建立时间(SCLK 的上升沿之前) | 9 | ns | |||
| tSDIN,hold | SD 数据输入保持时间(SCLK 的上升沿之后) | 5 | ns | |||