ZHCSOP5B august   2021  – june 2023 AFE7900

PRODUCTION DATA  

  1.   1
  2. 1特性
  3. 2应用
  4. 3说明
  5. 4Revision History
  6. 5Specifications
    1. 5.1  Absolute Maximum Ratings
    2. 5.2  ESD Ratings
    3. 5.3  Recommended Operating Conditions
    4. 5.4  Thermal Information
    5. 5.5  Transmitter Electrical Characteristics
    6. 5.6  RF ADC Electrical Characteristics
    7. 5.7  PLL/VCO/Clock Electrical Characteristics
    8. 5.8  Digital Electrical Characteristics
    9. 5.9  Power Supply Electrical Characteristics
    10. 5.10 Timing Requirements
    11. 5.11 Switching Characteristics
    12. 5.12 Typical Characteristics
      1. 5.12.1  RX Typical Characteristics 30 MHz and 400 MHz
      2. 5.12.2  RX Typical Characteristics at 800MHz
      3. 5.12.3  RX Typical Characteristics 1.75GHz to 1.9GHz
      4. 5.12.4  RX Typical Characteristics 2.6GHz
      5. 5.12.5  RX Typical Characteristics 3.5GHz
      6. 5.12.6  RX Typical Characteristics 4.9GHz
      7. 5.12.7  TX Typical Characteristics at 30MHz and 400MHz
      8. 5.12.8  TX Typical Characteristics at 800MHz
      9. 5.12.9  TX Typical Characteristics at 1.8GHz
      10. 5.12.10 TX Typical Characteristics at 2.6GHz
      11. 5.12.11 TX Typical Characteristics at 3.5GHz
      12. 5.12.12 TX Typical Characteristics at 4.9GHz
      13. 5.12.13 TX Typical Characteristics at 7.1GHz
      14. 5.12.14 PLL and Clock Typical Characteristics
  7. 6Device and Documentation Support
    1. 6.1 接收文档更新通知
    2. 6.2 支持资源
    3. 6.3 商标
    4. 6.4 静电放电警告
    5. 6.5 术语表
  8. 7Mechanical, Packaging, and Orderable Information

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 申请完整数据表
  • 四通道射频采样 12 GSPS 发送 DAC
  • 四通道射频采样 3 GSPS 接收 ADC
  • 双通道射频采样 3 GSPS 反馈(辅助 RX)ADC
  • 最大射频信号带宽:
    • 4TX 或 2FB:1200 MHz 或 2TX:2400 MHz
    • RX):1200 MHz(无 FB)、600 MHz(带 FB)
  • 射频频率范围:
    • TX:5MHz - 7.4GHz
    • RX/FB:5MHz -7.4GHz
  • 数字步进衰减器 (DSA):
    • TX:40 dB 范围,0.125 dB 步进
    • RX 或 FB:25 dB 范围,0.5 dB 步进
  • 用于 TX 和 RX 的单频带或双频带 DUC/DDC
  • 每个 TX/RX 和 FB 为 16 个 NCO
  • 可选内部 PLL/VCO,提供 DAC 或 ADC 采样率下的 DAC/ADC 时钟或外部时钟
  • Sysref 对齐检测器
  • 串行器/解串器数据接口:
    • 可兼容 JESD204B 和 JESD204C
    • 8 个高达 29.5 Gbps 的串行器/解串器收发器
    • 子类 1 多器件同步
  • 封装:17mm × 17mm FCBGA,间距 0.8 mm