ZHCSKD7A October   2019  – December 2019 AFE58JD48

PRODUCTION DATA.  

  1. 1特性
  2. 2应用
  3. 3说明
    1.     Device Images
      1.      简化方框图
  4. 4修订历史记录
  5. 5说明 (续)
  6. 6器件和文档支持
    1. 6.1 文档支持
      1. 6.1.1 相关文档
    2. 6.2 接收文档更新通知
    3. 6.3 支持资源
    4. 6.4 商标
    5. 6.5 静电放电警告
    6. 6.6 Glossary
  7. 7机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

特性

  • 适用于超声波 应用:
    • 四个可编程 TGC 设置配置文件
  • 具有有源终端的低噪声放大器 (LNA):
    • 可编程增益:21dB、18dB 和 15dB
    • 线性输入振幅:0.37/0.5/0.71 VPP
    • 最大输入振幅:1 Vpp
  • 压控衰减器 (VCAT):
    • 衰减范围:0dB–36dB
  • 可编程增益放大器 (PGA):
    • 18dB–27dB(阶跃为 3dB)
  • 三阶 10 ~ 60MHz 低通滤波器 (LPF)
  • ADC 空闲通道 SNR:
    • 16 位、125MSPS 模式:80dBFS
    • 14 位、80MSPS 模式:79dBFS
  • 出色的近场 SNR:74dBFS
  • TGC 模式 JESD204B 输出
    • 140mW/通道、0.8nV/√Hz、125MSPS、16 位
    • 120mW/通道、0.8nV/√Hz、80MSPS、16 位
    • 115mW/通道、0.8nV/√Hz、65MSPS、16 位
    • 105mW/通道、0.8nV/√Hz、40MSPS、16 位
  • TGC 模式 LVDS 输出
    • 120mW/通道、0.8nV/√Hz、80MSPS、16 位
    • 115mW/通道、0.8nV/√Hz、65MSPS、16 位
    • 150mW/通道、0.8nV/√Hz、125MSPS、16 位、2 倍抽取率、LVDS 0.5x 模式
  • CW 模式:63mW/通道、1.15nV/√Hz
  • ±0.4dB(典型值)器件间增益匹配
  • 快速且一致的过载恢复
  • 具有以下特性的连续波 (CW) 路径:
    • 1kHz 频偏载波下具有 –159dBc/Hz 相位噪声
    • λ/16 相位分辨率
    • 支持 16x 和 8x CW 时钟
    • 三阶和五阶谐波 12dB 抑制
  • 数字 I/Q 解调器,带数据简化功能
    • 分数抽取滤波器 M = 1 至 63(单位增量为 0.25)
    • 带有 32 个预设模式的片上 RAM
  • LVDS 接口,速度高达 1.28Gbps
  • 10Gbps JESD204B 子类 0、1 和 2
    • 高达 12.8Gbps,带 10cm PCB 布线
    • 每个 JESD 信道包含 2、4 或 8 个通道