ZHCSJ55 December   2018 ADS52J65

PRODUCTION DATA.  

  1. 1特性
  2. 2应用
  3. 3说明
    1.     方框图
  4. 4修订历史记录
  5. 5器件和文档支持
    1. 5.1 相关文档 
    2. 5.2 商标
    3. 5.3 静电放电警告
    4. 5.4 术语表
  6. 6机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

说明

ADS52J65 8 通道 16 位模数转换器 (ADC) 采用 CMOS 工艺和创新型电路技术。该器件的工作功耗很低,使用 2Vpp 满量程输入,并提供极高的信噪比 (SNR) 性能。该器件在 5MHz 时提供 80dBFS 的空闲 SNR 和 78dBFS 的满量程 SNR。250MHz 的高输入带宽使得该器件适合于广泛的 应用,例如高频医疗超声、磁共振成像和多通道数据采集。该 ADC 集成了一个经过修整来匹配不同器件的内部基准。

ADS52J65 具有先进的数字 特性,包括带有分数抽取滤波器的数字 I/Q 解调器。该器件使用 8B 转 10B 格式对来自各个通道的 ADC 数据进行编码,使用电流模式逻辑 (CML) 输出缓冲器将这些数据作为串行器/解串器数据流发送,并遵循 JESD204B 标准。来自所有八个通道的 ADC 数据可通过单个 CML 缓冲器(单信道串行器/解串器)输出,数据速率限制为最高 12.8Gbps。使用串行器/解串器输出可减少接口线的数量。这样,与低功耗设计一起,可将八个通道封装在一个 9mm × 9mm 的 VQFN 封装内,从而实现高密度系统集成。ADS52J65 还支持通过四个 CML 缓冲器(四信道串行器/解串器)发送所有 ADC 数据的模式,因此可使低成本 FPGA 的每通道串行器/解串器数据速率降低。

ADS52J65 采用非磁性 VQFN 封装,此类封装不会产生任何磁性干扰。该器件的额定温度范围为 –40°C 至 +85°C。

器件信息(1)

器件型号 封装 封装尺寸(标称值)
ADS52J65 VQFN (64) 9.00mm x 9.00mm
  1. 请参阅数据表末尾的可订购产品附录。

方框图

ADS52J65 ads52j65sbd.gif