# Programmer's Guide **TPS65219 NVM** 编程指南

**TEXAS INSTRUMENTS** 

## 摘要

TPS65219 系列电源管理集成电路 (PMIC) 包含一个可配置的非易失性存储器 (NVM) 空间。本编程人员指南详细 介绍了定义 PMIC 默认配置的分步编程说明以及如何对 NVM 重新编程。

| 内容 |
|----|
|    |

| 2 NVM 编程的硬件要求       4         3 典型 NVM 流程       5         4 编程指令       8         4.1 配置使能设置       8         4.2 配置降压转换器       10         4.3 配置 LDO       11         4.4 配置 GPIO       11         4.4 配置 GPIO       13         4.5 配置序列       14         4.6 配置多功能引脚       17         4.7 配置 EN/PB/VSENSE 引脚       20         4.8 更改 I2C 地址       20         4.9 配置屏蔽设置       21         4.10 NVM 重新编程       22         A 非 NVM 寄存器       24         B 将 NVM 配置文件加载到 PMIC       25         C PMIC 可配置字段       26         D 参考文献       28 | 1 引音                   | 3               |
|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------|-----------------|
| 3 典型 NVM 流程       5         4 编程指令       8         4.1 配置使能设置       8         4.2 配置降压转换器       10         4.3 配置 LDO       11         4.4 配置 GPIO       13         4.5 配置序列       14         4.6 配置多功能引脚       17         4.7 配置 EN/PB/VSENSE 引脚       20         4.8 更改 I2C 地址       20         4.9 配置屏蔽设置       21         4.10 NVM 重新编程       22         A 非 NVM 寄存器       24         B 将 NVM 配置文件加载到 PMIC       25         C PMIC 可配置字段       26         0 参考文献       28                                                            | 2 NVM 编程的硬件要求          | 4               |
| 4 编程指令       8         4.1 配置使能设置       8         4.2 配置降压转换器       10         4.3 配置 LDO.       11         4.4 配置 GPIO.       11         4.4 配置 GPIO.       13         4.5 配置序列.       14         4.6 配置多功能引脚.       17         4.7 配置 EN/PB/VSENSE 引脚.       20         4.8 更改 I2C 地址.       20         4.9 配置屏蔽设置       21         4.10 NVM 重新编程.       22         A 非 NVM 寄存器.       24         B 将 NVM 配置文件加载到 PMIC.       25         C PMIC 可配置字段.       26         D 参考文献       28                                                | 3 典型 NVM 流程            | 5               |
| 4.1 配置使能设置                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 4 编程指令                 | 8               |
| 4.2 配置降压转换器       10         4.3 配置 LDO.       11         4.4 配置 GPIO.       13         4.5 配置序列.       14         4.6 配置多功能引脚.       17         4.7 配置 EN/PB/VSENSE 引脚.       20         4.8 更改 I2C 地址.       20         4.9 配置屏蔽设置.       21         4.10 NVM 重新编程.       22         A 非 NVM 寄存器.       24         B 将 NVM 配置文件加载到 PMIC.       25         C PMIC 可配置字段.       26         D 参考文献       28                                                                                                                               | 4.1 配置使能设置             | 8               |
| 4.3 配置 LDO.       11         4.4 配置 GPIO.       13         4.5 配置序列.       14         4.6 配置多功能引脚.       17         4.7 配置 EN/PB/VSENSE 引脚.       20         4.8 更改 I2C 地址.       20         4.9 配置屏蔽设置.       21         4.10 NVM 重新编程.       22         A 非 NVM 寄存器.       24         B 将 NVM 配置文件加载到 PMIC.       25         C PMIC 可配置字段.       26         D 参考文献       28                                                                                                                                                            | 4.2 配置降压转换器            |                 |
| 4.4 配置 GPIO.       13         4.5 配置序列.       14         4.6 配置多功能引脚.       17         4.7 配置 EN/PB/VSENSE 引脚.       20         4.8 更改 I2C 地址.       20         4.9 配置屏蔽设置.       21         4.10 NVM 重新编程.       22         A 非 NVM 寄存器.       24         B 将 NVM 配置文件加载到 PMIC.       25         C PMIC 可配置字段.       26         D 参考文献       28                                                                                                                                                                                         | 4.3 配置 LDO             | 11              |
| 4.5 配置序列                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 4.4 配置 GPIO            |                 |
| 4.6 配置多功能引脚                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 4.5 配置序列               | 14              |
| 4.7 配置 EN/PB/VSENSE 引脚                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 4.6 配置多功能引脚            | 17              |
| 4.8 更改 I2C 地址       20         4.9 配置屏蔽设置       21         4.10 NVM 重新编程       22         A 非 NVM 寄存器       24         B 将 NVM 配置文件加载到 PMIC       25         C PMIC 可配置字段       26         D 参考文献       28                                                                                                                                                                                                                                                                                                                               | 4.7 配置 EN/PB/VSENSE 引脚 | 20              |
| 4.9 配置屏蔽设置                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 4.8 更改 I2C 地址          |                 |
| 4.10 NVM 重新编程                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 4.9 配置屏蔽设置             | 21              |
| A 非 NVM 寄存器                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              | 4.10 NVM 重新编程          | <mark>22</mark> |
| B 将 NVM 配置文件加载到 PMIC                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | A 非 NVM 寄存器            | 24              |
| C PMIC 可配置字段                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | B 将 NVM 配置文件加载到 PMIC   | 25              |
| D 参考文献 28                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | C PMIC 可配置字段           |                 |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | D 参考文献                 | 28              |

## 插图清单

| 图 1-1. 供应选项                              | 3  |
|------------------------------------------|----|
| 图 2-1. NVM 编程的硬件设置                       | 4  |
| 图 3-1. 插槽式 EVM                           | 5  |
| 图 3-2. 原型示例                              | 6  |
| 图 3-3. TPS65219-GUI                      | 7  |
| 图 4-1. NVM 编程                            | 8  |
| 图 4-2. 使用 TPS65219-GUI 的使能设置             | 9  |
| 图 4-3. 使用 TPS65219-GUI 的降压转换器设置          | 10 |
| 图 4-4. 使用 TPS65219-GUI 的 LDO 设置          | 12 |
| 图 4-5. GPIO 配置                           | 14 |
| 图 4-6. 序列配置                              | 15 |
| 图 4-7. 使用 TPS65219-GUI 的多功能配置            | 18 |
| 图 4-8. 使用 TPS65219-GUI 的 EN/PB/VSENSE 配置 | 20 |
| 图 4-9. I2C_ADDRESS_REG                   | 21 |
| 图 4-10. TPS65219-GUI 中的屏蔽设置              | 21 |
| 图 4-11. 使用 TPS65219-GUI 重新对 NVM 进行编程     |    |
| 图 4-12. 使用 TPS65219-GUI 导出 NVM 设置        | 23 |
| 图 B-1. 加载 NVM 配置文件                       | 25 |
| 图 C-1. NVM 可编程字段                         |    |

# 表格清单

| 表 1-1. TPS65219 用户可编程型号                               | 3               |
|-------------------------------------------------------|-----------------|
| 表 2-1. NVM 编程的最低硬件要求                                  | 4               |
| 表 4-1. 用于使能设置的 NVM 寄存器                                | 9               |
| 表 4-2. 用于 Buck1 配置的 NVM 寄存器                           | 11              |
| 表 4-3. 用于 Buck2 配置的 NVM 寄存器                           | 11              |
| 表 4-4. 用于 Buck3 配置的 NVM 寄存器                           | 11              |
| 表 4-5. 用于开关模式的 NVM 寄存器 ( 仅在 BUCK_FF_ENABLE = 1h 时适用 ) | 11              |
| 表 4-6. 用于 LDO1 设置的 NVM 寄存器                            | 12              |
| 表 4-7. 用于 LDO2 设置的 NVM 寄存器                            | 12              |
| 表 4-8. 用于 LDO3 设置的 NVM 寄存器                            | 13              |
| 表 4-9. 用于 LDO4 设置的 NVM 寄存器                            | 13              |
| 表 4-10. 用于 GPIO 设置的 NVM 寄存器                           | 14              |
| 表 4-11. 用于多 PMIC 配置的 NVM 寄存器                          | 14              |
| 表 4-12. 上电序列 - 时隙分配                                   | 15              |
| 表 4-13. 上电序列 - 时隙持续时间                                 | 16              |
| 表 4-14. 下电序列 - 时隙分配                                   | 16              |
| 表 4-15. 下电序列 - 时隙持续时间                                 | 17              |
| 表 4-16. 用于 VSEL_SD/VSEL_DDR 的 NVM 寄存器                 | 18              |
| 表 4-17. 用于 MODE/STBY 的 NVM 寄存器                        | 18              |
| 表 4-18. 用于 MODE/RESET 的 NVM 寄存器                       | 19              |
| 表 4-19. 用于 EN/PB/VSENSE 的 NVM 寄存器                     | 20              |
| 表 4-20. I2C_ADDRESS_REG                               | <mark>21</mark> |
| 表 4-21. 寄存器 0x1E 上的屏蔽设置                               | 21              |
| 表 4-22. 寄存器 0x1E 上的屏蔽设置                               | 22              |
| 表 4-23. 寄存器 0x1E 上的屏蔽设置                               | 22              |
| 表 4-24. 用以将寄存器设置保存到 NVM 中的 I2C 写入                     | 23              |
|                                                       |                 |

# 商标

所有商标均为其各自所有者的财产。

# 1 引言

本文档中描述的配置过程写入 NVM 空间,旨在用于生产线或原型板。该机制不适用于最终应用,因为该过程会影响稳压器输出和数字引脚功能。TPS6521905属于 TPS65219系列,是专为支持定制 NVM 配置而创建的可订购器件型号。表 1-1显示了用户可编程型号以及支持的封装尺寸、温度和开关模式。图 1-1介绍了针对预配置 NVM 和基于容量的定制 NVM 的供应选项。设计资源不仅可用于预配置的 NVM 和大容量 NVM,还可用于小容量定制 NVM。这些资源包括应用手册、用户指南、技术参考手册以及可立即加载到 PMIC NVM 中的 NVM 配置文件。访问 TI.com 上的 TPS6521905产品页面或使用我们的 PMIC E2E 论坛,查看可用资源。

**备注** 为了支持 NVM 编程, TI 提供了两种插槽式 EVM,每种 EVM 采用不同的封装尺寸。TPS65219EVM-SKT 是 5x5 插槽式 EVM 的可订购器件型号,TPS65219EVM-RSM 是 4x4 插槽式 EVM 的可订购器件 型号。

| OPN               | 封装                              | 温度                                     | 支持的开关频率                                     |
|-------------------|---------------------------------|----------------------------------------|---------------------------------------------|
| TPS6521905RHBR    | RHB - 5x5(0.5mm 间距)             | Ta = -40℃ 至 105℃<br>Tj = -40℃ 至 125℃   | 准固定频率<br>(自动 PFM 和强制 PWM)                   |
| TPS6521905RSMR    | RSM - 4x4(0.4mm 间距)             | Ta = -40℃ 至 105℃<br>Tj = -40℃ 至 125℃   | 准固定频率<br>(自动 PFM 和强制 PWM)                   |
| TPS6521905WRHBRQ1 | RHB - 5x5 ( 0.5mm 间距 )<br>可湿性侧面 | Ta = -40℃ 至 125℃<br>Tj = -40℃ 至 150℃   | 准固定频率<br>(自动 PFM 和强制 PWM)                   |
| 可应要求提供            | RHB - 5x5(0.5mm 间距)<br>可湿性侧面    | Ta = -40℃ 至 125℃<br>Tj = -40°C 至 150°C | 固定频率<br>(推荐用于需要最佳 EMI 控制的应用。可<br>提供展频和异相开关) |





## 图 1-1. 供应选项

# 2 NVM 编程的硬件要求

PMIC 有两个存储器空间:寄存器映射空间和 NVM 空间。对 NVM 重新编程的方法是:首先通过串行接口 (I2C) 写入寄存器映射,然后将寄存器设置保存到 NVM 中。由于配置首先需要写入控制稳压器和数字引脚的寄存器映射,因此必须对 PMIC 资源没有依赖或使用需求。例如,在重新对 NVM 进行编程时,必须使用外部电源为 I2C 引脚的上拉电阻供电,而不是使用其中一个 PMIC 电源器件。表 2-1 和图 2-1 显示了在 PMIC 和编程器件之间进行硬件设置的最低硬件要求。

#### 备注

在初始化状态下重新对 NVM 进行编程时,不需要其他外部元件,如电感器、电容器等。但是,在活动 状态下运行 PMIC 并验证 NVM 设置需要这些元件。

| 器件引脚                                       | 所需的连接                                               |  |  |  |  |  |
|--------------------------------------------|-----------------------------------------------------|--|--|--|--|--|
| VSYS VSYS 电压必须为 3.3V 或更高,并且不得超过规格中建议的最大电压。 |                                                     |  |  |  |  |  |
|                                            | VSYS 必须具有至少 2.2uF 的电容。                              |  |  |  |  |  |
| VDD1P8                                     | D1P8 VDD1P8 必须具有 2.2uF 的电容                          |  |  |  |  |  |
| I2C 引脚                                     | I2C 引脚上的上拉电阻 (SDA/SCL) 必须由外部 3.3V 电源供电。             |  |  |  |  |  |
|                                            | PMIC 的 I2C 引脚必须由外部 I2C 器件驱动,该器件可以与 PMIC 通信并写入寄存器。   |  |  |  |  |  |
| EN/PB/VSENSE                               | EN/PB/VSENSE 引脚必须通过上拉电阻连接到 VSYS。                    |  |  |  |  |  |
| AGND                                       | AGND(引脚编号15)必须通过过孔连接到 PCB 接地层。保持 AGDN 引脚与过孔之间的布线较短。 |  |  |  |  |  |
| 散热焊盘                                       | 封装散热焊盘必须通过至少九个过孔连接到 PCB 接地层。                        |  |  |  |  |  |





图 2-1. NVM 编程的硬件设置



# 3 典型 NVM 流程

本节介绍了典型的 NVM 定义流程,其中包括以下步骤:系统要求、硬件设置、NVM 编程和测试/验证。

1. 系统要求

确定系统要求并构建配电网络 (PDN)。电压/电流、上电/下电序列、低功耗模式和负载瞬态是处理器、SoC 和 外设的典型要求。

2. 硬件设置

TPS65219 可使用 PMIC 插槽式 EVM、客户原型板(电路内编程)或生产线进行编程。

• 插槽式 EVM: PMIC 插槽式 EVM 附带板载 MSP340,后者可通过 I2C 与 PMIC 通信,以对 NVM 存储器 进行重新编程。此硬件还集成了一个分立式 3.3V LDO,当 PMIC 电源轨在初始化状态下关断时,该 LDO 可以为 I2C 上拉电阻供电。



## 图 3-1. 插槽式 EVM

• **原型板**:默认情况下,用户可编程的 TPS6521905 NVM 附带的所有电源资源均处于非活动状态,并且 EN/PB/VSENSE 引脚配置为 "Push-Button",FSD 处于禁用状态 (PU\_ON\_FSD = 0x0)。如果此引脚上 拉至 VSYS,当有效电源连接到 VSYS 时,PMIC 会保持关闭状态(初始化状态)。此配置允许在执行上 电序列之前重新对 NVM 进行编程。图 3-2 展示了客户需要在原型板中包含哪些内容来重新对 PMIC NVM 进行编程。所需的元件包括 GND、SCL、SDA 上的三个测试点,以及一个 1x3 单排接头连接器,该连接 器会在外部 3.3V 和 PMIC 电源轨(在正常应用中为 I2C 引脚供电)之间选择上拉电源。USB2ANY(可在 TI.com 上获取)可用于与 PMIC 通信并对 NVM 设置重新编程。





图 3-2. 原型示例

备注

有关推荐的外部元件(如电感器、输出电容等),请参阅数据表中的"规格"和"详细设计过程"部分。

• 生产线:在将器件焊接到最终 PCB 之前,还可以根据图 2-1 在生产线中重新对 PMIC NVM 进行编程。

## 3. NVM 编程

按照节4中的编程说明更改寄存器设置,并将新值保存到 NVM 存储器中。TPS65219-GUI 可与插座式 EVM (或原型板加外部 USB2ANY)配合使用。或者,客户可以使用他们首选的 I2C 调试器工具,在不使用 TPS65219-GUI 的情况下写入每个 NVM 寄存器。重新对 NVM 进行编程后,建议执行下电上电以确认新的寄存器设置是否已保存到 NVM 存储器中。



|                                 | File | Options                | Tools He                                                | elp                                                     |                                            |                 |                        |
|---------------------------------|------|------------------------|---------------------------------------------------------|---------------------------------------------------------|--------------------------------------------|-----------------|------------------------|
|                                 | A    | 🗄 Cor                  | nfiguration                                             | - NVM fields                                            |                                            |                 |                        |
| Full Register Map               | Ø    | READ ALL R             |                                                         | e: Changing the value in a di                           | ropdown menu will cause                    | e an imme       | diate I2C write to the |
| (includes NVM and non-NVM bits) | /    | F                      | PMIC Status                                             | Powe                                                    | er Resources                               |                 | Digital Pins           |
| NVM register fields             | =    | B<br>II                | cks Switching Mo                                        | ode                                                     | Buck1                                      |                 |                        |
| Programming steps               | ŗ    | C Swit<br>Note<br>Shot | tching Mode<br>e: Default Switchii<br>uld not be change | Quasi-fixed frequency ><br>ng Mode configuration<br>id. | Buck1_EN<br>BUCK1_STBY_E<br>Output Voltage | Enab<br>EN Enab | led in Active state    |
|                                 | ~    | S Spre<br>Note<br>whe  | ead Spectrum<br>e: Spread Spectru<br>en Bucks configure | Disabled                                                | UV monitor<br>Bandwidth                    | -5% l           | JV Nandwidth           |
|                                 |      |                        | 01                                                      |                                                         |                                            | LDO2            |                        |
|                                 |      |                        | D1_EN                                                   | Enabled in Active state                                 | v                                          | LDO2_E          | EN En                  |
|                                 |      | S Out                  | put Voltage                                             | 3.300V                                                  | ~                                          | Output V        | Voltage 0.8            |
|                                 |      |                        | D1_LSW_CONFIG                                           | G 0 - LDO1 NOT configure<br>1 - LDO1 configured as      | d as Load-Switch ∽<br>Bypass ∽             | LDO2_L          | SW_CONFIG 0-           |
|                                 |      |                        | Refe                                                    | rence for LDO1 and                                      | LDO2 Configurati                           | on              |                        |
|                                 |      | LD                     | Ox_LSW_CONF                                             | FIG L                                                   | DOx_BYP_CONFIG                             |                 | Configuration          |
|                                 |      |                        | 0                                                       |                                                         | 0                                          |                 | LDO                    |
|                                 |      |                        | 0                                                       |                                                         | 1                                          |                 | Bypass                 |
|                                 |      |                        | 1                                                       |                                                         | х                                          |                 | Load-Switch            |

## 图 3-3. TPS65219-GUI

#### 4. NVM 测试

必须测试 NVM 设置以确认预期的 PMIC 行为。下面的列表显示了建议的最低测试。这些测试可以在插座式 EVM 或原型板上执行。如果使用插座式 EVM 对 PMIC 重新编程,则可以将器件焊接到客户原型板中,以测 试和验证系统级功能。或者,可以替换焊接在 TPS65219EVM 上的 PMIC,以测试定制 NVM 配置。

- 测量所有输出电压
- 为上电序列收集示波器波形 (包括 GPIO [若已启用]和 nRSTOUT )
- 为下电序列收集示波器波形 (包括 GPIO [若已启用]和 nRSTOUT )
- 测试 EN/PB/VSENSE 引脚功能和极性以触发 ON 和 OFF 请求。
- 测试每个多功能引脚(VSEL、MODE/STBY、MODE/RESET)的配置和极性。将此引脚拉至高电平或低 电平,并根据配置的引脚功能验证 PMIC 行为是否发生变化。

备注

该插槽式 EVM 可用于重新编程和基本测试 (例如:测量输出电压以及收集上电序列波形等),但 不得用于测试负载瞬态和效率等特定性能参数,因为插座弹簧针和布局放置会引入不代表应用设计 的更高寄生效应。



# 4 编程指令

本节介绍了对 PMIC NVM 进行编程所需的步骤。编程过程主要包括两个步骤:更改寄存器设置和将新值保存到 NVM 存储器中。TI 建议在初始化状态下对 NVM 进行编程,在这种状态下,为 VSYS 供电,但所有 PMIC 输出和 监视器都关闭。

图 4-1 展示了对器件重新编程的步骤。第一条命令包含将器件发送到初始化状态的 I2C OFF 请求。仅当器件未处于初始化状态时才需要此命令。第二个 I2C 命令用于启用内部振荡器进行 I2C 通信,并禁用电源轨放电。第三步需要按照编程说明更新寄存器设置,以匹配特定的应用要求。更新寄存器设置后,可以通过将 0x0A 写入寄存器地址 0x34 而将新值保存到 NVM 中。最后一步"验证"是可选的,包含一条将寄存器设置与 NVM 内容进行比较的 I2C 命令。

备注 仅当 PMIC 未处于初始化状态时,才需要第一个 I2C 命令(I2C OFF 请求)。默认情况下,用户可编 程的 OPN TPS6521905 的 EN/PB/VSENSE 引脚配置为 "Push-Button",且 FSD 功能处于禁用状 态。当配置为 PB 时,该器件会在引脚被拉低时检测到 ON 请求。如果该引脚上拉至 VSYS,则在为 VSYS 供电后,PMIC 保持初始化状态。为了验证在初始化状态下是否支持 I2C 通信,建议读取地址 0x01 上的 NVM ID 寄存器。回读操作与器件型号中 "TPS65219"后面的两位数字匹配。例如,当使用 TPS6521905 时,寄存器 0x01 读取 05。

| 1                             | Register Address: 0x29                                                                                      |
|-------------------------------|-------------------------------------------------------------------------------------------------------------|
| Send I2C OFF Request          | Data: 0x01 (I2C_OFF_REQ)                                                                                    |
| 2                             | Register Address: 0x34                                                                                      |
| Enable I2C Communication      | Data: 0x09 (EN_OSC_DIY)                                                                                     |
| 3<br>Update register settings | This step requires updating the correct<br>register settings to match specific<br>application regquirements |
| 4                             | Register Address: 0x34                                                                                      |
| NVM Programming               | Data: 0x0A (EN_OSC_DIY)                                                                                     |
| 5                             | Register Address: 0x34                                                                                      |
| NVM Validation                | Data: 0x07 (EN_OSC_DIY)                                                                                     |

## 图 4-1. NVM 编程

## 4.1 配置使能设置

PMIC 具有活动和待机状态,可以在这两个状态下启用或禁用电源轨。当配置为 STBY 时,可以通过 MODE/ STBY 引脚触发状态变化。

• 图 4-2 显示了使用 TPS65219-GUI 时需要更改的设置。



## • 表 4-1 显示了不使用 TPS65219-GUI 时要写入的寄存器字段。

0

1

х

LDO

Bypass

Load-Switch

✿ Configuration - NVM fields

0

0

1

| Bucks Switching Mode     Buck1     Buck1     Buck2     Buck3       Switching Mode     Custed fixed frequency      Buck1_EN     Disabled in Active state      Buck2_EN       Note: Detault Switching Mode     Buck1_EN     Buck2_EN     Disabled in Standby stat        Spread Spectrum     Disabled in      Standby stat        Output Voitage     0.600V        UV monitor     25% UV     Buck2_EN       Bandwidth     0.600V        UV monitor     25% UV     Bandwidth        Bandwidth     0.600V        UV monitor     25% UV     Bandwidth        Phase Config     0.600V        UV monitor     25% UV     Bandwidth        Phase Config     0.600V        UV monitor     25% UV     Bandwidth        Phase Config     0.600V        UD01_EN     Disabled in Active state         LD02_EN     Disabled in Active state         UD02_STBY_EN     Disabled in Active state         Uouput Voitage     0.600V        Uouput Voitage     0.600V        UD04_STBY_EN     Disabled in Active state         UD04_STBY_EN     Disabled in Active state         U04put Voitage     0.6                                                                                                                                                                                                                                                                                                                                                                                                       | REAL                  | D ALL REGISTERS Note: Changing the value in a dropd PMIC Status                                                                                                                                                                                  | own menu will cause an immediate I2C write to the ass<br>Power Resources                                                                                                                                                                                   | oclated register unless immediate write setting<br>Sequence                                                                                                                                                                                                    | is changed on Register Map page.<br>Digital Pins Configura                                                                                                                                                                                          | ition Mask Settir                                                                                                                                                                                                                                                                       |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| LDO1     LDO2_EN     LDO2_EN     Disabled in Active state v     LDO2_STBY_EN     Disabled in Active state v     LDO3_STBY_EN     Disabled in Active state v     LDO4_EN     Disabled in Active state v       0 degrees     0 degrees     0 degrees     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V     V<                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | B<br>U<br>C<br>K<br>s | Bucks Switching Mode Switching Mode Outsi-fixed frequency Note: Default Switching Mode configuration should not be changed. Spread Spectrum Disabled Note: Spread Spectrum Setting has no effect when Bucks configured for quasi-fixed frequency | Buck1_EN         Disabled in Active state v           BUCK1_STBY_EN         Disabled in Standby stat v           Output Voltage         0.600V         v           UV monitor         -5% UV         v           Bandwidth         iow bandwidth         v | Buck2         Disabled in Active st           BuCk2_EN         Disabled in Active st           BuCk2_STBY_EN         Disabled in Standby           Output Voltage         0.600V           UV monitor         -5% UV           Bandwidth         Iow bandwidth | Buck3           tate         Buck3_EN         Disabled in Activ           stat         BUCK3_STBY_EN         Disabled in Stan           Output Voltage         0.600V           UV monitor         -5% UV           Bandwidth         Iow bandwidth | re state v<br>ddby stat v<br>v<br>v                                                                                                                                                                                                                                                     |
| LD01_LSW_CONFIG         0 - LD01 NOT configured as Load-Switch ~         LD02_LSW_CONFIG         0 - LD02 NOT configured as Load-Switch ~         Configuration         LD04         Configuration         LD04           LD01_BYP_CONFIG         0 - LD01 configured as LD0         LD02_BYP_CONFIG         0 - LD02 configured as LD0         Power-Up Ramp         Fast ramp         Power-Up Ramp         Fast ramp         Fast ramp         Configured ramp         Fast ramp         Configuration         Configuration         Configuration         Configuration         Fast ramp         Configuration         Configuration | L<br>D<br>S           | LD01_EN Disabled in Active state v<br>LD01_STBY_EN Disabled in Standby stat v<br>Output Voltage 0.600V v<br>UV monitor 5% UV v<br>LD01_LSW_CONFIG 0.LD01 NOT configured a<br>LD01_BYP_CONFIG 0.LD01 configured as LD                             | LD02_EN         Disabil           LD02_STBY_EN         Disabil           Output Voltage         0.600V           UV monitor         -5% UT           LD02_LSW_CONFIG         0-LD0           UD02_LSW_CONFIG         0-LD0                                 | Phase coming         0 degrees           ed in Active state *         LD           ed in Standby stat *         LD           /         ~           V         ~           020 XOT configured as LOad-Switch *         Po                                        | Phase coning     O degrees     O                                                                                                                                                                                                                    | V           LD04_EN         Disabled in Active state v           LD04_STBY_EN         Disabled in Standby stat v           Output Voltage         1.200V v           UV monitor         -5% UV v           Configuration         LD0 Mode v           Power-Up Ramp         Fast ramp v |

## 图 4-2. 使用 TPS65219-GUI 的使能设置

### 表 4-1. 用于使能设置的 NVM 寄存器

|                 | 金石留町町町           | 位   |          | 位                  |  | 3N 🖽 |  |  |  |   |         |
|-----------------|------------------|-----|----------|--------------------|--|------|--|--|--|---|---------|
|                 | <b>时</b> 仔 帝 地 业 | 位编号 | 字段名称     | <b>区</b> 里         |  |      |  |  |  |   |         |
| 在活动状态下启<br>用电源轨 | 0x02             | 6   | LDO4_EN  | 0h = 禁用<br>1h = 启用 |  |      |  |  |  |   |         |
|                 |                  | 5   | LDO3_EN  | 0h = 禁用<br>1h = 启用 |  |      |  |  |  |   |         |
|                 |                  | 4   | LDO2_EN  | 0h = 禁用<br>1h = 启用 |  |      |  |  |  |   |         |
|                 |                  |     |          |                    |  |      |  |  |  | 3 | LDO1_EN |
|                 |                  | 2   | BUCK3_EN | 0h = 禁用<br>1h = 启用 |  |      |  |  |  |   |         |
|                 |                  | 1   | BUCK2_EN | 0h = 禁用<br>1h = 启用 |  |      |  |  |  |   |         |
|                 |                  | 0   | BUCK1_EN | 0h = 禁用<br>1h = 启用 |  |      |  |  |  |   |         |



|         | 表。    | <b>4-1.</b> 用于使能设置 | t的 NVM 寄存器 (continue | ed)            |
|---------|-------|--------------------|----------------------|----------------|
|         | 安安照地址 |                    | 位                    | л <del>щ</del> |
|         | 审什奋吧业 | 位编号                | 字段名称                 |                |
| 在待机状态下启 | 0x21  | 6                  | LDO4_STBY_EN         | 0h = 禁用        |
| 用电源轨    |       |                    |                      | <b>1h =</b> 启用 |
|         |       | 5                  | LDO3_STBY_EN         | <b>0h =</b> 禁用 |
|         |       |                    |                      | <b>1h =</b> 启用 |
|         |       | 4                  | LDO2_STBY_EN         | 0h = 禁用        |
|         |       |                    |                      | <b>1h =</b> 启用 |
|         |       | 3                  | LDO1_STBY_EN         | <b>0h =</b> 禁用 |
|         |       |                    |                      | <b>1h =</b> 启用 |
|         |       | 2                  | BUCK3_STBY_EN        | <b>0h</b> = 禁用 |
|         |       |                    |                      | <b>1h =</b> 启用 |
|         |       | 1                  | BUCK2_STBY_EN        | 0h = 禁用        |
|         |       |                    |                      | 1h = 启用        |
|         |       | 0                  | BUCK1_STBY_EN        | <b>0h</b> = 禁用 |
|         |       |                    |                      | <b>1h</b> = 启用 |

## 4.2 配置降压转换器

可以为降压转换器设定多项设置,其中包括输出电压、欠压 (UV) 监控和带宽等。

• 图 4-3 显示了使用 TPS65219-GUI 时需要更改的设置。

х

表 4-2、表 4-3、表 4-4 和表 4-5 显示了不使用 TPS65219-GUI 时要写入的寄存器字段。 ٠

Load-Switch

E Configuration - NVM fields ŧ

| READALL REGISTERS Note: Changing the value in a dropdown menu will cause an immediate I2C write to the associated register unless immediate write setting is changed on Register Map page. |                                                                                                                                                                                                                                                                                                                                                                 |                                                                      |                                             |                                                                       |                                                                                            |                                                                                         |                                                    |                                                                                                      |                                                                                          |                                   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------|---------------------------------------------|-----------------------------------------------------------------------|--------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------|----------------------------------------------------|------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------|-----------------------------------|
|                                                                                                                                                                                            | PMIC Status                                                                                                                                                                                                                                                                                                                                                     | rces Sequence                                                        |                                             |                                                                       |                                                                                            |                                                                                         |                                                    |                                                                                                      |                                                                                          |                                   |
| 5                                                                                                                                                                                          | B Bucks Switching Mode U C Switching Mode Ourselfixed frequency  Note: Default Switching Mode configuration should not be changed.                                                                                                                                                                                                                              | Buck1_EN Disabled<br>BUCK1_STBY_EN Disabled<br>Output Voltage 0.600V | d in Active state  Buck Buck Buck Buck Coup | ck2_EN Disabled in<br>ICK2_STBY_EN Disabled in<br>tput Voltage 0.600V | Active state   Standby stat                                                                | Buck3<br>Buck3_EN<br>BUCK3_STBY_EN<br>Output Voltage                                    | Disabled in Active<br>Disabled in Standt<br>0.600V | state  v                                                                                             |                                                                                          |                                   |
|                                                                                                                                                                                            | S Spread Spectrum Disabled   Note: Spread Spectrum setting has no effect<br>when Bucks configured for quasi-fixed frequency                                                                                                                                                                                                                                     | UV monitor -5% UV<br>Bandwidth Iow band                              | dwidth V m Band<br>Phas                     | r monitor -5% UV<br>ndwidth Iow bandwi<br>ase Config 0 degrees        | dth ×                                                                                      | UV monitor<br>Bandwidth<br>Phase Config                                                 | -5% UV<br>low bandwidth<br>0 degrees               | *                                                                                                    |                                                                                          |                                   |
|                                                                                                                                                                                            | LDO1_EN Disabled in Active state  LDO2_EN Disabled in Active state  LDO2_EN Disabled in Colve state  LDO2_EN Disabled in Standby stat Do1_STBY_EN Disabled in Standby stat Output Voltage 0.600v UV monitor 5% UV UV monitor 5% UV LDO1_SVP_CONFIG 0 - DD1 NOT configured as LDO3_VUV monitor LDO2_SVP_CONFIG 0 - DD1 LDO1_BYP_CONFIG 0 - DD1 configured as LDO |                                                                      |                                             | ctive state   tandby stat                                             | LDO3_EN<br>LDO3_EN<br>LDO3_STB<br>Output Volta<br>UV monitor<br>Configuratic<br>Power-Up R | Disabled in Ar<br>Y_EN Disabled in S1<br>(1200V -5% UV<br>In LDO Mode<br>tamp Fast ramp | andby stat v                                       | LDO4_EN<br>LDO4_EN<br>LDO4_STBY_EN<br>Output Voltage<br>UV monitor<br>Configuration<br>Power-Up Ramp | Disabled in Active s<br>Disabled in Standby<br>1.200V<br>-5% UV<br>LDO Mode<br>Fast ramp | tate v<br>( stat v<br>v<br>v<br>v |
|                                                                                                                                                                                            | Reference for LDO1 and LDO                                                                                                                                                                                                                                                                                                                                      |                                                                      |                                             |                                                                       |                                                                                            |                                                                                         |                                                    |                                                                                                      |                                                                                          |                                   |
|                                                                                                                                                                                            | LDOx_LSW_CONFIG LDOx                                                                                                                                                                                                                                                                                                                                            | _BYP_CONFIG C                                                        | Configuration                               |                                                                       |                                                                                            |                                                                                         |                                                    |                                                                                                      |                                                                                          |                                   |
|                                                                                                                                                                                            | 0                                                                                                                                                                                                                                                                                                                                                               | 0                                                                    | Bypass                                      |                                                                       |                                                                                            |                                                                                         |                                                    |                                                                                                      |                                                                                          |                                   |

## 图 4-3. 使用 TPS65219-GUI 的降压转换器设置

1

## 表 4-2. 用于 Buck1 配置的 NVM 寄存器

|       | 安方思地地 |     | 位                | <u>л</u> #                            |
|-------|-------|-----|------------------|---------------------------------------|
|       | 可什益吧业 | 位编号 | 字段名称             |                                       |
| 带宽    | 0x0A  | 7   | BUCK1_BW_SEL     | 0h = 低带宽<br>1h = 高带宽                  |
| UV 监控 |       | 6   | BUCK1_UV_THR_SEL | 0h = -5% UV 检测电平<br>1h = -10% UV 检测电平 |
| 输出电压  |       | 5-0 | BUCK1_VSET       | 请参阅数据表上的寄存器映射                         |

#### 表 4-3. 用于 Buck2 配置的 NVM 寄存器

|       | 安方照此礼         |     | 位                |                                       |
|-------|---------------|-----|------------------|---------------------------------------|
|       | <b>时什奋</b> 吧业 | 位编号 | 字段名称             | 汉里                                    |
| 带宽    | 0x09          | 7   | BUCK2_BW_SEL     | 0h = 低带宽<br>1h = 高带宽                  |
| UV 监控 | -             | 6   | BUCK2_UV_THR_SEL | 0h = -5% UV 检测电平<br>1h = -10% UV 检测电平 |
| 输出电压  |               | 5-0 | BUCK2_VSET       | 请参阅数据表上的寄存器映射                         |

#### 表 4-4. 用于 Buck3 配置的 NVM 寄存器

|       | 安方眼地乱         |     | 位                | <u>), m</u>                                |
|-------|---------------|-----|------------------|--------------------------------------------|
|       | <b>町什碲吧</b> 址 | 位编号 | 字段名称             | [1] [2] [2] [2] [2] [2] [2] [2] [2] [2] [2 |
| 带宽    | 0x08          | 7   | BUCK3_BW_SEL     | 0h = 低带宽<br>1h = 高带宽                       |
| UV 监控 |               | 6   | BUCK3_UV_THR_SEL | 0h = -5% UV 检测电平<br>1h = -10% UV 检测电平      |
| 输出电压  |               | 5-0 | BUCK3_VSET       | 请参阅数据表上的寄存器映射                              |

#### 表 4-5. 用于开关模式的 NVM 寄存器(仅在 BUCK\_FF\_ENABLE = 1h 时适用)

|                | 安方思地地 |     | 位                  | 27 曲       |  |
|----------------|-------|-----|--------------------|------------|--|
|                | □     |     | 字段名称               | 汉里         |  |
| 展频             | 0x03  | 5   | BUCK_SS_ENABLE     | 0h = 己禁用展频 |  |
|                |       |     |                    | 1h = 已启用展频 |  |
| 开关模式           |       | 4   | BUCK_FF_ENABLE     | 请勿更改此位     |  |
| Buck2/Buck3 相位 |       | 3-2 | BUCK3_PHASE_CONFIG | 0h = 0 度   |  |
| 配置             |       |     |                    | 1h = 90 度  |  |
|                |       |     |                    | 2h = 180 度 |  |
|                |       |     |                    | 3h = 270 度 |  |
|                |       | 1-0 | BUCK2_PHASE_CONFIG | 0h = 0 度   |  |
|                |       |     |                    | 1h = 90 度  |  |
|                |       |     |                    | 2h = 180 度 |  |
|                |       |     |                    | 3h = 270 度 |  |

## 4.3 配置 LDO

可以为 LDO 稳压器设定多项设置,其中包括输出电压、欠压 (UV) 监控等。

- 图 4-4 显示了使用 TPS65219-GUI 时需要更改的设置。
- 表 4-6、表 4-7、表 4-8 和表 4-9 显示了不使用 TPS65219-GUI 时要写入的寄存器字段。

ZHCUB63 - JULY 2023 Submit Document Feedback

TPS65219 NVM 编程指南

12

| READ                  | ALL REGISTERS Note: Changing the                                                                                                                                                                                                                | value in a dropdown menu will cau                                                                         | se an immed                                      | iate I2C write to the                                                           | associated register unless in                                                                                                              | mmediate write s                                                                   | etting is chang                                                                          | ed on Register Map pa                                                                           | ge.                                                                                 |                                                                                                      |                                                                                                               |    |
|-----------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------|--------------------------------------------------|---------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------|------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------|----|
|                       | PMIC Status                                                                                                                                                                                                                                     | Por                                                                                                       | ver Resourc                                      | es                                                                              | S                                                                                                                                          | equence                                                                            |                                                                                          | Di                                                                                              | gital Pins Configu                                                                  | iration                                                                                              | Ma                                                                                                            | sł |
| B<br>U<br>C<br>K<br>s | Bucks Switching Mode<br>Switching Mode Classified free<br>Note: Default Switching Mode configu-<br>should not be changed.<br>Spread Spectrum Disabled<br>Note: Spread Spectrum setting has n<br>when Bucks configured for quasi-fixe            | quency ✓<br>Buck1_EN<br>BUCK1_EN<br>BUCK1_STB'<br>Output Voltag<br>UV monitor<br>bo effect<br>d frequency | Disat<br>2_EN Disat<br>0.600<br>-5% I<br>low b   | oled in Active state<br>oled in Standby stat<br>IV<br>JV<br>andwidth            | Buck2           Buck2_EN           BUCK2_STBY_EN           Output Voltage           U/V monitor           Bandwidth           Phase Config | Disabled in Ac<br>Disabled in St<br>0.600V<br>-5% UV<br>Iow bandwidth<br>0 degrees | tive state v<br>andby stat v<br>v<br>v                                                   | Buck3<br>Buck3_EN<br>BUCK3_STBY_EN<br>Output Voltage<br>UV monitor<br>Bandwidth<br>Phase Config | Disabled in Ac<br>Disabled in Sta<br>0.600V<br>-5% UV<br>Iow bandwidth<br>0 degrees | tive state v<br>andby stat v<br>v                                                                    |                                                                                                               |    |
| L<br>D<br>S           | LDO1_EN         Disabled in           LDO1_STBY_EN         Disabled in           Output Voltage         0.600V           UV monitor         -5% UV           LDO1_LSW_CONFIG         0 - LDO1 NI           LDO1_SYP_CONFIG         0 - LDO1 col | Active state  Standby stat   Standby stat   Or configured as Load-Switch   onfigured as LDO               | LDO2_F<br>LDO2_S<br>Output '<br>UV mor<br>LDO2_F | EN DI<br>STBY_EN DI<br>Voltage 0.6<br>Illor -5<br>SW_CONFIG 0-<br>3YP_CONFIG 0- | sabled in Active state  sabled in Standby stat  Source  sabled in Standby stat  LDO2 NOT configured as LDO LDO2 configured as LDO          | oad-Switch 🗸                                                                       | LDO3_EN<br>LDO3_EN<br>LDO3_STE<br>Output Volt<br>UV monitor<br>Configurati<br>Power-Up f | Disabled in /<br>Disabled in :<br>age 1.200V<br>-5% UV<br>on LDO Mode<br>Ramp Fast ramp         | Active state   Standby stat                                                         | LDO4_EN<br>LDO4_EN<br>LDO4_STBY_EN<br>Output Voltage<br>UV monitor<br>Configuration<br>Power-Up Ramp | Disabled in Active state ♥<br>Disabled in Standby stat ♥<br>1.200V ♥<br>-5% UV ♥<br>LDO Mode ♥<br>Fast ramp ♥ |    |
|                       | Reference for L                                                                                                                                                                                                                                 | DO1 and LDO2 Configur                                                                                     | ation                                            |                                                                                 |                                                                                                                                            |                                                                                    |                                                                                          |                                                                                                 |                                                                                     |                                                                                                      |                                                                                                               |    |
|                       | LDOx_LSW_CONFIG                                                                                                                                                                                                                                 | LDOX_BYP_CONFI                                                                                            | G                                                | Configuration                                                                   |                                                                                                                                            |                                                                                    |                                                                                          |                                                                                                 |                                                                                     |                                                                                                      |                                                                                                               |    |
|                       | 0                                                                                                                                                                                                                                               | 0                                                                                                         |                                                  | Dunana                                                                          |                                                                                                                                            |                                                                                    |                                                                                          |                                                                                                 |                                                                                     |                                                                                                      |                                                                                                               |    |

## 图 4-4. 使用 TPS65219-GUI 的 LDO 设置

х

Load-Switch

### 表 4-6. 用于 LDO1 设置的 NVM 寄存器

|       | 安方照此礼         |     | 位               | 江田                                    |
|-------|---------------|-----|-----------------|---------------------------------------|
|       | <b>时什奋</b> 吧业 | 位编号 | 字段名称            | · · · · · · · · · · · · · · · · · · · |
| 输出电压  | 0x07          | 5-0 | LDO1_VSET       | 请参阅数据表上的寄存器映射                         |
|       |               | 7   | LDO1 LSW CONFIG | 0h = LDO1 未配置为负载开关                    |
|       |               |     |                 | 1h = LDO1 配置为负载开关                     |
| 配置    |               |     |                 | 0h = LDO1 配置为 LDO                     |
|       |               | 6   | LDO1_BYP_CONFIG | 1h = LDO1 配置为旁路                       |
|       |               |     |                 | (仅适用于 LDO1_LSW_CONFIG 0x0)            |
| UV 监控 | 0x1E          | 3   | LDO1_UV_THR     | 0h = -5% UV                           |
|       |               |     |                 | 1h = -10% UV                          |

## 表 4-7. 用于 LDO2 设置的 NVM 寄存器

|       | 安方眼山山 |     | 位               | 11 要                                                               |
|-------|-------|-----|-----------------|--------------------------------------------------------------------|
|       | 可什奋吧业 | 位编号 | 字段名称            | [2] [2] [2] [2] [2] [2] [2] [2] [2] [2]                            |
| 输出电压  | 0x06  | 7   | LDO2_VSET       | 请参阅数据表上的寄存器映射                                                      |
|       |       | 6   | LDO2_LSW_CONFIG | 0h = LDO1 未配置为负载开关<br>1h = LDO1 配置为负载开关                            |
| 配置    |       | 5-0 | LDO2_BYP_CONFIG | 0h = LDO1 配置为 LDO<br>1h = LDO1 配置为旁路<br>(仅适用于 LDO1_LSW_CONFIG 0x0) |
| UV 监控 | 0x1E  | 4   | LDO2_UV_THR     | 0h = -5% UV<br>1h = -10% UV                                        |

E Configuration - NVM fields

1

|       | 安方限业业         |     | 位                 | 加盟                          |  |  |  |  |
|-------|---------------|-----|-------------------|-----------------------------|--|--|--|--|
|       | <b>前什</b> 奋地址 | 位编号 | 字段名称              | · 汉里.                       |  |  |  |  |
| 输出电压  | 0x05          | 5-0 | LDO3_VSET         | 请参阅数据表上的寄存器映射               |  |  |  |  |
| 配置    |               | 6   | LDO3_LSW_CONFIG   | 0h = LDO 模式<br>1h = LSW 模式  |  |  |  |  |
| 斜坡    |               | 7   | LDO3_SLOW_PU_RAMP | 0h = 上电快速斜坡<br>1h = 上电慢速斜坡  |  |  |  |  |
| UV 监控 | 0x1E          | 5   | LDO3_UV_THR       | 0h = -5% UV<br>1h = -10% UV |  |  |  |  |

## 表 4-8. 用于 LDO3 设置的 NVM 寄存器

## 表 4-9. 用于 LDO4 设置的 NVM 寄存器

|       | 安方限地址           |     | 位                 | <u>∖n ⊞</u>                 |  |
|-------|-----------------|-----|-------------------|-----------------------------|--|
|       | <b>町什</b> 帝 吧 址 | 位编号 | 字段名称              | <b>反直</b>                   |  |
| 输出电压  | 0x04            | 5-0 | LDO4_VSET         | 请参阅数据表上的寄存器映射               |  |
| 配置    |                 | 6   | LDO4_LSW_CONFIG   | 0h = LDO 模式<br>1h = LSW 模式  |  |
| 斜坡    |                 | 7   | LDO4_SLOW_PU_RAMP | 0h = 上电快速斜坡<br>1h = 上电慢速斜坡  |  |
| UV 监控 | 0x1E            | 6   | LDO4_UV_THR       | 0h = -5% UV<br>1h = -10% UV |  |

## 4.4 配置 GPIO

GPIO 可用于启用外部分立式元件。GPIO 还可用于多 PMIC 配置,以同步两个 TPS65219 器件之间的上电和断 电序列。

- 图 4-5 显示了使用 TPS65219-GUI 时需要更改的设置。
- 表 4-10、表 4-11 显示了不使用 TPS65219-GUI 时要写入的寄存器字段。

| ŧ | E Configuration - NVM fields                                                                                                                                                                                                                                                                                                                                            | 3                                                                                     |                                                                                                                                                     |                                                                      |                                                                                                                                                               |                                                                              |
|---|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------|
| ٥ | READ ALL REGISTERS Note: Changing the value                                                                                                                                                                                                                                                                                                                             | n a dropdown menu will c                                                              | ause an immediate I2C write to                                                                                                                      | the associated register unles                                        | ss immediate write setting is chang                                                                                                                           | ged on Register Map page.                                                    |
|   | PMIC Status                                                                                                                                                                                                                                                                                                                                                             |                                                                                       | ower Resources                                                                                                                                      |                                                                      | Sequence                                                                                                                                                      | Digital Pins Configuration                                                   |
|   |                                                                                                                                                                                                                                                                                                                                                                         |                                                                                       | Deglitch Reference                                                                                                                                  |                                                                      |                                                                                                                                                               |                                                                              |
| • | A                                                                                                                                                                                                                                                                                                                                                                       | Pin Configuration                                                                     | Short_deglitch(TYP)                                                                                                                                 | Long_deglitch(TYP)                                                   |                                                                                                                                                               |                                                                              |
| ε | B Pin Configuration Enable V                                                                                                                                                                                                                                                                                                                                            | Enable                                                                                | 120us                                                                                                                                               | 50ms                                                                 |                                                                                                                                                               |                                                                              |
| ' | L Deglitch Short Deglitch V                                                                                                                                                                                                                                                                                                                                             | VSENSE                                                                                | 120us                                                                                                                                               | 50ms                                                                 |                                                                                                                                                               |                                                                              |
|   | E 130 Disable V                                                                                                                                                                                                                                                                                                                                                         | Push-Button                                                                           | 200ms                                                                                                                                               | 600ms                                                                |                                                                                                                                                               |                                                                              |
|   | MUL         VSEL_SD / VSEL_DDR (pin# 12)           Pin Configuration         DDR           Rail Selection         LD01           VSEL_SD_POLARITY         0           Note: See Table "VSEL_SD/VSEL_DDR configuration about p         VSEL_SD Control via 12C           VSEL_SD Control via 12C         1.8V           Note: VSEL_SD Control has no effect if pin 12 SD | MOI     Pin 4     Res     Moi     puration options"     Not     the     configured as | DE / RESET (pin#28)<br>Configuration M<br>et Selection C<br>DE_RESET_POLARITY 0<br>te: See Table "MODE, STBY and<br>data sheet for more information | IODE  v old Reset  v nd RESET configuration* in n about pin polarity | MODE / STBY (pin# 31)<br>Pin Configuration<br>MODE_STBY_POLARITY<br>Note: See Table "MODE, STB<br>the data sheet for more inform<br>BUCK MODE Control via I2C | MODE  V O V and RESET configuration" In lation about pin polarity Auto PFM V |
|   | G Plo (pin# 16)<br>I O Config SPIO Config Disabled<br>GPIO_Active State GPIO_Standby State Disabled                                                                                                                                                                                                                                                                     | GP01 (pin# 8)<br>GP01 Active Stat<br>GP01 Standby St                                  | e Disabled V GF<br>tate Disabled V GF                                                                                                               | PO2 (pin# 17) PO2 Active State Disable PO2 Standby State Disable     | ed V                                                                                                                                                          |                                                                              |

## 图 4-5. GPIO 配置

|                | <b>安子留时</b>                           |     | 位             | )1. <b>P</b>                           |  |  |  |  |  |  |
|----------------|---------------------------------------|-----|---------------|----------------------------------------|--|--|--|--|--|--|
|                | ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● ● | 位编号 | 字段名称          |                                        |  |  |  |  |  |  |
| 活动状态下的使能<br>设置 | 0x1E                                  | 2   | GPIO_EN       | 0h = 禁用。输出状态是低电平。<br>1h = 启用。输出状态为高阻态。 |  |  |  |  |  |  |
|                |                                       | 1   | GPO2_EN       | 0h = 禁用。输出状态是低电平。<br>1h = 启用。输出状态为高阻态。 |  |  |  |  |  |  |
|                |                                       | 0   | GPO1_EN       | 0h = 禁用。输出状态是低电平。<br>1h = 启用。输出状态为高阻态。 |  |  |  |  |  |  |
| 待机状态下的使能<br>设置 | 0x22                                  | 2   | GPIO_STBY_E N | 0h = 禁用。输出状态是低电平。<br>1h = 启用。输出状态为高阻态。 |  |  |  |  |  |  |
|                |                                       | 1   | GPO2_STBY_E N | 0h = 禁用。输出状态是低电平。<br>1h = 启用。输出状态为高阻态。 |  |  |  |  |  |  |
|                |                                       | 0   | GPO1_STBY_E N | 0h = 禁用。输出状态是低电平。<br>1h = 启用。输出状态为高阻态。 |  |  |  |  |  |  |

## 表 4-10. 用于 GPIO 设置的 NVM 寄存器

## 表 4-11. 用于多 PMIC 配置的 NVM 寄存器

|         | 安方思地礼 |     | 位                   | 竹番                       |
|---------|-------|-----|---------------------|--------------------------|
|         | 可什奇吧业 | 位编号 | 字段名称                | <b>汉</b> 里               |
| GPO2 配置 | 0x1F  | 3   | MULTI_DEVICE_ENABLE | 0h = 单器件配置<br>1h = 多器件配置 |

# 4.5 配置序列

配置 PMIC 序列的过程包括以下两个步骤:



- 1. 上电/下电时隙分配:时隙分配定义了电源轨的开启或关闭顺序。每个 PMIC 电源轨必须分配一个时隙。有 16 个可用时隙 (0-15)。可将多个电源轨 (包括 GPIO)分配到同一时隙,以便同时启用它们。
- 2. 上电/下电时隙持续时间:时隙持续时间是指从一个时隙开始到下一时隙开始所隔的时间。例如,如果 Buck1 被分配至持续时间为 3ms 的 slot0, Buck2 被分配至时隙 1,则 Buck2 在 Buck1 后 3ms 开启。

**备注** 时隙持续时间不能决定电源轨斜升所需的时间。时隙持续时间仅指定 PMIC 在启用(或禁用)分配给下 一个时隙的电源轨之前等待的时间。

- 图 4-6 显示了使用 TPS65219-GUI 时需要更改的设置
- 表 4-12、表 4-13、表 4-14 和表 4-15 显示了不使用 TPS65219-GUI 时要写入的寄存器字段。

| at .        | PMIC Status                                                                                                                                             |                                                                                                                                                                                                                                                                                                                                                                                           | Digital Pins Configuration                                 | Power-Up Sequence         |                                                |
|-------------|---------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------|---------------------------|------------------------------------------------|
| *<br>=<br>* | Buck1     slot_4       Buck2     slot_2       Buck3     slot_2       Buck2     slot_5       LDO1     slot_2       LDO2     slot_6       LDO3     slot_2 | Slot Duration           Slot_0         10 ms         •           Slot_2         3 ms         •           Slot_3         1.5 ms         •           Slot_4         1.5 ms         •           Slot_5         1.5 ms         •                                                                                                                                                              | Digital Pins Configuration                                 | Power-Up Sequence         | Power-Down Sequence                            |
|             | LDO3 slot_2 v<br>LDO4 slot_2 v<br>GPIO slot_6 v<br>GPO1 slot_6 v<br>GPO2 slot_0 v<br>nRSTOUT slot_8 v                                                   | Slot_5       1.5 ms       ~         Slot_6       10 ms       ~         Slot_7       1.5 ms       ~         Slot_8       10 ms       ~         Slot_9       0 ms       ~         Slot_10       0 ms       ~         Slot_11       0 ms       ~         Slot_12       0 ms       ~         Slot_13       0 ms       ~         Slot_14       0 ms       ~         Slot_15       0 ms       ~ | LD03<br>LD04<br>BUCK3<br>BUCK1<br>LD02<br>GP01<br>0ms 10ms | 20ms 30ms 44<br>time (ms) | BUCK1<br>— DO2<br>— GP0<br>— GP01<br>— NRSTOUT |

### 图 4-6. 序列配置

#### 表 4-12. 上电序列 - 时隙分配

|              | 安方思地地 |     | 位                      | 设置            |  |
|--------------|-------|-----|------------------------|---------------|--|
|              | 可什奋地址 | 位编号 | 字段名称                   |               |  |
|              | 0x11  | 7-4 | BUCK1_SEQUENCE_ON_SLOT | 请参阅数据表上的寄存器映射 |  |
|              | 0x10  | 7-4 | BUCK2_SEQUENCE_ON_SLOT | 请参阅数据表上的寄存器映射 |  |
|              | 0xF   | 7-4 | BUCK3_SEQUENCE_ON_SLOT | 请参阅数据表上的寄存器映射 |  |
|              | 0xE   | 7-4 | LDO1_SEQUENCE_ON_SLOT  | 请参阅数据表上的寄存器映射 |  |
| 日本國合         | 0xD   | 7-4 | LDO2_SEQUENCE_ON_SLOT  | 请参阅数据表上的寄存器映射 |  |
| 上电顺序<br>时隙分配 | 0xC   | 7-4 | LDO3_SEQUENCE_ON_SLOT  | 请参阅数据表上的寄存器映射 |  |
| - 1 14(7) HL | 0xB   | 7-4 | LDO4_SEQUENCE_ON_SLOT  | 请参阅数据表上的寄存器映射 |  |
|              | 0x15  | 7-4 | GPO1_SEQUENCE_ON_SLOT  | 请参阅数据表上的寄存器映射 |  |
|              | 0x14  | 7-4 | GPO2_SEQUENCE_ON_SLOT  | 请参阅数据表上的寄存器映射 |  |
|              | 0x13  | 7-4 | GPIO_SEQUENCE_ON_SLOT  | 请参阅数据表上的寄存器映射 |  |
|              | 0x12  | 7-4 | nRST_SEQUENCE_ON_SLOT  | 请参阅数据表上的寄存器映射 |  |



## 表 4-13. 上电序列 - 时隙持续时间

|        | 安方限基本 |     | 位                         | 设置            |  |
|--------|-------|-----|---------------------------|---------------|--|
|        | 审任帝吧业 | 位编号 | 字段名称                      |               |  |
|        |       | 7-6 | POWER_UP_SLOT_0_DURATION  | 请参阅数据表上的寄存器映射 |  |
|        | 0x16  | 5-4 | POWER_UP_SLOT_1_DURATION  | 请参阅数据表上的寄存器映射 |  |
|        | 0,10  | 3-2 | POWER_UP_SLOT_2_DURATION  | 请参阅数据表上的寄存器映射 |  |
|        |       | 1-0 | POWER_UP_SLOT_3_DURATION  | 请参阅数据表上的寄存器映射 |  |
|        |       | 7-6 | POWER_UP_SLOT_4_DURATION  | 请参阅数据表上的寄存器映射 |  |
|        | 0x17  | 5-4 | POWER_UP_SLOT_5_DURATION  | 请参阅数据表上的寄存器映射 |  |
|        |       | 3-2 | POWER_UP_SLOT_6_DURATION  | 请参阅数据表上的寄存器映射 |  |
| 上电顺序   |       | 1-0 | POWER_UP_SLOT_7_DURATION  | 请参阅数据表上的寄存器映射 |  |
| 时隙持续时间 | 0x18  | 7-6 | POWER_UP_SLOT_8_DURATION  | 请参阅数据表上的寄存器映射 |  |
|        |       | 5-4 | POWER_UP_SLOT_9_DURATION  | 请参阅数据表上的寄存器映射 |  |
|        |       | 3-2 | POWER_UP_SLOT_10_DURATION | 请参阅数据表上的寄存器映射 |  |
|        |       | 1-0 | POWER_UP_SLOT_11_DURATION | 请参阅数据表上的寄存器映射 |  |
|        | 0x19  | 7-6 | POWER_UP_SLOT_12_DURATION | 请参阅数据表上的寄存器映射 |  |
|        |       | 5-4 | POWER_UP_SLOT_13_DURATION | 请参阅数据表上的寄存器映射 |  |
|        |       | 3-2 | POWER_UP_SLOT_14_DURATION | 请参阅数据表上的寄存器映射 |  |
|        |       | 1-0 | POWER_UP_SLOT_15_DURATION | 请参阅数据表上的寄存器映射 |  |

### 表 4-14. 下电序列 - 时隙分配

|              | 中午留下下 |     | 位                       | лщ            |  |
|--------------|-------|-----|-------------------------|---------------|--|
|              | ●     | 位编号 | 字段名称                    | <b>汉</b> 里    |  |
|              | 0x11  | 7-4 | BUCK1_SEQUENCE_OFF_SLOT | 请参阅数据表上的寄存器映射 |  |
|              | 0x10  | 7-4 | BUCK2_SEQUENCE_OFF_SLOT | 请参阅数据表上的寄存器映射 |  |
|              | 0xF   | 7-4 | BUCK3_SEQUENCE_OFF_SLOT | 请参阅数据表上的寄存器映射 |  |
|              | 0xE   | 7-4 | LDO1_SEQUENCE_OFF_SLOT  | 请参阅数据表上的寄存器映射 |  |
| ᄣᆂᆮᆋ         | 0xD   | 7-4 | LDO2_SEQUENCE_OFF_SLOT  | 请参阅数据表上的寄存器映射 |  |
| 断电序列<br>时隙分配 | 0xC   | 7-4 | LDO3_SEQUENCE_OFF_SLOT  | 请参阅数据表上的寄存器映射 |  |
|              | 0xB   | 7-4 | LDO4_SEQUENCE_OFF_SLOT  | 请参阅数据表上的寄存器映射 |  |
|              | 0x15  | 7-4 | GPO1_SEQUENCE_OFF_SLOT  | 请参阅数据表上的寄存器映射 |  |
|              | 0x14  | 7-4 | GPO2_SEQUENCE_OFF_SLOT  | 请参阅数据表上的寄存器映射 |  |
|              | 0x13  | 7-4 | GPIO_SEQUENCE_OFF_SLOT  | 请参阅数据表上的寄存器映射 |  |
|              | 0x12  | 7-4 | nRST_SEQUENCE_OFF_SLOT  | 请参阅数据表上的寄存器映射 |  |



| 表 4-15. 下电序列 - 时隙持续时间 |       |     |                             |               |  |  |  |
|-----------------------|-------|-----|-----------------------------|---------------|--|--|--|
|                       | 宏方思い地 |     | 位                           | 小田            |  |  |  |
|                       | 可行研心机 | 位编号 | 字段名称                        | 议里            |  |  |  |
|                       |       | 7-6 | POWER_DOWN_SLOT_0_DURATION  | 请参阅数据表上的寄存器映射 |  |  |  |
|                       | 0x1A  | 5-4 | POWER_DOWN_SLOT_1_DURATION  | 请参阅数据表上的寄存器映射 |  |  |  |
|                       | UXIA  | 3-2 | POWER_DOWN_SLOT_2_DURATION  | 请参阅数据表上的寄存器映射 |  |  |  |
|                       |       | 1-0 | POWER_DOWN_SLOT_3_DURATION  | 请参阅数据表上的寄存器映射 |  |  |  |
|                       |       | 7-6 | POWER_DOWN_SLOT_4_DURATION  | 请参阅数据表上的寄存器映射 |  |  |  |
|                       | 0x1B  | 5-4 | POWER_DOWN_SLOT_5_DURATION  | 请参阅数据表上的寄存器映射 |  |  |  |
|                       |       | 3-2 | POWER_DOWN_SLOT_6_DURATION  | 请参阅数据表上的寄存器映射 |  |  |  |
| 断电序列                  |       | 1-0 | POWER_DOWN_SLOT_7_DURATION  | 请参阅数据表上的寄存器映射 |  |  |  |
| 时隙持续时间                | 0x1C  | 7-6 | POWER_DOWN_SLOT_8_DURATION  | 请参阅数据表上的寄存器映射 |  |  |  |
|                       |       | 5-4 | POWER_DOWN_SLOT_9_DURATION  | 请参阅数据表上的寄存器映射 |  |  |  |
|                       |       | 3-2 | POWER_DOWN_SLOT_10_DURATION | 请参阅数据表上的寄存器映射 |  |  |  |
|                       |       | 1-0 | POWER_DOWN_SLOT_11_DURATION | 请参阅数据表上的寄存器映射 |  |  |  |
|                       | 0x1D  | 7-6 | POWER_DOWN_SLOT_12_DURATION | 请参阅数据表上的寄存器映射 |  |  |  |
|                       |       | 5-4 | POWER_DOWN_SLOT_13_DURATION | 请参阅数据表上的寄存器映射 |  |  |  |
|                       |       | 3-2 | POWER_DOWN_SLOT_14_DURATION | 请参阅数据表上的寄存器映射 |  |  |  |
|                       |       | 1-0 | POWER_DOWN_SLOT_15_DURATION | 请参阅数据表上的寄存器映射 |  |  |  |

# 4.6 配置多功能引脚

TPS65219 PMIC 有三个可配置多功能引脚。MODE/STBY 和 MODE/RESET 可配置为 MODE(以选择开关)、 STBY(以触发至待机状态的转换),或配置为 RESET(以触发冷复位或热复位)。可将 VSEL\_SD/VSEL\_DDR 引脚配置为设置 LDO1 或 LDO2(可选)上的输出电压或设置 Buck3 上的输出电压。有关引脚极性信息,请参阅 数据表。

**备注** 如果 VSEL\_SD/VSEL\_DDR 未用于设置 LDO1(或 LDO2)上的输出电压,则必须将其配置为 DDR, 并使用原理图中的下拉电阻将其拉至 GND。此外,VSEL\_SD\_I2C\_CTRL 必须编程为 1h。

- 图 4-7 显示了使用 TPS65219-GUI 时需要更改的设置
- 图 4-7 显示了不使用 TPS65219-GUI 时要写入的寄存器字段。



| ħ | E Configuration - NVM fields                                                                                                                                                                                                                                                  |                                                                              |                                                                                                                                        |                                                                           |                                                                                                                                                               |                            |
|---|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------|
| ۵ | READ ALL REGISTERS Note: Changing the value in a                                                                                                                                                                                                                              | dropdown menu will ca                                                        | use an immediate I2C write to                                                                                                          | the associated register unles                                             | ss immediate write setting is chan                                                                                                                            | ged on Register Map page.  |
| 1 | PMIC Status                                                                                                                                                                                                                                                                   | Po                                                                           | wer Resources                                                                                                                          | Ş                                                                         | Sequence                                                                                                                                                      | Digital Pins Configuration |
|   | E<br>N EN / PB / VSENSE (pin# 25)                                                                                                                                                                                                                                             |                                                                              | Deglitch Reference                                                                                                                     |                                                                           |                                                                                                                                                               |                            |
| • | A                                                                                                                                                                                                                                                                             | Pin Configuration Short_deglitch(TY                                          |                                                                                                                                        | Long_deglitch(TYP)                                                        |                                                                                                                                                               |                            |
| ų | B Pin Configuration Enable V                                                                                                                                                                                                                                                  | Enable                                                                       | 120us                                                                                                                                  | 50ms                                                                      |                                                                                                                                                               |                            |
|   | E FSD Disable Y                                                                                                                                                                                                                                                               | VSENSE 120us                                                                 |                                                                                                                                        | 50ms                                                                      |                                                                                                                                                               |                            |
|   | L Diable                                                                                                                                                                                                                                                                      | Push-Button                                                                  | 200ms                                                                                                                                  | 600ms                                                                     |                                                                                                                                                               |                            |
|   | M<br>V VSEL_SD / VSEL_DDR (pin# 12) Pin Configuration Rail Selection UDC1 VSEL_SD_POLARITY Note: See Table "VSEL_SD/VSEL_DDR configurat in the data sheet for more information about pin po VSEL_SD Control via I2C 1.8V Note: VSEL_SD Control has no effect if pin 12 con SD | MODI     Pin C     Reset     MODI     ion options"     iarity     figured as | E / RESET (pin#28)<br>tonfiguration<br>t Selection<br>E_RESET_POLARITY<br>See Table "MODE, STBY and<br>tata sheet for more information | ODE     ODE                                                               | MODE / STBY (pin# 31)<br>Pin Configuration<br>MODE_STBY_POLARITY<br>Note: See Table "MODE, STB<br>the data sheet for more inform<br>BUCK MODE Control via I2C | MODE                       |
|   | G     GPIO (pin# 16)       I     GPIO Config       O     GPIO Active State       GPIO_Standby State     Disabled                                                                                                                                                              | GPO1 (pin# 8)<br>GPO1 Active State<br>GPO1 Standby Sta                       | GF<br>Disabled V GF<br>ate Disabled V GF                                                                                               | 202 (pin# 17)       202 Active State       Disabl       202 Standby State | ed v<br>ed v                                                                                                                                                  |                            |

## 图 4-7. 使用 TPS65219-GUI 的多功能配置

|            | 安方思地地 |          | 位                | 沿岛                                                                                                                        |  |  |
|------------|-------|----------|------------------|---------------------------------------------------------------------------------------------------------------------------|--|--|
|            | 可什益地址 | 位编号 字段名称 |                  |                                                                                                                           |  |  |
| 引脚功能       | 0x1F  | 0        | VSEL_DDR_SD      | Oh = VSEL 引脚配置为 DDR,以设置 Buck3 上<br>的电压<br>1h = VSEL 引脚配置为 SD,以设置<br>VSEL_RAIL 上的电压                                        |  |  |
| VSEL 电源轨选择 |       | 2        | VSEL_RAIL        | 0h = LDO1<br>1h = LDO2                                                                                                    |  |  |
| 引脚极性       |       | 1        | VSEL_SD_POLARITY | Oh = <ul> <li>低电平:1.8V</li> <li>高电平:LDOx_VOUT 寄存器</li> </ul> 1h = <ul> <li>高电平:1.8V</li> <li>低电平:LDOx_VOUT 寄存器</li> </ul> |  |  |

## 表 4-17. 用于 MODE/STBY 的 NVM 寄存器

|      | 金石田田田         | 位   |                    | 27.89                         |  |
|------|---------------|-----|--------------------|-------------------------------|--|
|      | <b>时什碚</b> 地址 | 位编号 | 字段名称               | 火里                            |  |
| 引脚功能 | 0x20          | 1-0 | MODE_STBY_CONFIG   | 0h = MODE<br>1h = STBY        |  |
|      |               |     |                    | 2h = MODE 和 STBY<br>3h = MODE |  |
| 引脚极性 | 0x1F          | 4   | MODE_STBY_POLARITY | 请参阅数据表上的寄存器映射                 |  |



|          | 安右照此礼            | 位   |                        | い毎                                             |  |
|----------|------------------|-----|------------------------|------------------------------------------------|--|
|          | <b>前什</b> 研吧 / 工 | 位编号 | 字段名称                   | [1] [1] [2] [2] [2] [2] [2] [2] [2] [2] [2] [2 |  |
| 引脚功能     | 0x20             | 2   | MODE_RESET_CONFIG      | 0h = MODE<br>1h = RESET                        |  |
| RESET 配置 |                  | 6   | WARM_COLD_RESET_CONFIG | 0h = COLD RESET<br>1h = WARM RESET             |  |
| 引脚极性     | 0x1F             | 5   | MODE_RESET_POLARITY    | 请参阅数据表上的寄存器映射                                  |  |

## 表 4-18. 用于 MODE/RESET 的 NVM 寄存器

19

ii.

## 4.7 配置 EN/PB/VSENSE 引脚

PMIC 的使能引脚可配置为"Enable"、"Push-Button"或"VSENSE"。除此功能外,还可以配置抗尖峰脉冲。此外,该引脚还具有首次电源检测 (FSD)选项,从而在首次上电期间忽略 EN/PB/VSENSE 引脚的状态。

- 图 4-8 显示了使用 TPS65219-GUI 时需要更改的设置。
- 表 4-19 显示了不使用 TPS65219-GUI 时要写入的寄存器字段。

|                                                              | PMIC Statu                                            | IS                                                 |                                                                                    | Po                                                    | wer Resources                                           |                                                             | Sequen | nce                                                                                                               |          | Digital Pins ( | Configuratio |
|--------------------------------------------------------------|-------------------------------------------------------|----------------------------------------------------|------------------------------------------------------------------------------------|-------------------------------------------------------|---------------------------------------------------------|-------------------------------------------------------------|--------|-------------------------------------------------------------------------------------------------------------------|----------|----------------|--------------|
| EN / PB / VSENSE (pin# 25)                                   |                                                       | Deglitch Reference                                 |                                                                                    |                                                       |                                                         |                                                             |        |                                                                                                                   |          |                |              |
| N<br>N                                                       | <u>EN / PB / VSENSE (pin# 25)</u>                     |                                                    | Pin Configu                                                                        | iration                                               | Short_deglitch(TYP)                                     | Long_deglitch(TYP)                                          |        |                                                                                                                   |          |                |              |
| 3                                                            | Pin Configuration                                     | Enable V                                           | Enable                                                                             | е                                                     | 120us                                                   | 50ms                                                        |        |                                                                                                                   |          |                |              |
| 1                                                            | Deglitch                                              | Short Deglitch 🗸                                   | VSENS                                                                              | ε                                                     | 120us                                                   | 50ms                                                        |        |                                                                                                                   |          |                |              |
|                                                              | FSD                                                   | Disable v                                          | Push-Bu                                                                            | tton                                                  | 200ms                                                   | 600ms                                                       |        |                                                                                                                   |          |                |              |
| VSEL_SD / VSEL_DDR (pin# 12)                                 |                                                       | MODE                                               | E / RESET (pin#28)                                                                 |                                                       | мо                                                      | DE / STBY (pin# 31)                                         |        |                                                                                                                   |          |                |              |
| L                                                            | Pin Configuration                                     | DDR                                                | ~                                                                                  | Pin Co                                                | onfiguration                                            | MODE V                                                      | Pin    | Configuration                                                                                                     | MODE     | ~              |              |
|                                                              | Rail Selection                                        | LDO1                                               | ~                                                                                  | Reset                                                 | Selection                                               | Cold Reset 🐱                                                | MO     | DE_STBY_POLARITY                                                                                                  | 0        | ~              |              |
|                                                              | VSEL_SD_POLARITY                                      | 0                                                  | ~                                                                                  | MODE_RESET_POLARITY 0                                 |                                                         |                                                             | Note   | Note: See Table "MODE, STBY and RESET configuration" in<br>the data sheet for more information about pin polarity |          |                |              |
|                                                              | Note: See Table "VSEL_S<br>in the data sheet for more | SD/VSEL_DDR configure<br>e information about pin p | ation options" Note: See Table "MODE, ST<br>polarity the data sheet for more infor |                                                       | See Table "MODE, STBY<br>ata sheet for more information | BY and RESET configuration" in<br>mation about pin polarity |        | CK MODE Control via I2C                                                                                           | Auto PEM | ~              |              |
|                                                              | VSEL_SD Control via I2C                               | C 1.8V                                             | ~                                                                                  | the data sheet to more information about pin polarity |                                                         |                                                             |        |                                                                                                                   |          |                |              |
|                                                              | Note: VSEL_SD Control I<br>SD                         | has no effect if pin 12 co                         | nfigured as                                                                        |                                                       |                                                         |                                                             |        |                                                                                                                   |          |                |              |
| 3                                                            | <u>GPIO (pin# 16)</u> <u>GPO1 (pin</u>                |                                                    | n <u># 8)</u>                                                                      |                                                       | <u>GPO2 (pin# 17)</u>                                   |                                                             |        |                                                                                                                   |          |                |              |
| GPIO Config Single-device config 	GPO1 Active State Disabled |                                                       | Disabled V                                         | GPO2 Active State                                                                  |                                                       | ~                                                       |                                                             |        |                                                                                                                   |          |                |              |
| D                                                            | GPIO Active State                                     | Disabled V                                         | GPO1 Sta                                                                           | indby Sta                                             | te Disabled V                                           | GPO2 Standby State Disa                                     | bled N | ~                                                                                                                 |          |                |              |
| 1                                                            | GPIO_Standby State                                    | Disabled                                           |                                                                                    |                                                       | Ar de                                                   |                                                             |        |                                                                                                                   |          |                |              |

#### 图 4-8. 使用 TPS65219-GUI 的 EN/PB/VSENSE 配置

| 表 4-19. 用于 EN/PB/VSENSE | 的 | NVM | 寄存器 |
|-------------------------|---|-----|-----|
|-------------------------|---|-----|-----|

|        | 安方墨地林 | 位   |                     | 沿署             |  |
|--------|-------|-----|---------------------|----------------|--|
|        | 可行奋地坦 | 位编号 | 字段名称                | <u>议里</u>      |  |
| 首次电源检测 | 0x20  | 7   | PU_ON_FSD           | 0h = FSD 已禁用   |  |
|        |       |     |                     | 1h = FSD 已启用   |  |
| 引脚配置   |       | 5-4 | EN_PB_VSENSE_CONFIG | <b>0h</b> = 启用 |  |
|        |       |     |                     | 1h = 按钮        |  |
|        |       |     |                     | 2h = VSENSE    |  |
|        |       |     |                     | <b>3h</b> = 使能 |  |
| 抗尖峰脉冲  |       | 3   | EN_PB_VSENSE_DEGL   | 请参阅数据表上的寄存器映射  |  |

## 4.8 更改 I2C 地址

TPS6521905 的默认 I2C 地址配置为 0x30。如果需要,可以通过在 TPS65219\_GUI 的寄存器映射中搜索寄存器 *I2C\_ADDRESS\_REG* 并更改默认的 0x30 地址来更改此配置,如图 4-9 所示。一旦更改了寄存器,必须通过将 0x0A 写入寄存器 0x34 来将新值保存到 NVM 中。

备注

在多 PMIC 配置中使用多个 TPS65219 器件时,每个器件必须具有唯一的 I2C 地址。第 2 个、第 3 个 和其他 PMIC 的 I2C 地址必须从默认值 0x30 更改为新值。



## 图 4-9. I2C\_ADDRESS\_REG

#### 表 4-20. I2C\_ADDRESS\_REG

| 寄存器地址 | 位   |                 |  |
|-------|-----|-----------------|--|
|       | 位编号 | 字段名称            |  |
| 0x26  | 6-0 | I2C_ADDRESS_REG |  |

## 4.9 配置屏蔽设置

有多种中断设置可被屏蔽,从而绕过特定 PMIC 监控功能或修改 PMIC 在检测到中断时的反应方式。可以屏蔽的中断包括欠压监测、温度监测等。图 4-10 显示了 GUI 配置选项卡中的屏蔽设置。

**备注** 如果任何屏蔽寄存器未显示在 TPS65219-GUI 的配置选项卡中,则可以在包含完整寄存器列表的寄存 器映射中找到它们。

## ✿ Configuration - NVM fields

| ٥ | READ ALL REGISTERS Note: Changing the value in a dropdown menu will cause an immediate I2C write to the associated register unless immediate write setting is changed on Register Map page. |                                                                   |           |                               |                  |                                 |                     |    |               |
|---|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------|-----------|-------------------------------|------------------|---------------------------------|---------------------|----|---------------|
|   | PMIC                                                                                                                                                                                        | Status Power                                                      | Resources | Digital Pins Configuration    | ı Power          | r-Up Sequence                   | Power-Down Sequenc  | ce | Mask Settings |
|   |                                                                                                                                                                                             | MASK_EFFECT no state change / no nINT reaction / no bit set for F |           | ults 🗸                        |                  |                                 |                     |    |               |
| • | Underv                                                                                                                                                                                      | voltage (UV) Mask settings                                        | Die 1     | emperature Mask Settings      |                  | Other Mask Settings             |                     |    |               |
| ¥ | Buck1 UV                                                                                                                                                                                    | un-masked (Faults reported)                                       | Sensor 0  | un-masked (Faults reported)   | MASK_INT_FOR_PB  | un-masked (nINT pulled low for  | or any PB events) ➤ |    |               |
| ~ | Buck2 UV                                                                                                                                                                                    | un-masked (Faults reported)                                       | Sensor 1  | un-masked (Faults reported)   | MASK_INT_FOR_RV  | un-masked (nINT pulled low fo   | or any RV events) 🗸 |    |               |
|   | Buck3 UV                                                                                                                                                                                    | un-masked (Faults reported) 👻                                     | Sensor 2  | un-masked (Faults reported) 👻 | MASK_RETRY_COUNT | Device will retry up to 2 times | ~                   |    |               |
|   | LDO1 UV                                                                                                                                                                                     | un-masked (Faults reported) V                                     | Sensor 3  | un-masked (Faults reported) V |                  |                                 |                     |    |               |
|   | LDO2 UV                                                                                                                                                                                     | un-masked (Faults reported) V                                     |           |                               |                  |                                 |                     |    |               |
|   | LDO3 UV                                                                                                                                                                                     | un-masked (Faults reported) V                                     |           |                               |                  |                                 |                     |    |               |
|   | LDO4 UV                                                                                                                                                                                     | un-masked (Faults reported)                                       |           |                               |                  |                                 |                     |    |               |
|   |                                                                                                                                                                                             |                                                                   |           |                               |                  |                                 |                     |    |               |

#### 图 4-10. TPS65219-GUI 中的屏蔽设置

#### 表 4-21. 寄存器 0x1E 上的屏蔽设置

| 寄存器地址 | 位   |                                |
|-------|-----|--------------------------------|
|       | 位编号 | 字段名称                           |
| 0x1E  | 7   | BYPASS_RAILS_DISCHA RGED_CHECK |



## 表 4-22. 寄存器 0x1E 上的屏蔽设置

| 寄存器地址 | 位   |                  |
|-------|-----|------------------|
|       | 位编号 | 字段名称             |
| 0x24  | 7   | MASK_RETRY_COUNT |
|       | 6   | BUCK3_UV_MASK    |
|       | 5   | BUCK2_UV_MASK    |
|       | 4   | BUCK1_UV_MASK    |
|       | 3   | LDO4_UV_MASK     |
|       | 2   | LDO3_UV_MASK     |
|       | 1   | LDO2_UV_MASK     |
|       | 0   | LDO1_UV_MASK     |

#### 表 4-23. 寄存器 0x1E 上的屏蔽设置

| 寄存器地址 | 位   |                    |
|-------|-----|--------------------|
|       | 位编号 | 字段名称               |
| 0x25  | 7   | MASK_INT_FOR_PB    |
|       | 6-5 | MASK_EFFECT        |
|       | 4   | MASK_INT_FOR_RV    |
|       | 3   | SENSOR_0_WARM_MASK |
|       | 2   | SENSOR_1_WARM_MASK |
|       | 1   | SENSOR_2_WARM_MASK |
|       | 0   | SENSOR_3_WARM_MASK |

## 4.10 NVM 重新编程

更新寄存器设置后,可以通过将 0x0A 写入寄存器地址 0x34 而将新值保存到 NVM 中。

- 图 4-11 显示了使用 TPS65219-GUI 时用于将寄存器设置保存到 NVM 的按钮。
- 表 4-24 显示了不使用 TPS65219-GUI 时要写入的寄存器字段。

| A      | F Programming |                                            |                                                                                                                                                                                                                                                                    |
|--------|---------------|--------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| ٥      |               | NVM Pro                                    | gramming                                                                                                                                                                                                                                                           |
|        |               |                                            |                                                                                                                                                                                                                                                                    |
| :4<br> |               | # 1 I2C OFF REQUEST                        | This button triggers an OFF request through I2C and sends the PMIC to Initialize state.<br>Register address: 0x29 (MFP_CTRL)<br>I2C write: 0x01 (I2C_OFF_REQ)                                                                                                      |
| 5      |               | # <sup>2</sup> ENABLE I2C COMMUNICATION    | This button enables I2C communication in Initialize state.                                                                                                                                                                                                         |
| *      |               | # 2. Co to the !!Configuration!! tob and u | I2C write: 0x09 (EN_OSC_DIY)                                                                                                                                                                                                                                       |
|        |               | # 3 Go to the "Configuration" tab and u    | pdate NVM fields                                                                                                                                                                                                                                                   |
|        |               | #4 NVM PROGRAMMING                         | This button programs the selected register settings into the NVM.<br>Register address: 0x34 (USER_NVM_CMD_REG)<br>I2C write: 0x0A (CUST_PROG_CMD)                                                                                                                  |
|        |               | # <sup>5</sup> VALIDATE NVM PROGRAMMING    | This button reads the NVM content and compares it with the selected register settings.<br>The result (PASS or FAIL) is stored in register 0x34, field 7 "NVM_VERIFY_RESULT".<br>Register address: 0x34 (USER_NVM_CMD_REG)<br>I2C write: 0x07 (CUST_NVM_VERIFY_CMD) |

## 图 4-11. 使用 TPS65219-GUI 重新对 NVM 进行编程



## 表 4-24. 用以将寄存器设置保存到 NVM 中的 I2C 写入

| 寄存器地址 | 位   |              | 数据   |
|-------|-----|--------------|------|
|       | 位编号 | 字段名称         |      |
| 0x34  | 3-0 | USER_NVM_CMD | 0x0A |

#### 备注

建议使用 TPS65219-GUI 将所选的寄存器设置导出到 CSV 和 JSON 文件中。图 4-12 展示了如何导出 NVM 设置。使用"Save Registers As"之前,必须在"Register File Format"中选择文件格式。



图 4-12. 使用 TPS65219-GUI 导出 NVM 设置



# A 非 NVM 寄存器

PMIC 寄存器映射包含 NVM 和非 NVM 位。寄存器地址 0x00 至 0x27 包含由 EEPROM 备份的 NVM 位。该寄存 器设置可通过 I2C 进行更改,并且可按照编程指南中所述对默认值重新编程。每个 NVM 位的复位值在数据表寄 存器映射中标记为 "X",因为这些值可以重新进行编程,并且对于每个可订购器件型号都是唯一的。

非 NVM 位位于寄存器地址 0x28 至 0x41 中。这些寄存器设置可由 I2C 更改,但默认值无法重新进行编程。下电上电后以及每次 PMIC 进入初始化状态时,非 NVM 位的寄存器设置都会恢复为其默认值。可以在数据表寄存器映射中的"复位"列下找到非 NVM 位的默认值。

# B 将 NVM 配置文件加载到 PMIC

图 B-1 中所示的图描述了将预配置的 NVM 文件 (.CSV 或.JSON 扩展名)加载到 PMIC NVM 中的过程。焊接 EVM (TPS65219EVM)可用作参考,但也可使用插槽式 EVM。TPS6521905 产品页面包含多个 NVM 文件,这些 文件经过预先配置,可满足特定处理器或 SoC 的要求。TI 的客户可以重复使用这些文件,在其生产线上或通过与 经销商联系来对 PMIC 重新编程。

**备注** 如果预先配置的 NVM 文件无法满足所有应用要求,则仍可使用 TPS65219-GUI 将这些文件加载到 PMIC NVM、进行必要的更改并生成新的 NVM 文件。



图 B-1. 加载 NVM 配置文件



# C PMIC 可配置字段

本节展示了每个 PMIC 电源和数字资源的可编程 NVM 字段列表。一些寄存器字段带有"x"以简化列表。将"x" 替换为相应的电源轨编号,即可在数据表或编程指南中找到正确的寄存器字段。同样,对于序列时隙持续时间, 使用"y"来简化列表,但可将其替换为特定的时隙编号。

| PMIC rail           | Configurable Setting                   | Register Field                                                              |
|---------------------|----------------------------------------|-----------------------------------------------------------------------------|
|                     | Enable settings                        | Active State: Buck <b>x_</b> EN<br>Standby State: BUCK <b>x_</b> STBY_EN    |
|                     | Output voltage                         | BUCK <b>x_</b> VSET                                                         |
|                     | Under-voltage monitoring               | BUCKx_UV_THR_SEL                                                            |
| Bucks               | Bandwidth                              | BUCK <b>x_</b> BW_SEL                                                       |
|                     | Power-up sequence                      | Slot#: BUCKx_SEQUENCE_ON_SLOT<br>Duration: POWER_UP_SLOT_y_DURATION         |
|                     | Power-down sequence                    | Slot#: BUCKx_SEQUENCE_OFF_SLOT<br>Duration: POWER_DOWN_SLOT_y_DURATION      |
|                     | Enable settings                        | Active State: LDOx_EN<br>Standby State: LDOx_STBY_EN                        |
|                     | Output voltage                         | LDOx_VSET                                                                   |
|                     | Under-voltage monitoring               | LDOx_UV_THR_SEL                                                             |
| LDOs                | Rail config (LDO, load-switch, bypass) | LDOx_LSW_CONFIG<br>LDOx_BYP_CONFIG (LDO1, LDO2 only)                        |
|                     | Ramp                                   | LDOx_SLOW_PU_RAMP (LDO3, LDO4 only)                                         |
|                     | Power-up sequence                      | Slot#: LDOx_SEQUENCE_ON_SLOT<br>Duration: POWER_UP_SLOT_y_DURATION          |
|                     | Power-down sequence                    | Slot#: LDOx_SEQUENCE_OFF_SLOT<br>Duration: POWER_DOWN_SLOT_y_DURATION       |
|                     | Enable settings GPIO                   | Active State: GPI/Ox_EN<br>Standby State: GPI/Ox_STBY_EN                    |
|                     | Pin Function                           | MULTI_DEVICE_ENABLE (GPIO only)                                             |
| GPIOs               | Power-up sequence                      | Slot#: GPI/Ox_SEQUENCE_ON_SLOT<br>Duration: POWER_UP_SLOT_y_DURATION        |
|                     | Power-down sequence                    | Slot#: GPI/Ox_SEQUENCE_OFF_SLOT<br>Duration: POWER_DOWN_SLOT_y_DURATION     |
|                     | Pin Function                           | EN_PB_VSENSE_DEGL                                                           |
| Enable pin          | Deglitch                               | EN_PB_VSENSE_CONFIG                                                         |
|                     | First Supply Detection (FSD)           | PU_ON_FSD                                                                   |
| VSEL_SD<br>VSEL_DDR | Pin Function                           | VSEL_DDR_SD                                                                 |
|                     | Rail Selection                         | VSEL_RAIL                                                                   |
|                     | Pin Polarity                           | VSEL_SD_POLARITY                                                            |
|                     | Pin Function                           | MODE_STBY_CONFIG                                                            |
| MODE/STBY           | Pin Polarity                           | MODE_STBY_POLARITY                                                          |
| MODE/RESET          | Pin Function                           | MODE_RESET_CONFIG                                                           |
|                     | RESET selection                        | WARM_COLD_RESET_CONFIG                                                      |
|                     | Pin Polarity                           | MODE_RESET_POLARITY                                                         |
| PRIOUT              | Power-up sequence                      | Slot#: nRST_SEQUENCE_ON_SLOT<br>Duration: POWER_UP_SLOT_ <b>y</b> _DURATION |
| nkstout             | Power-down sequence                    | Slot#: nRST_SEQUENCE_OFF_SLOT<br>Duration: POWER_DOWN_SLOT_y_DURATION       |

图 C-1. NVM 可编程字段



# D 参考文献

- 1. 德州仪器 (TI), TPS6521905 数据表
- 2. 德州仪器 (TI), TPS65219EVM-SKT 用户指南

## 重要声明和免责声明

TI"按原样"提供技术和可靠性数据(包括数据表)、设计资源(包括参考设计)、应用或其他设计建议、网络工具、安全信息和其他资源, 不保证没有瑕疵且不做出任何明示或暗示的担保,包括但不限于对适销性、某特定用途方面的适用性或不侵犯任何第三方知识产权的暗示担 保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任:(1) 针对您的应用选择合适的 TI 产品,(2) 设计、验 证并测试您的应用,(3) 确保您的应用满足相应标准以及任何其他功能安全、信息安全、监管或其他要求。

这些资源如有变更,恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的应用。严禁对这些资源进行其他复制或展示。 您无权使用任何其他 TI 知识产权或任何第三方知识产权。您应全额赔偿因在这些资源的使用中对 TI 及其代表造成的任何索赔、损害、成 本、损失和债务,TI 对此概不负责。

TI 提供的产品受 TI 的销售条款或 ti.com 上其他适用条款/TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。

TI 反对并拒绝您可能提出的任何其他或不同的条款。

邮寄地址:Texas Instruments, Post Office Box 655303, Dallas, Texas 75265 Copyright © 2023,德州仪器 (TI) 公司