

# TPS7E67-Q1 具有电源正常状态指示功能的 300mA、40V、超低 $I_Q$ 车用低压降线性稳压器

## 1 特性

- 符合面向汽车应用的 AEC-Q100 标准：
  - 温度等级 1：-40°C 至 +125°C， $T_A$
  - 结温：-40°C 至 +150°C， $T_J$
- 输入电压范围：3.0V 至 40V（最大 42V）
- 可配置的输出电压选项：
  - 固定：1.8V 至 12V
  - 可调节：1.2V 至 38V
- 输出电流：高达 300mA
- 在整个线路、负载和温度范围内的精度为  $\pm 1.2\%$
- 超低  $I_Q$ ： $I_{OUT} = 0mA$  时为  $2.8\mu A$
- 与  $4.7\mu F$  或更大的陶瓷输出电容器一起工作时保持稳定
  - ESR 范围： $0\Omega$  至  $1\Omega$
- 具有可编程延迟周期的电源正常状态指示
- 压降电压：电压为 300mA 时为 900mV（典型值）
- 高 PSRR：
  - 1kHz 时为 70dB
  - 100kHz 时为 45dB
- 过流、过功率和过热限制
- 封装：
  - 6 引脚 WSON 可湿性侧面 (DRV)， $[R_{th JA}] : 90.2^\circ C/W$
  - 8 引脚 HVSSOP (DGN)， $[R_{th JA}] : 60.2^\circ C/W$

## 2 应用

- 汽车音响主机
- 混合动力、电动和动力总成系统
- 大灯
- 远程信息处理控制单元
- 车身控制模块 (BCM)

## 3 说明

TPS7E67-Q1 低压降 (LDO) 线性电压稳定器是一款低静态电流器件，专用于连接汽车应用中的电池，并支持 3V 至 40V 的宽输入电压范围。对于可调节配置，宽输出范围为 1.2V 至 38V；对于固定配置，宽输出范围为 1.8V 至 12V，负载电流高达 300mA。此器件无负载时的静态电流仅为  $2.8\mu A$ ，是为备用系统中微控制器 (MCU)、栅极驱动器和控制器局域网 (CAN) 收发器等常开型器件供电的出色设计。

TPS7E67-Q1 可在整个线路、负载和温度范围内支持  $\pm 1.2\%$  的非常严格的直流精度。该器件可快速响应线路和负载瞬态，并控制压降运行中的静态电流。

TPS7E67-Q1 具有用于监控输出电压的电源正常指示功能。电源正常指示延迟可使用外部电容器进行调节。LDO 具有内置的过流、过热和过功率输送保护机制，可确保 LDO 可靠运行。TPS7E67-Q1 在输出电容器介于  $4.7\mu F$  至  $100\mu F$  之间时可保持稳定。

TPS7E67-Q1 采用  $2.0mm \times 2.0mm$  6 引脚 WSON (可湿性侧面) (DRV-WF)， $3.0mm \times 4.9mm$  8 引脚 HVSSOP (DGN) 封装，提供固定和可调节输出。

### 封装信息

| 器件型号       | 封装 <sup>(1)</sup> | 封装尺寸 <sup>(2)</sup>  |
|------------|-------------------|----------------------|
| TPS7E67-Q1 | DRV (WSON, 6)     | $2.0mm \times 2.0mm$ |
|            | DGN (HVSSOP, 8)   | $3.0mm \times 4.9mm$ |

(1) 如需更多信息，请参阅 [机械、封装和可订购信息](#)。

(2) 封装尺寸 (长  $\times$  宽) 为标称值，并包括引脚 (如适用)。



典型应用



本资源的原文使用英文撰写。为方便起见，TI 提供了译文；由于翻译过程中可能使用了自动化工具，TI 不保证译文的准确性。为确认准确性，请务必访问 [ti.com](http://ti.com) 参考最新的英文版本 (控制文档)。

## 内容

|                  |          |                       |           |
|------------------|----------|-----------------------|-----------|
| <b>1 特性</b>      | <b>1</b> | 6.4 器件功能模式            | <b>14</b> |
| <b>2 应用</b>      | <b>1</b> | <b>7 应用和实施</b>        | <b>15</b> |
| <b>3 说明</b>      | <b>1</b> | 7.1 应用信息              | <b>15</b> |
| <b>4 引脚配置和功能</b> | <b>3</b> | 7.2 典型应用              | <b>18</b> |
| <b>5 规格</b>      | <b>4</b> | <b>8 器件和文档支持</b>      | <b>21</b> |
| 5.1 绝对最大额定值      | 4        | 8.1 器件支持              | 21        |
| 5.2 ESD 等级       | 4        | 8.2 文档支持              | 21        |
| 5.3 建议运行条件       | 4        | 8.3 接收文档更新通知          | 21        |
| 5.4 热性能信息        | 5        | 8.4 支持资源              | 21        |
| 5.5 电气特性         | 5        | 8.5 商标                | 21        |
| <b>6 详细说明</b>    | <b>8</b> | 8.6 静电放电警告            | 21        |
| 6.1 概述           | 8        | 8.7 术语表               | 21        |
| 6.2 功能方框图        | 8        | <b>9 修订历史记录</b>       | <b>21</b> |
| 6.3 特性说明         | 10       | <b>10 机械、封装和可订购信息</b> | <b>22</b> |

## 4 引脚配置和功能



图 4-1. DRV 封装 ( 固定/ADJ ) , 6 引脚 WSON ( 顶视图 )



图 4-2. DRV 封装 A 版本 ( 固定/ADJ ) , 6 引脚 WSON ( 顶视图 )



图 4-3. DGN 封装 ( 固定/ADJ ) , 8 引脚 HVSSOP ( 顶视图 )

表 4-1. 引脚功能

| 引脚<br>名称 | 类型 | 说明                                                                                                                                                                                         |
|----------|----|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| GND      | —  | 接地引脚。                                                                                                                                                                                      |
| IN       | 输入 | 输入电源引脚。更多信息，请参阅 <a href="#">节 5.3 表</a> 和 <a href="#">节 7.1.3 部分</a> 。                                                                                                                     |
| OUT      | 输出 | 稳压器的输出。需要在 OUT 到接地端之间连接一个电容器以确保稳定性。为获得出色的瞬态响应，请使用标称推荐值或从 OUT 到接地端的更大陶瓷电容器，如 <a href="#">节 5.3 表</a> 和 <a href="#">节 7.1.3 部分</a> 所示。将此输出电容器尽可能靠近器件输出端放置。                                   |
| EN       | 输入 | 使能引脚。将使能引脚驱动为高电平会启用器件。将此引脚驱动为低电平会禁用器件。 <a href="#">节 5.5 表</a> 中列出了高电平阈值和低电平阈值。此引脚有一个弱内部上拉电阻，可以悬空以启用器件，也可以将该引脚连接到输入引脚。请参阅 <a href="#">节 6.3.1 部分</a> 。                                     |
| ADJ      | 输入 | 在可调节配置中，该引脚借助反馈分压器设置输出电压。                                                                                                                                                                  |
| PG       | 输出 | 漏极开路拓扑下的电源正常输出。需要在 PG 引脚上连接一个上拉电阻器。如果不使用电源正常功能，请将该引脚接地或保持悬空。更多信息请参阅 <a href="#">节 6.3.3 部分</a> 。                                                                                           |
| 延迟       | 输入 | 电源正常延迟调整引脚。在该引脚和 GND 之间连接一个电容器来设置 PG 复位延迟。将该引脚悬空以实现默认 ( $t(DLY\_FIX)$ ) 延迟。有关更多信息，请参阅 <a href="#">节 6.3.3</a> 和 <a href="#">节 6.3.4 部分</a> 。如果不需要此功能，请将该引脚悬空，因为将该引脚连接到 GND 会导致 GND 电流永久增加。 |
| NC       | —  | 无内部连接。保持该引脚断开或连接到任何电位。将该引脚接地以提高热性能。                                                                                                                                                        |
| 散热焊盘     |    | 散热焊盘。将焊盘连接到 GND 以获得尽可能出色的热性能。有关更多信息，请参阅 <a href="#">节 7.2.5 部分</a> 。                                                                                                                       |

## 5 规格

### 5.1 绝对最大额定值

在自然通风条件下的工作温度范围内测得 (除非另有说明) <sup>(1)</sup>

|    |                              | 最小值                                                    | 最大值                                       | 单位 |
|----|------------------------------|--------------------------------------------------------|-------------------------------------------|----|
| 电压 | V <sub>IN</sub>              | -0.3                                                   | 42.0                                      | V  |
|    | V <sub>OUT</sub> (仅适用于固定器件)  | 2 × V <sub>OUT(nom)</sub> 或<br>-0.3 或<br>15.0 (以较低者为准) | 或<br>V <sub>IN</sub> + 0.3 <sup>(2)</sup> | V  |
|    | V <sub>OUT</sub> (仅适用于可调节器件) | -0.3                                                   | V <sub>IN</sub> + 0.3 <sup>(2)</sup>      | V  |
|    | V <sub>FB</sub> (阈值电压)       | -0.3                                                   | 3.6                                       | V  |
|    | V <sub>EN</sub> (使能电压)       | -0.3                                                   | 42.0                                      | V  |
| 电流 | V <sub>PG</sub> (电源正常状态电压)   | -0.3                                                   | 42.0                                      | V  |
|    | V <sub>DELAY</sub> (PG 延迟电压) | -0.3                                                   | 3.6                                       | V  |
| 温度 | I <sub>OUT</sub> (输出电流)      | 受内部限制                                                  |                                           | mA |
|    | PG (流入器件的灌电流)                | 5                                                      |                                           | mA |
| 温度 | T <sub>J</sub> , 工作结温        | -55                                                    | 150                                       | °C |
|    | T <sub>stg</sub> , 贮存        | -65                                                    | 150                                       | °C |

(1) 超出绝对最大额定值范围操作可能会导致器件永久损坏。绝对最大额定值并不表示器件在这些条件下或在建议的工作条件以外的任何其他条件下能够正常运行。如果超出建议运行条件但在绝对最大额定值范围内使用，器件可能不会完全正常运行，这可能影响器件的可靠性、功能和性能并缩短器件寿命。

(2) 绝对最大额定值为 V<sub>IN</sub> + 0.3V 或 42.0V (以较小者为准)。

### 5.2 ESD 等级

|                    |      |                                                | 值     | 单位 |
|--------------------|------|------------------------------------------------|-------|----|
| V <sub>(ESD)</sub> | 静电放电 | 人体放电模型 (HBM)，符合 AEC Q100-002 标准 <sup>(1)</sup> | ±2000 | V  |
|                    |      | 充电器件模型 (CDM)，符合 AEC Q100-011 标准                | ±750  |    |
|                    |      | 转角引脚                                           | ±750  |    |
|                    |      | 其他引脚                                           | ±750  |    |

(1) AEC Q100-002 指示应当按照 ANSI/ESDA/JEDEC JS-001 规范执行 HBM 应力测试。

### 5.3 建议运行条件

在工作结温范围内测得 (除非另有说明)

|                  |                                 | 最小值  | 标称值 | 最大值 | 单位 |
|------------------|---------------------------------|------|-----|-----|----|
| V <sub>IN</sub>  | 输入电源电压范围                        | 3.0  | 40  | V   |    |
| V <sub>OUT</sub> | 输出电压范围 (仅固定) <sup>(1)</sup>     | 1.2  | 12  | V   |    |
| V <sub>OUT</sub> | 输出电压范围 (可调节) <sup>(1)</sup>     | 1.2  | 38  | V   |    |
| V <sub>EN</sub>  | 使能电压范围                          | 0    | 40  | V   |    |
| V <sub>PG</sub>  | 电源正常电压范围                        | 0    | 40  | V   |    |
| I <sub>OUT</sub> | 输出电流                            | 0    | 300 | mA  |    |
| C <sub>IN</sub>  | 输入电容器 <sup>(2)</sup>            | 0.47 |     | μF  |    |
| C <sub>OUT</sub> | 输出电容器 <sup>(3)</sup>            | 4.7  | 100 | μF  |    |
| C <sub>FB</sub>  | 寄生 ADJ 到 GND 电容器 <sup>(4)</sup> | 30   |     | pF  |    |
| C <sub>FF</sub>  | 前馈电容器 <sup>(5)</sup>            | 10   |     | nF  |    |
| T <sub>J</sub>   | 工作结温                            | -40  | 150 | °C  |    |

(1) 此输出电压范围不包括器件精度或反馈电阻器的精度。

- (2) 不需要输入电容器即可实现 LDO 稳定性。但是，建议使用最小有效值为  $0.1 \mu\text{F}$  的输入电容来抵消源电阻和电感的影响，在某些情况下，这可能会导致系统级不稳定的症状（例如振铃或振荡），尤其是在存在负载瞬态的情况下。
- (3) 列出的所有电容值均为标称值，假设有效电容降额至标称电容值的 50%。
- (4) ADJ 引脚上电容器相对于 GND 的上限会影响可调节配置中稳压器的稳定运行。如果  $C_{FB}$  电容器高于 建议运行条件 表中所述的限值，请使用  $C_{FF}$  电容器。
- (5)  $C_{FF}$  电容器可改善瞬态、噪声和 PSRR 性能，但不是实现稳压器稳定性所必需的。可以使用更高的电容  $C_{FF}$ ，但启动时间会增加。

## 5.4 热性能信息

| 热指标 (1)                     |            | TPS7E67-Q1     |                  | 单位   |
|-----------------------------|------------|----------------|------------------|------|
|                             |            | DRV (WSON) (2) | DGN (HVSSOP) (2) |      |
|                             |            | 6 引脚           | 8 引脚             |      |
| $R_{\theta JA}$             | 结至环境热阻     | 90.2           | 60.2             | °C/W |
| $R_{\theta JC(\text{top})}$ | 结至外壳（顶部）热阻 | 113.5          | 99.3             | °C/W |
| $R_{\theta JB}$             | 结至电路板热阻    | 55.7           | 34.0             | °C/W |
| $\Psi_{JT}$                 | 结至顶部特征参数   | 13.0           | 12.4             | °C/W |
| $\Psi_{JB}$                 | 结至电路板特征参数  | 55.3           | 34.0             | °C/W |
| $R_{\theta JC(\text{bot})}$ | 结至外壳（底部）热阻 | 30.6           | 14.7             | °C/W |

- (1) 有关新旧热指标的更多信息，请参阅 [半导体和 IC 封装热指标](#) 应用手册。
- (2) 热性能结果基于 2s2p PCB 配置的 JEDEC 标准。根据热优化型 PCB 布局设计，这些热指标参数可进一步提高 35-55%。请参阅 [电路板布局布线对 LDO 热性能的影响](#) 应用手册的分析。

## 5.5 电气特性

在工作结温范围 ( $T_J = -40^\circ\text{C}$  至  $+150^\circ\text{C}$ ) 中， $V_{IN} = 3.0\text{V}$  或  $V_{IN} = V_{OUT(\text{nom})} + 0.5\text{V}$  (以较大者为准)， $I_{OUT} = 1\text{mA}$ ， $V_{EN} = 2.0\text{V}$ ， $C_{IN} = 1.0\mu\text{F}$ ， $C_{OUT} = 4.7\mu\text{F}$  且 PG 引脚通过  $100\text{k}\Omega$  上拉至  $V_{IN}$  (除非另有说明)。典型值为  $T_J = 25^\circ\text{C}$  条件下的值。

| 参数                                | 测试条件          | 最小值                                                                                                                   | 典型值  | 最大值  | 单位        |
|-----------------------------------|---------------|-----------------------------------------------------------------------------------------------------------------------|------|------|-----------|
| $V_{FB}$                          | 反馈电压          |                                                                                                                       | 1.2  |      | V         |
| $V_{UVLO+}$                       | 上升输入电源 UVLO   | $V_{IN}$ 上升                                                                                                           | 2.8  | 2.91 | V         |
| $V_{UVLO-}$                       | 下降输入电源 UVLO   | $V_{IN}$ 下降                                                                                                           | 2.6  | 2.7  | V         |
| $V_{UVL0(HYS T)}$                 | $V_{UVLO}$ 迟滞 |                                                                                                                       | 100  |      | mV        |
| $V_{OUT}$                         | 输出电压          | $V_{OUT} + 2.0\text{V} \leqslant V_{IN} \leqslant 40\text{V}$ , $I_{OUT} = 35\text{mA}$ 且 $T_J = 25^\circ\text{C}$    | -0.6 | 0.6  | %         |
|                                   |               | $V_{OUT} + 2.0\text{V} \leqslant V_{IN} \leqslant 40\text{V}$ , $I_{OUT} = 35\text{mA}$                               | -1.2 | 1.0  |           |
|                                   |               | $1\text{mA} \leqslant I_{OUT} \leqslant 300\text{mA}$ , $2.0\text{V} \leqslant V_{IN} - V_{OUT} \leqslant 15\text{V}$ | -1.2 | 1.2  |           |
| $\Delta V_{OUT}(\Delta V_{IN})$   | 线路调整          | $I_{OUT} = 1\text{mA}$ , $V_{OUT} + 0.5\text{V} \leqslant V_{IN} \leqslant 40\text{V}$                                |      |      | 6 mV      |
| $\Delta \%V_{OUT}/\Delta V_{IN}$  |               |                                                                                                                       |      |      | 0.02 %/V  |
| $\Delta V_{OUT}(\Delta I_{OUT})$  | 负载调整          | $1\text{mA} \leqslant I_{OUT} \leqslant 300\text{mA}$ , $V_{IN} = V_{OUT} + 2.0\text{V}$                              |      |      | 17.5 mV   |
| $\Delta \%V_{OUT}/\Delta I_{OUT}$ |               |                                                                                                                       |      |      | 0.375 %/A |

## 5.5 电气特性 (续)

在工作结温范围 ( $T_J = -40^\circ\text{C}$  至  $+150^\circ\text{C}$ ) 中,  $V_{IN} = 3.0\text{V}$  或  $V_{IN} = V_{OUT(nom)} + 0.5\text{V}$  (以较大者为准),  $I_{OUT} = 1\text{mA}$ ,  $V_{EN} = 2.0\text{V}$ ,  $C_{IN} = 1.0\mu\text{F}$ ,  $C_{OUT} = 4.7\mu\text{F}$  且 PG 引脚通过  $100\text{k}\Omega$  上拉至  $V_{IN}$  (除非另有说明)。典型值为  $T_J = 25^\circ\text{C}$  条件下的值。

| 参数               |                     | 测试条件                                                                                          | 最小值  | 典型值  | 最大值           | 单位                |
|------------------|---------------------|-----------------------------------------------------------------------------------------------|------|------|---------------|-------------------|
| $V_{DO}$         | 压降电压                | $I_{OUT} = 300\text{mA}$                                                                      | 0.9  | 1.8  |               | V                 |
|                  |                     | $I_{OUT} = 300\text{mA}$ , 可调型                                                                | 0.9  | 1.8  |               |                   |
| $V_{DO}$         | 压降电压                | $I_{OUT} = 100\text{mA}$                                                                      | 0.3  | 0.55 |               | V                 |
|                  |                     | $I_{OUT} = 100\text{mA}$ , 可调型                                                                | 0.28 | 0.6  |               |                   |
| $I_{LIM}$        | 输出电流限制              | $V_{OUT}$ 强制为 $0.9 \times V_{OUT(nom)}$ , $V_{IN} = V_{OUT(nom)} + 2.0\text{V}$               | 350  | 500  | 625           | mA                |
| $I_{SC}$         | 短路电流限制              | $R_{LOAD} = 20\text{m}\Omega$                                                                 | 30   | 50   | 75            | mA                |
| $I_{PLIMIT}$     | 余量最大时的电流限制          | $V_{IN} = 40\text{V}$ , $V_{OUT} = 1.2\text{V}$                                               | 35   |      |               | mA                |
| $V_{HEA DROO M}$ | 满负载时的最大余量           | $V_{OUT} = 1.2\text{V}$                                                                       | 15   |      |               | V                 |
| $I_{FB}$         | 反馈电流                | $V_{IN} = 40\text{V}$                                                                         | -10  | 10   | nA            |                   |
| $I_Q$            | 静态电流                | $3.0\text{V} \leq V_{IN} \leq V_{OUT} - 0.2\text{V}$ , $I_{OUT} = 0\text{mA}$                 | 12   | 25   |               | $\mu\text{A}$     |
|                  |                     | $I_{OUT} = 0\text{mA}$                                                                        | 2.8  | 5.2  |               |                   |
|                  |                     | $V_{OUT} + 0.5\text{V} \leq V_{IN} \leq 40\text{V}$ , $I_{OUT} = 0\text{mA}$                  | 7.6  |      |               |                   |
| $I_{GND}$        | 接地电流                | $I_{OUT} = 1\text{mA}$                                                                        | 16.5 | 20   | $\mu\text{A}$ |                   |
| $I_{GND}$        | 接地电流                | $V_{IN} = V_{OUT} + 2.0\text{V}$ , $I_{OUT} = 300\text{mA}$                                   |      | 600  | $\mu\text{A}$ |                   |
| $I_{SHUT DOWN}$  | 关断电流                | $V_{EN} = 0\text{V}$ , $T_J = 25^\circ\text{C}$                                               | 0.45 |      |               | $\mu\text{A}$     |
|                  |                     | $V_{OUT} + 0.5\text{V} \leq V_{IN} \leq 40\text{V}$ , $V_{EN} = 0\text{V}$                    |      | 1.25 |               |                   |
| $T_{start-up}$   | 启动时间                | $V_{IN}$ , $V_{EN}$ 连接在一起, $V_{IN}$ 斜升至 $V_{OUT(nom)} + 0.5\text{V}$ , $I_{OUT} = 0\text{mA}$ | 500  |      | $\mu\text{s}$ |                   |
| $I_{EN}$         | EN 引脚电流             | $0\text{V} \leq V_{EN} \leq 40\text{V}$ , $V_{IN}$ 和 $V_{EN}$ 连接在一起                           | 0.5  |      |               | $\mu\text{A}$     |
|                  |                     | $0\text{V} \leq V_{IN} \leq 40\text{V}$ , $V_{EN} = 0\text{V}$                                | 0.5  |      |               |                   |
| $V_{IL(EN)}$     | EN 引脚低电平输入电压 (禁用器件) |                                                                                               | 0.5  |      |               | V                 |
| $V_{IH(EN)}$     | EN 引脚高电平输入电压 (使能器件) |                                                                                               | 1.1  |      |               |                   |
| $V_{HYS T(EN)}$  | EN 引脚磁滞 (使能器件)      |                                                                                               | 0.11 |      |               | V                 |
| $PSR R$          | 电源纹波抑制              | $V_{IN} - V_{OUT} = 3.0\text{V}$ , $I_{OUT} = 300\text{mA}$ , $f = 100\text{kHz}$             | 45   |      |               | dB                |
| $V_n$            | 输出噪声电压              | 带宽 = 10Hz 至 100kHz, $V_{IN} - V_{OUT} = 3.0\text{V}$ , $I_{OUT} = 300\text{mA}$               | 650  |      |               | $\mu\text{VRM s}$ |
| $V_{IT-(PG)}$    | PG 引脚阈值下降           | 适用于 $V_{OUT}$ 下降                                                                              | 85   | 90   | 94            | %                 |
| $V_{IT+(PG)}$    | PG 引脚阈值上升           | 适用于 $V_{OUT}$ 上升                                                                              | 90   | 93   | 96            | %                 |
| $V_{OL(P G)}$    | PG 引脚低电平输出电压        | $V_{OUT} < V_{IT-(PG)}$ , $V_{IN} = 3.0\text{V}$ , $I_{PG} = -1\text{mA}$ (流入器件的电流)           | 0.4  |      |               | V                 |
| $I_{lkg(PG)}$    | PG 引脚漏电流            | $V_{OUT} > V_{IT+(PG)}$ , $V_{PG} = 40\text{V}$                                               | 0.01 | 1    | $\mu\text{A}$ |                   |
| 延迟 (PG)          | PG 引脚延迟时间           |                                                                                               | 125  |      |               | $\mu\text{s}$     |
| 抗尖峰脉冲 (PG)       | PG 引脚抗尖峰脉冲时间        |                                                                                               | 125  |      |               | $\mu\text{s}$     |

## 5.5 电气特性 (续)

在工作结温范围 ( $T_J = -40^\circ\text{C}$  至  $+150^\circ\text{C}$ ) 中,  $V_{IN} = 3.0\text{V}$  或  $V_{IN} = V_{OUT(nom)} + 0.5\text{V}$  (以较大者为准),  $I_{OUT} = 1\text{mA}$ ,  $V_{EN} = 2.0\text{V}$ ,  $C_{IN} = 1.0\mu\text{F}$ ,  $C_{OUT} = 4.7\mu\text{F}$  且 PG 引脚通过  $100\text{k}\Omega$  上拉至  $V_{IN}$  (除非另有说明)。典型值为  $T_J = 25^\circ\text{C}$  条件下的值。

| 参数                 | 测试条件                              | 最小值                                                                                               | 典型值 | 最大值 | 单位               |
|--------------------|-----------------------------------|---------------------------------------------------------------------------------------------------|-----|-----|------------------|
| $I_{(PGDL\_CHG)}$  | $V_{PGDL} = V_{PGDL}$ 的 63% (典型值) |                                                                                                   | 2.5 |     | $\mu\text{A}$    |
| $V_{(PGD\_L\_TH)}$ | 释放 PG 高电平的 PG 延迟阈值                |                                                                                                   | 2.5 |     | V                |
| $T_{sd+}$          | 热关断升温                             | 关断, 温度升高                                                                                          |     | 163 | $^\circ\text{C}$ |
| $T_{sd-}$          | 热关断降温                             | 复位, 温度降低                                                                                          |     | 150 | $^\circ\text{C}$ |
| $R_{Discharge}$    | 输出放电电阻                            | $V_{IN} = 3.0\text{V}$ , $V_{EN} = 0\text{V}$ , $T_J = 25^\circ\text{C}$ , $I_{OUT} = 1\text{mA}$ |     | 750 | $\Omega$         |
| $I_{SINK}$         | 输出端的灌电流                           | $V_{OUT} = V_{OUT} \times 1.05$ , $T_J = 25^\circ\text{C}$                                        |     | 3   | $\text{mA}$      |

## 6 详细说明

### 6.1 概述

TPS7E67-Q1 低压降稳压器 (LDO) 在空载电流下仅消耗  $2.8 \mu A$  (典型值，采用固定配置) 的超低静态电流。该器件提供宽输入电压范围 (3.0V 至 40V)、宽输出范围 (1.2V 至 38V，采用可调配置) 和高达 300mA 的负载电流。该器件在  $4.7 \mu F$  至  $100 \mu F$  的输出电容器范围内保持稳定。该器件还具有延迟和抗尖峰脉冲机制，并提供电源正常状态指示功能。此外，还可以使用延迟引脚上的外部元件对电源正常状态的延迟进行编程。

TPS7E67-Q1 在整个负载电流范围内具有低静态电流，非常适合为非电池负载供电。TPS7E67-Q1 具有内部软启动机制，可通过受控浪涌电流实现均匀的启动。该 LDO 还在输出端的负载短路或故障情况下提供过流保护 (折返) 和热保护，以确保更出色的稳定性。

### 6.2 功能方框图



图 6-1. 功能方框图：可调节版本



图 6-2. 功能方框图：固定版本

## 6.3 特性说明

### 6.3.1 使能 (EN)

器件的使能引脚是高电平有效引脚。当使能引脚的电压大于 EN 引脚的高电平输入电压 ( $V_{IH}$ ) 时，则输出电压被使能；当使能引脚电压小于 EN 引脚的低电平输入电压 ( $V_{IL}$ ) 时，则输出电压被禁用。[节 5.5](#) 中列出了高电平阈值和低电平阈值。如果不需要独立控制输出电压，则将使能引脚连接至器件的输入端。

EN 引脚还具有弱内部上拉电阻，EN 引脚可保持悬空以启用器件。[节 5.5](#) 表中，将 EN 引脚上的内部上拉电流作为使能上拉电流捕获。但是，必须注意确保引脚泄漏电流（来自电路板污染或其他一些源）不会无意中将该引脚拉至低电平。必须将泄漏电流限制为 25nA 或更低，以避免器件被意外禁用。

### 6.3.2 压降电压

压降电压 ( $V_{DO}$ ) 被定义为在额定输出电流 ( $I_{RATED}$ ) 下输入电压减去输出电压 ( $V_{IN} - V_{OUT}$ )，在这种情形下，导通晶体管完全导通。 $I_{RATED}$  是 [节 5.3](#) 表中列出的最大  $I_{OUT}$ 。导通晶体管处于欧姆区域或三极管区域并充当开关。压降电压间接指定了一个最小输入电压，该电压大于输出电压预计保持稳定的标称编程输出电压。如果输入电压降至低于标称输出调节，输出电压也会下降。

对于 CMOS 稳压器，压降电压由导通晶体管的漏源导通状态电阻 ( $R_{DS(ON)}$ ) 决定。因此，如果线性稳压器的工作电流小于额定电流，该电流的压降电压会相应地变化。以下公式用于计算器件的  $R_{DS(ON)}$ 。

$$R_{DS(ON)} = \frac{V_{DO}}{I_{RATED}} \quad (1)$$

### 6.3.3 电源正常 (PG)

电源正常 (PG) 引脚为开漏输出，可以通过外部上拉电阻器连接到稳压电源。在 [节 5.3](#) 表中，最大上拉电压作为  $V_{PG}$  列出。要使 PG 引脚具有有效输出，IN 引脚上的电压必须大于  $V_{UVLO(+)}$ ，如 [节 5.5](#) 表中所列。当  $V_{OUT}$  超过  $V_{IT(PG)}$  时，PG 输出为高阻抗，PG 引脚电压上拉至连接的稳压电源。当稳压输出降至  $V_{IT-(PG)}$  以下时，开漏输出开启并将 PG 输出拉至低电平。如果不需要输出电压监控，则可将 PG 引脚保持悬空或接地。通过将上拉电阻器连接至外部电源，任何下游器件都可以接收电源正常 (PG) 作为可用于时序控制的逻辑信号。确保外部上拉电源电压使接收器件获得有效的逻辑信号。

当对可调节器件使用前馈电容器 ( $C_{FF}$ ) 时，LDO 启动的时间常数会增加，而电源正常输出时间常数保持不变，这可能导致电源正常输出的状态无效。为避免此问题并接收有效的 PG 输出，请确保 LDO 启动和电源正常输出的时间常数相匹配，这可以通过添加一个与电源正常上拉电阻器并联的电容器来完成。有关更多信息，请参阅[使用前馈电容器和低压降稳压器的优缺点](#)应用手册。

### 6.3.4 可调节电源正常延迟计时器 (DELAY)

电源正常延迟周期是外部电容器在 DELAY 引脚上的功能。可调延迟可配置 PG 引脚变为高电平所需的时间。通过在该引脚和 GND 之间连接一个外部电容器来配置此延迟。[图 6-3](#) 展示了电源正常延迟引脚的典型时序图。如果 DELAY 引脚悬空，则电源正常延迟为  $t_{(Delay\_PG)}$ 。更多有关如何对 PG 延迟进行编程的信息，请参阅 [节 7.2.3](#) 部分。



图 6-3. 典型的电源正常时序图

### 6.3.5 欠压锁定

该器件具有一个独立的欠压锁定 (UVLO) 电路，可监控输入电压，从而以可控且一致的方式导通和关断输出电压。为了防止器件在导通期间输入下降时关断，UVLO 会出现内置磁滞。UVLO 限值位于 [表 5.5](#) 表中。

### 6.3.6 热关断

该器件包含一个热关断保护电路，用于在导通晶体管的结温

( $T_J$ ) 上升到  $T_{SD+}$  (典型值) 时禁用器件。热关断磁滞可确认在温度降至  $T_{SD-}$  (典型值) 时器件复位 (导通)。

半导体芯片的热时间常数相当短，因此当达到热关断时，器件可以循环开关，直到功率耗散降低。由于器件上的  $V_{IN} - V_{OUT}$  压降较大，或为大型输出电容器充电的浪涌电流较高，启动期间的功率耗散可能较高。在某些情况下，热关断保护功能会在启动完成之前禁用器件。

为了实现可靠运行，请将结温限制在 [表 5.3](#) 表中列出的最大值。在超过这个最高温度的情况下运行会导致器件超出运行规格。虽然器件的内部保护电路旨在防止总体发热情况，但此电路并不用于替代适当的散热。使器件持续进入热关断状态或在超过建议的最高结温下运行会降低长期可靠性。

### 6.3.7 折返电流限制

该器件具有内部电流限制电路，可在瞬态高负载电流故障或短路事件期间保护稳压器。电流限制采用混合砖墙式折返方案。电流限制在折返电压 ( $V_{FOLDBACK}$ ) 下从砖墙式方案转换为折返方案。在输出电压高于  $V_{FOLDBACK}$  的高负载电流故障中，砖墙式方案将输出电流限制为电流限值 ( $I_{CL}$ )。当电压降至  $V_{FOLDBACK}$  以下时，将激活折返电流限制，在输出电压接近 GND 时按比例缩小电流。当输出短路时，该器件会提供一个被称为短路电流限制 ( $I_{SC}$ ) 的典型电流。[节 5.5](#) 表中列出了  $I_{CL}$  和  $I_{SC}$ 。

当器件处于限流状态时，不会调节输出电压。当发生电流限制事件时，由于功率耗散增加，器件开始发热。当器件处于砖墙式电流限制时，导通晶体管会耗散功率  $[(V_{IN} - V_{OUT}) \times I_{CL}]$ 。当器件输出短路且输出低于  $V_{FOLDBACK}$  时，导通晶体管将耗散功率  $[(V_{IN} - V_{OUT}) \times I_{SC}]$ 。如果触发热关断，器件将关闭。器件冷却后，内部热关断电路将器件重新接通。如果输出电流故障条件持续存在，器件会在电流限制状态和热关断状态之间循环。更多有关电流限制的信息，请参阅 [了解限制应用手册](#)。

图 6-4 显示了折返电流限制图。



图 6-4. 折返电流限制

### 6.3.8 功率限制

该器件有一个内部过功率限制电路，可在内部 SOA ( 安全工作区 ) 限制内限制 LDO 上的功率耗散。LDO 的 SOA 限值考虑了硅元件本身及封装中使用的引线键合的安全运行。这些限值可验证器件运行可靠，并防止器件因过热、击穿或其他损坏效应而出现故障。

LDO 上耗散的功率 ( $P_{Dissip}$ ) 由 LDO 中的压降 ( $V_{IN} - V_{OUT}$ ) 和流过的负载电流 ( $I_L$ ) 定义。

$$P_{Dissip} = (V_{IN} - V_{OUT}) \times I_{OUT} \quad (2)$$

功率限制电路可监测 LDO 上的压降 (余量， $V_{IN} - V_{OUT}$ ) 和流过的输出负载电流 ( $I_{OUT}$ )。如果  $P_{Dissip}$  超过定义的 SOA 限制，则功率限制电路会限制流过的负载电流 ( $I_{OUT}$ )。当器件处于功率限制运行状态时，不会调节输出电压。[节 5.5](#) 中捕获了满余量 ( $V_{IN} - V_{OUT} = 40V$ ) 下支持的最大电流 ( $I_{PLIMIT}$ ) 和满负载电流下支持的最大余量 ( $V_{PHEADROOM}$ )。

图 6-5 展示了功率限制图。



图 6-5. 功率限制

### 6.3.9 输出下拉电阻

此器件有一个输出下拉电路。[节 5.5](#) 中列出了  $V_{OUT}$  下拉灌入接地的功能。在以下情况下会激活输出下拉：

- $V_{EN} < V_{IL(EN)}$
- $1.0V < V_{IN} < V_{UVLO}$

此器件的输出下拉电阻典型值为  $750\Omega$ 。[节 5.5](#) 表中列出了下拉电阻  $V_{IL(EN)}$  和  $V_{UVLO}$  阈值。

请勿依赖输出下拉电路在输入电源崩溃后对大量输出电容进行放电，因为反向电流可能会从输出端流向输入端。这种反向电流会导致器件损坏。更多详细信息，请参阅 [节 7.1.4](#) 部分。

## 6.4 器件功能模式

### 6.4.1 器件功能模式比较

表 6-1 表给出了触发不同工作模式的条件。有关参数值，请参阅 [节 5.5](#) 表格。

表 6-1. 器件功能模式比较

| 工作模式                 | 参数                                                        |                        |                          |                          |
|----------------------|-----------------------------------------------------------|------------------------|--------------------------|--------------------------|
|                      | $V_{IN}$                                                  | $V_{EN}$               | $I_{OUT}$                | $T_J$                    |
| 正常运行                 | $V_{IN} > V_{OUT(nom)} + V_{DO}$ 和 $V_{IN} > V_{IN(min)}$ | $V_{EN} > V_{EN(HI)}$  | $I_{OUT} < I_{OUT(max)}$ | $T_J < T_{SD(shutdown)}$ |
| 压降运行                 | $V_{IN(min)} < V_{IN} < V_{OUT(nom)} + V_{DO}$            | $V_{EN} > V_{EN(HI)}$  | $I_{OUT} < I_{OUT(max)}$ | $T_J < T_{SD(shutdown)}$ |
| 禁用<br>(任何真条件都会禁用该器件) | $V_{IN} < V_{UVLO}$                                       | $V_{EN} < V_{EN(LOW)}$ | 不适用                      | $T_J > T_{SD(shutdown)}$ |

### 6.4.2 正常运行

在下列条件下，器件的输出电压会稳定在标称值：

- 输入电压大于标称输出电压加上压降电压 ( $V_{OUT(nom)} + V_{DO}$ )
- LDO 上的余量 ( $V_{IN} - V_{OUT}$ ) 小于所需  $I_{OUT}$  的  $V_{PHEADROOM}$ ，因此不会启用功率限制
- 输出电流小于电流限制 ( $I_{OUT} < I_{CL}$ )
- 器件结温大于  $-40^{\circ}\text{C}$  且小于  $+150^{\circ}\text{C}$
- 器件结温低于热关断温度 ( $T_J < T_{SD}$ )
- 使能电压先前已超过使能上升阈值电压，但尚未降至低于使能下降阈值

### 6.4.3 压降运行

如果输入电压低于标称输出电压与指定压降电压之和，但仍满足正常工作模式的所有其他条件，则器件将工作在压降模式。在此模式下，输出电压会跟踪输入电压。在此模式下，由于导通晶体管位于欧姆或三极管区域并充当开关，因此器件的瞬态性能会显著降低。压降过程中的线路或负载瞬态可能会导致输出电压偏差较大。

当器件处于稳定压降状态（是指器件处于压降状态时， $V_{IN} < V_{OUT(NOM)} + V_{DO}$ ，紧随正常稳压状态，但 不包括启动期间）时，传输晶体管被驱动到欧姆区或三极管区域。当输入电压恢复到大于或等于标称输出电压加上压降电压 ( $V_{OUT(NOM)} + V_{DO}$ ) 的值时，输出电压可能会过冲很短的时间，而器件会将导通晶体管拉回到线性区域。

与传统的线性稳压器相比，TPS7E67-Q1 可在压降运行时将 IQ 控制在低得多的值（ $12\mu\text{A}$ ，空载压降时的典型值），从而在电池电平降至所需输入电压电平以下时避免电池耗电。

### 6.4.4 禁用

通过强制使能引脚的电压低于最大 EN 引脚低电平输入电压，可以关断器件的输出（请参阅 [节 5.5](#) 表）。当被禁用时，导通晶体管被关闭，内部电路被关断，并且输出电压由一个从输出到接地的内部放电电路主动放电至接地。

## 7 应用和实施

### 备注

以下应用部分中的信息不属于 TI 元件规格，TI 不担保其准确性和完整性。TI 的客户负责确定元件是否适合其用途，以及验证和测试其设计实现以确认系统功能。

### 7.1 应用信息

#### 7.1.1 可调器件反馈电阻器选择

可调版本的器件需要外部反馈分压电阻器来设置输出电压。 $V_{OUT}$  根据以下公式使用反馈分压电阻  $R_1$  和  $R_2$  进行设置：

$$V_{OUT} = V_{FB} \times (1 + R_1 / R_2) \quad (3)$$

为了忽略  $V_{OUT}$  公式中的  $FB$  引脚电流误差项，请将反馈分压器电流设置为 [节 5.5](#) 表中所列  $FB$  引脚电流 ( $I_{FB}$ ) 的 100 倍。该设置提供了最大反馈分压器串联电阻，如以下公式所示：

$$R_1 + R_2 \leq V_{OUT} / (I_{FB} \times 100) \quad (4)$$

#### 7.1.2 建议的电容器类型

该器件设计为在输入和输出端使用低等效串联电阻 (ESR) 陶瓷电容器实现稳定。多层陶瓷电容器已成为这些类型应用的业界标准并推荐使用，但必须结合良好的判断力使用。采用 X7R、X5R 和 C0G 额定电介质材料的陶瓷电容器可在整个温度范围内提供相对良好的电容稳定性，而由于电容变化较大，因此建议不要使用 Y5V 额定电容器。

无论选择哪种陶瓷电容器类型，有效电容都会随工作电压和温度的变化而变化。通常，预计有效电容会降低多达 50%。[节 5.3](#) 表中建议的输入和输出电容器的有效电容大约为标称值的 50%。

#### 7.1.3 输入和输出电容器选择

TPS7E67-Q1 需要一个  $4.7 \mu F$  或更大 ( $2.2 \mu F$  或更大电容) 的输出电容器来实现稳定性，并需要一个介于  $0.0 \Omega$  和  $1.0 \Omega$  之间的等效串联电阻 (ESR)。为了获得出色瞬态性能，请使用 X5R 和 X7R 类型的陶瓷电容器，因为这些电容器的值和 ESR 随温度的变化极小。为特定应用选择电容器时，请注意电容器的直流偏置特性。较高的输出电压会导致电容器显著降额。为了获得出色性能，建议的最大输出电容器为  $100\mu F$ 。

尽管不需要输入电容器来实现稳定性，但良好的模拟设计实践是将电容器从 IN 连接到 GND。一些输入电源具有高阻抗，因此将输入电容器放置在输入电源上有助于降低输入阻抗。该电容可抵消电抗性输入源，并改善瞬态响应、输入纹波和 PSRR。如果输入电源在很大的频率范围内具有高阻抗，则可以并联使用多个输入电容器以降低频率范围内的阻抗。如果有可能出现较大、快速上升时间的负载瞬态或者器件距离输入电源几英寸远，请使用一个更大电容值的电容器。

#### 7.1.4 反向电流

反向电流过大可能会损坏此器件。反向电流流经导通晶体管的固有体二极管，而不是正常的传导通道。如果幅度较大，该电流会降低器件的长期可靠性。

本节概述了会发生反向电流的条件，所有这些条件都可能超过  $V_{OUT} \leq V_{IN} + 0.3V$  的绝对最大额定值。

- 如果器件具有较大的  $C_{OUT}$  且输入电源崩溃，则负载电流极小或无负载电流
- 当输入电源未建立时，输出被偏置
- 输出偏置为高于输入电源

如果应用中需要反向电流，则建议使用外部保护来保护器件。器件中的反向电流不受限制，因此如果预计反向电压工作范围会延长，则需要外部限制。

图 7-1 展示了保护器件的一种方法。



图 7-1. 使用肖特基二极管的反向电流保护示例电路

### 7.1.5 前馈电容

对于可调节电压版本器件，可将前馈电容器 ( $C_{FF}$ ) 从 OUT 引脚连接到 FB 引脚。 $C_{FF}$  可改善瞬态、噪声和 PSRR 性能，但不是实现稳压器稳定性所必需的。节 5.3 表中列出了建议的  $C_{FF}$  值。可以使用更高的电容  $C_{FF}$ ；但是，启动时间会增加。有关  $C_{FF}$  权衡的详细说明，请参阅 [使用前馈电容器和低压降稳压器的优缺点应用手册](#)。

$C_{FF}$  和  $R_1$  在频率为  $f_Z$  时的环路增益中产生零点，而  $C_{FF}$ 、 $R_1$  和  $R_2$  在频率为  $f_P$  时的环路增益中形成极点。 $C_{FF}$  零点和极点频率可通过以下公式计算：

$$f_Z = 1 / (2 \times \pi \times C_{FF} \times R_1) \quad (5)$$

$$f_P = 1 / (2 \times \pi \times C_{FF} \times (R_1 \parallel R_2)) \quad (6)$$

### 7.1.6 压降电压

压降电压 ( $V_{DO}$ ) 被定义为在额定输出电流 ( $I_{RATED}$ ) 下输入电压减去输出电压 ( $V_{IN} - V_{OUT}$ )，在这种情形下，导通晶体管完全导通。 $I_{RATED}$  是节 5.3 表中列出的最大  $I_{OUT}$ 。导通晶体管处于欧姆区域或三极管区域并充当开关。压降电压间接指定了一个最小输入电压，该电压大于输出电压预计保持稳定的标称编程输出电压。如果输入电压降至低于标称输出调节，输出电压也会下降。

对于 CMOS 稳压器，压降电压由导通晶体管的漏源导通状态电阻 ( $R_{DS(ON)}$ ) 决定。因此，如果线性稳压器的工作电流小于额定电流，该电流的压降电压会相应地变化。以下公式用于计算器件的  $R_{DS(ON)}$ 。

$$R_{DS(ON)} = \frac{V_{DO}}{I_{RATED}} \quad (7)$$

### 7.1.7 估算结温

JEDEC 标准现在建议使用  $\psi$  (psi) 热指标来估算 LDO 在典型 PCB 板应用电路中的结温。严格来说，此类指标不是热阻参数，但提供了一种估算结温的相对实用方法。已确定这些  $\psi$  指标与覆铜面积明显无关。关键热指标 ( $\psi_{JT}$  和  $\psi_{JB}$ ) 的使用符合方程式 8 并在节 5.4 表中给出。

$$\begin{aligned} \Psi_{JT}: T_J &= T_T + \Psi_{JT} \times P_D \\ \Psi_{JB}: T_J &= T_B + \Psi_{JB} \times P_D \end{aligned} \quad (8)$$

其中：

- $P_D$  是耗散功率，如方程式 11 中所述
- $T_T$  器件封装顶部中间位置的温度
- $T_B$  是在距器件封装 1mm 且位于封装边缘中心位置测得的 PCB 表面温度

[节 5.4](#) 表列出了主要的热指标，即结至顶部特征参数 ( $\psi_{JT}$ ) 和结至电路板特征参数 ( $\psi_{JB}$ )。这些参数提供了两种计算结温 ( $T_J$ ) 的方法，如以下公式所述。结合使用结至顶部特征参数 ( $\psi_{JT}$ ) 和器件封装顶部中间位置的温度 ( $T_T$ ) 来计算结温。结合使用结至电路板特征参数 ( $\psi_{JB}$ ) 和距器件封装 1mm 印刷电路板 (PCB) 表面温度 ( $T_B$ ) 来计算结温。

$$T_J = T_T + \psi_{JT} \times P_D \quad (9)$$

其中：

- $P_D$  是耗散功率
- $T_T$  器件封装顶部中间位置的温度

$$T_J = T_B + \psi_{JB} \times P_D \quad (10)$$

其中：

- $T_B$  是在距器件封装 1mm 且位于封装边缘中心位置测得的 PCB 表面温度

有关热指标及其使用方法的详细信息，请参阅 [半导体和 IC 封装热指标应用手册](#)。

### 7.1.8 功率耗散 ( $P_D$ )

实现电路可靠性时需要适当考虑器件功率耗散、印刷电路板 (PCB) 上的电路位置，以及正确的热平面尺寸。确认稳压器周围的 PCB 区域具有少量或没有其他会导致热应力增加的发热器件。

对于一阶近似，稳压器中的功率耗散取决于输入到输出电压差和负载条件。以下公式可计算功率耗散 ( $P_D$ )。

$$P_D = (V_{IN} - V_{OUT}) \times I_{OUT} \quad (11)$$

#### 备注

通过正确选择系统电压轨，可更大限度地降低功率耗散，从而实现更高的效率。通过适当的选择，可以获得最小的输入到输出电压差。器件的低压降有助于在宽输出电压范围内实现出色效率。

对于带有散热焊盘的器件，器件封装的主要热传导路径是通过散热焊盘到 PCB。将散热焊盘焊接到器件下方的铜焊盘区域。此焊盘区域包含一组镀通孔，这些通孔会将热量传导至额外的铜平面以增加散热。

最大功耗决定了该器件允许的最高环境温度 ( $T_A$ )。功率耗散和结温通常与 PCB 和器件封装组合的  $R_{\theta JA}$  以及与  $T_A$  有关。 $R_{\theta JA}$  是结至环境热阻， $T_A$  是环境空气温度。以下公式描述了这种关系。

$$T_J = T_A + (R_{\theta JA} \times P_D) \quad (12)$$

以下公式重新梳理了此关系以求解输出电流。

$$I_{OUT} = (T_J - T_A) / [R_{\theta JA} \times (V_{IN} - V_{OUT})] \quad (13)$$

热阻 ( $R_{\theta JA}$ ) 在很大程度上取决于特定 PCB 设计中内置的散热能力。因此，该热阻会根据总铜面积、铜重量和平面位置而变化。[节 5.4](#) 表中列出的结至环境热阻由 JEDEC 标准 PCB 和铜扩散面积决定。 $R_{\theta JA}$  用作封装热性能的相对测量值。对于带隔热垫的封装和精心设计的热布局， $R_{\theta JA}$  实际上是封装  $R_{\theta JCbot}$  与 PCB 铜产生的热电阻的总和。 $R_{\theta JCbot}$  是 [节 5.4](#) 结至外壳（底部）的热阻，如表中所示。

### 7.1.9 功率耗散与环境温度之间的关系

[图 7-2](#) 基于 JESD51-7 4 层高 K 电路板。使用以下公式估算允许的功率耗散。如 [电路板布局对 LDO 热性能影响的经验分析应用手册](#) 中所述，可以通过添加顶层覆铜和增加散热过孔数量来改善 JEDEC 高 K 布局中的散热。如果采用良好的散热布局，则允许的散热最多可改善 50%。

$$T_A + R_{\theta JA} \times P_D \leq 150^\circ C$$

(14)



图 7-2. TPS7E67-Q1 允许的功率耗散

## ADVANCE INFORMATION

### 7.2 典型应用



图 7-3. TPS7E67-Q1 典型应用电路 ( 固定电压版本 )



图 7-4. TPS7E67-Q1 可调节 LDO 稳压器编程

注意：虚线表示可选的输入电容器和前馈电容器。请参阅 [节 7.1.3](#) 和 [节 7.1.5](#) 部分以及 [节 5.3 表](#)。

表 7-1. 电阻器  $R_1$  和  $R_2$  的可调节输出电压

| 输出电压 (V) | $R_1$ (MΩ) | $R_2$ (MΩ) |
|----------|------------|------------|
| 1.8      | 0.499      | 1          |

**表 7-1. 电阻器 R<sub>1</sub> 和 R<sub>2</sub> 的可调节输出电压 (续)**

| 输出电压 (V) | R <sub>1</sub> (MΩ) | R <sub>2</sub> (MΩ) |
|----------|---------------------|---------------------|
| 2.8      | 1.33                | 1                   |
| 5.0      | 3.16                | 1                   |

### 7.2.1 设计要求

本设计示例使用表 7-2 中所列的参数作为输入参数。

**表 7-2. 设计参数**

| 设计参数      | 示例值      |
|-----------|----------|
| 输入电压范围    | 6V 至 40V |
| 输出电压      | 5V       |
| 输出电流      | 150mA    |
| 输出电容器     | 4.7μF    |
| 电源正常延迟电容器 | 100nF    |

### 7.2.2 选择反馈电阻器

对于此设计示例中，V<sub>OUT</sub> 设置为 3.3V。以下公式用于为所需的输出电压设置反馈分压器电阻器：

$$V_{OUT} = V_{FB} \times (1 + R_1 / R_2) \quad (15)$$

$$R_1 + R_2 \leq V_{OUT} / (I_{FB} \times 100) \quad (16)$$

为了提高输出精度，使用 方程式 16 和 I<sub>FB</sub> = 10nA ( 如 节 5.5 表中所列 ) 计算串联反馈电阻的上限 (R<sub>1</sub> + R<sub>2</sub> ≤ 3.3MΩ)。

控制环路误差放大器将 FB 引脚驱动至与内部基准相同的电压 (V<sub>FB</sub> = 1.2V，如 节 5.5 表中所列)。使用 方程式 15 确定 R<sub>1</sub> / R<sub>2</sub> = 1.75 的比率。使用该比率并求解 R<sub>1</sub> 的 方程式 16。现在针对 R<sub>1</sub> ≤ 2.1MΩ 计算上限。选择标准值电阻器，R<sub>1</sub> = 1.75MΩ。

参考 方程式 17 并求解 R<sub>2</sub>：

$$R_2 = R_1 / [(V_{OUT} / V_{FB}) - 1] \quad (17)$$

根据 方程式 17，确定 R<sub>2</sub> = 1MΩ。选择标准值电阻器，R<sub>2</sub> = 1MΩ。V<sub>OUT</sub> = 3.3V。验证反馈分压器电流是否大于 节 5.3 表中的最小值。

以下公式用于计算反馈分压器电流。

$$I_{FB\_Divider} = V_{OUT} / (R_1 + R_2) \quad (18)$$

### 7.2.3 设置可调电源正常延迟

电源正常延迟时间通过两种方式设置：将 DELAY 引脚悬空或在该引脚和 GND 之间连接一个电容器。当 DELAY 引脚悬空时，时间默认为 节 5.5 中列出的 t<sub>DELAY(PG)</sub>。如果 DELAY 引脚和 GND 之间连接了一个电容器，则通过以下公式设置延迟时间。

$$t = t_{Delay(PG)} + C_{DELAY} \left( \frac{V_{PGDL\_TH}}{I_{PGDL\_CHG}} \right) \quad (19)$$

## 7.2.4 电源相关建议

TPS7E67-Q1 设计为在 3.0V 至 40V 的输入电源电压范围内运行。输入电压范围为器件提供了足够的余量，以实现稳定的输出。如果输入电源存在噪声，则附加具有低 ESR 的输入电容器有助于提高输出噪声性能。

## 7.2.5 布局

### 7.2.5.1 布局指南

为了获得理想的总体性能，请遵循本节中的准则。请将所有电路元件放置在印刷电路板 (PCB) 的同一侧，并尽可能靠近各自的 LDO 引脚连接。使用元件侧的宽铜层，将输入和输出电容器的接地回路连接放置在尽可能靠近 GND 引脚的位置。请勿使用过孔和长迹线创建与输入电容器、输出电容器或电阻分压器的 LDO 电路连接，因为这种做法会对系统性能产生负面影响。这种接地和布局方案可更大限度地减少电感寄生效应，从而减少负载电流瞬变，更大限度地降低噪声并提高电路稳定性。还建议使用接地参考平面，该平面嵌入在 PCB 中，或者位于 PCB 底部与元件相对的位置。该参考平面用于提供输出电压的精度并屏蔽 LDO 以使其免受噪声影响。为优化器件散热性能并在高环境温度下实现最大电流输出，请尽可能扩大散热焊盘下方的铜箔面积，并在铜箔上布置充足的散热过孔。图 7-5 和 图 7-6 展示了 TPS7E67-Q1 封装的示例布局。

### 7.2.5.2 布局示例



图 7-5. TPS7E67-Q1 DGN 封装的布局示例



图 7-6. TPS7E67-Q1 DRV 封装的布局示例

## 8 器件和文档支持

### 8.1 器件支持

#### 8.1.1 开发支持

评估模块 (EVM) 可与 TPS7E67-Q1 配套使用，帮助评估初始电路性能。通用 EVM ( 和相关的用户指南 ) 可在 TI 网站上的产品文件夹中申请，也可直接从 [TI 网上商店](#) 购买。

#### 8.1.2 器件命名规则

表 8-1. 器件命名规则

| 产品 <sup>(1)</sup>     | 说明                                                                                                                                                                                                 |
|-----------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| TPS7E67XX AQW yyy zQ1 | <p><b>XX</b> 为标称输出电压。例如，33 = 3.3V ; 50 = 5.0V , 01 =可调节。</p> <p><b>A</b> 表示 DRV 封装的替代引脚排列。</p> <p><b>W</b> 仅适用于可湿性 DRV 封装。</p> <p><b>yyy</b> 为封装标识符。</p> <p><b>z</b> 为封装数量。R 表示卷带 ( 2500 片 ) 。</p> |

(1) 如需获得最新的封装和订购信息，请参阅本文档末尾的“封装选项附录”，或者访问 [www.ti.com](http://www.ti.com) 中的器件产品文件夹。

### 8.2 文档支持

#### 8.2.1 相关文档

欲查看相关文件，请参阅以下内容：

- 德州仪器 (TI) , [了解限制应用手册](#)

### 8.3 接收文档更新通知

要接收文档更新通知，请导航至 [ti.com](http://ti.com) 上的器件产品文件夹。点击 [通知](#) 进行注册，即可每周接收产品信息更改摘要。有关更改的详细信息，请查看任何已修订文档中包含的修订历史记录。

### 8.4 支持资源

[TI E2E™ 中文支持论坛](#) 是工程师的重要参考资料，可直接从专家处获得快速、经过验证的解答和设计帮助。搜索现有解答或提出自己的问题，获得所需的快速设计帮助。

链接的内容由各个贡献者“按原样”提供。这些内容并不构成 TI 技术规范，并且不一定反映 TI 的观点；请参阅 TI 的 [使用条款](#)。

### 8.5 商标

TI E2E™ is a trademark of Texas Instruments.

所有商标均为其各自所有者的财产。

### 8.6 静电放电警告

 静电放电 (ESD) 会损坏这个集成电路。德州仪器 (TI) 建议通过适当的预防措施处理所有集成电路。如果不遵守正确的处理和安装程序，可能会损坏集成电路。

ESD 的损坏小至导致微小的性能降级，大至整个器件故障。精密的集成电路可能更容易受到损坏，这是因为非常细微的参数更改都可能会导致器件与其发布的规格不相符。

### 8.7 术语表

#### TI 术语表

本术语表列出并解释了术语、首字母缩略词和定义。

## 9 修订历史记录

注：以前版本的页码可能与当前版本的页码不同

| 日期           | 修订版本 | 注释    |
|--------------|------|-------|
| October 2025 | *    | 初始发行版 |

## 10 机械、封装和可订购信息

以下页面包含机械、封装和可订购信息。这些信息是指定器件可用的最新数据。数据如有变更，恕不另行通知，且不会对此文档进行修订。有关此数据表的浏览器版本，请查阅左侧的导航栏。

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins   | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|------------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| PTPS7E6701QDGNRQ1     | Active        | Preproduction        | HVSSOP (DGN)   8 | 2500   LARGE T&R      | -           | Call TI                              | Call TI                           | -40 to 150   |                     |
| PTPS7E6733QDGNRQ1     | Active        | Preproduction        | HVSSOP (DGN)   8 | 2500   LARGE T&R      | -           | Call TI                              | Call TI                           | -40 to 150   |                     |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

## GENERIC PACKAGE VIEW

DGN 8

PowerPAD™ HVSSOP - 1.1 mm max height

3 x 3, 0.65 mm pitch

SMALL OUTLINE PACKAGE

This image is a representation of the package family, actual package may vary.  
Refer to the product data sheet for package details.



4225482/B

## 重要通知和免责声明

TI“按原样”提供技术和可靠性数据（包括数据表）、设计资源（包括参考设计）、应用或其他设计建议、网络工具、安全信息和其他资源，不保证没有瑕疵且不做出任何明示或暗示的担保，包括但不限于对适销性、与某特定用途的适用性或不侵犯任何第三方知识产权的暗示担保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任：(1) 针对您的应用选择合适的 TI 产品，(2) 设计、验证并测试您的应用，(3) 确保您的应用满足相应标准以及任何其他安全、安保法规或其他要求。

这些资源如有变更，恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的相关应用。严禁以其他方式对这些资源进行复制或展示。您无权使用任何其他 TI 知识产权或任何第三方知识产权。对于因您对这些资源的使用而对 TI 及其代表造成的任何索赔、损害、成本、损失和债务，您将全额赔偿，TI 对此概不负责。

TI 提供的产品受 [TI 销售条款](#))、[TI 通用质量指南](#) 或 [ti.com](#) 上其他适用条款或 TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。除非德州仪器 (TI) 明确将某产品指定为定制产品或客户特定产品，否则其产品均为按确定价格收入目录的标准通用器件。

TI 反对并拒绝您可能提出的任何其他或不同的条款。

版权所有 © 2025 , 德州仪器 (TI) 公司

最后更新日期 : 2025 年 10 月