

# SN74CB3Q3125 四通道 FET 总线开关

## 2.5V/3.3V 低压高带宽总线开关

### 1 特性

- 高带宽数据路径 (高达 500MHz)
- 可耐受 5V 电压并支持器件加电或断电的 I/O
- 在运行范围内具有平缓的低通态电阻 ( $r_{on}$ ) 特性 ( $r_{on}$  典型值 = 3Ω)
- 支持在数据 I/O 端口进行轨到轨开关
  - 3.3V  $V_{CC}$  时，开关范围为 0V 至 5V
  - 2.5V  $V_{CC}$  时，开关范围为 0 至 3.3V
- 具有接近零传播延迟的双向数据流
- 低输入和输出电容可更大程度减小负载和信号失真 ( $C_{io(OFF)}$  典型值 = 4pF)
- 快速开关频率 ( $f_{OE}$  最大值 = 20MHz)
- 数据与控制输入提供下冲钳位二极管
- 低功耗 ( $I_{cc}$  典型值 = 0.3mA)
- $V_{CC}$  工作范围为 2.3V 至 3.6V
- 数据 I/O 支持 0V 至 5V 信号电平 (0.8V、1.2V、1.5V、1.8V、2.5V、3.3V 和 5V)
- 控制输入可由 TTL、5V 或 3.3V CMOS 输出驱动
- $I_{off}$  支持局部断电模式运行
- 闩锁性能超过 100mA，符合 JEDEC 78 II 类规范的要求
- ESD 性能测试符合 JEDEC 22 标准
  - 2000V 人体放电模型 (A114-B, II 类)
  - 1000V 充电器件模型 (C101)
- 支持数字和模拟应用：USB 接口、差分信号接口、总线隔离、低失真信号门控。
- 有关 CB3Q 系列器件性能特性的更多信息，请参阅 TI 应用报告 [CBT-C, CB3T 和 CB3Q 信号开关系列](#)。

### 2 应用

- IP 电话：有线和无线
- 光学模块
- 光纤网络：光纤和 EPON 视频
- 专用分支交换机 (PBX)
- WiMAX 和无线基础设施设备

### 3 说明

SN74CB3Q3125 器件是一款高带宽 FET 总线开关，此开关利用一个电荷泵来提升通道晶体管的栅极电压，从而提供一个平缓的低通态电阻 ( $r_{on}$ )。平缓的低通态电阻可实现超小的传播延迟，并且支持在数据输入/输出 (I/O) 端口上进行轨到轨开关。SN74CB3Q3125 器件还具有低数据 I/O 电容，以更大限度地减少数据总线上的容性负载和信号失真。

#### 封装信息

| 器件型号         | 封装 <sup>(1)</sup>  | 封装尺寸 (标称值)      |
|--------------|--------------------|-----------------|
| SN74CB3Q3125 | RGY ( VQFN , 14 )  | 3.50mm × 3.50mm |
|              | DBQ ( SSOP , 16 )  | 4.90mm × 3.90mm |
|              | PW ( TSSOP , 14 )  | 5.00mm × 4.40mm |
|              | DGV ( TVSOP , 14 ) | 4.40mm × 3.60mm |

(1) 如需了解所有可用封装，请参阅数据表末尾的可订购产品附录。



所示引脚编号用于 DGV、PW 和 RGY 封装。

#### 逻辑图 (正逻辑)



本资源的原文使用英文撰写。为方便起见，TI 提供了译文；由于翻译过程中可能使用了自动化工具，TI 不保证译文的准确性。为确认准确性，请务必访问 [ti.com](#) 参考最新的英文版本 (控制文档)。

## 内容

|                  |          |                       |           |
|------------------|----------|-----------------------|-----------|
| <b>1 特性</b>      | <b>1</b> | 7.4 器件功能模式            | <b>9</b>  |
| <b>2 应用</b>      | <b>1</b> | <b>8 应用和实施</b>        | <b>10</b> |
| <b>3 说明</b>      | <b>1</b> | 8.1 应用信息              | <b>10</b> |
| <b>4 引脚配置和功能</b> | <b>3</b> | 8.2 典型应用              | <b>10</b> |
| <b>5 规格</b>      | <b>4</b> | <b>9 电源相关建议</b>       | <b>11</b> |
| 5.1 绝对最大额定值      | 4        | <b>10 布局</b>          | <b>11</b> |
| 5.2 ESD 等级       | 4        | 10.1 布局指南             | <b>11</b> |
| 5.3 建议运行条件       | 4        | 10.2 布局示例             | <b>12</b> |
| 5.4 热性能信息        | 5        | <b>11 器件和文档支持</b>     | <b>13</b> |
| 5.5 电气特性         | 5        | 11.1 文档支持             | <b>13</b> |
| 5.6 开关特性         | 6        | 11.2 接收文档更新通知         | <b>13</b> |
| 5.7 典型特性         | 6        | 11.3 支持资源             | <b>13</b> |
| <b>6 参数测量信息</b>  | <b>7</b> | 11.4 商标               | <b>13</b> |
| <b>7 详细说明</b>    | <b>8</b> | 11.5 静电放电警告           | <b>13</b> |
| 7.1 概述           | 8        | 11.6 术语表              | <b>13</b> |
| 7.2 功能方框图        | 8        | <b>12 修订历史记录</b>      | <b>13</b> |
| 7.3 特性说明         | 9        | <b>13 机械、封装和可订购信息</b> | <b>13</b> |

## 4 引脚配置和功能



图 4-1. DGV 或 PW 封装，  
14 引脚 TVSOP 或 TSSOP (顶视图)



图 4-2. RGY 封装，14 引脚 VQFN (俯视图)



NC - No internal connection

图 4-3. DBQ 封装，16 引脚 SSOP (俯视图)

表 4-1. 引脚功能

| 名称                | 引脚             |     | 类型 <sup>(1)</sup> | 说明           |
|-------------------|----------------|-----|-------------------|--------------|
|                   | DGV、<br>PW、RGY | DBQ |                   |              |
| 1 $\overline{OE}$ | 1              | 2   | I                 | 输出使能 (低电平有效) |
| 1A                | 2              | 3   | I/O               | 通道 1A I/O 1A |
| 1B                | 3              | 4   | I/O               | 通道 1B I/O 1B |
| 2 $\overline{OE}$ | 4              | 5   | I                 | 输出使能 (低电平有效) |
| 2A                | 5              | 6   | I/O               | 通道 2A I/O 2A |
| 2B                | 6              | 7   | I/O               | 通道 2B I/O 2B |
| GND               | 7              | 8   | —                 | 接地           |
| 3B                | 8              | 10  | I/O               | 通道 3B I/O 3B |
| 3A                | 9              | 11  | I/O               | 通道 3A I/O 3B |
| 3 $\overline{OE}$ | 10             | 12  | I                 | 输出使能 (低电平有效) |
| 4B                | 11             | 13  | I/O               | 通道 4B I/O 4B |
| 4A                | 12             | 14  | I/O               | 通道 4A I/O 4B |
| 4 $\overline{OE}$ | 13             | 15  | I                 | 输出使能 (低电平有效) |
| NC                | —              | 1、9 | —                 | 无连接          |
| V <sub>CC</sub>   | 14             | 16  | —                 | 电源           |

(1) I = 输入，O = 输出

## 5 规格

### 5.1 绝对最大额定值

在自然通风条件下的工作温度范围内测得 (除非另有说明) <sup>(1)</sup>

|            |                                  | 最小值           | 最大值       | 单位 |
|------------|----------------------------------|---------------|-----------|----|
| $V_{CC}$   | 电源电压                             | -0.5          | 4.6       | V  |
| $V_{IN}$   | 控制输入电压 <sup>(2) (3)</sup>        | -0.5          | 7         | V  |
| $V_{I/O}$  | 开关 I/O 电压 <sup>(2) (3) (4)</sup> | -0.5          | 7         | V  |
| $I_{I/K}$  | 控制输入钳位电流                         | $V_{IN} < 0$  | -50       | mA |
| $I_{I/OK}$ | I/O 端口钳位电流                       | $V_{I/O} < 0$ | -50       | mA |
| $I_{IO}$   | 导通状态开关电流 <sup>(5)</sup>          |               | $\pm 64$  | mA |
|            | 通过 $V_{CC}$ 或 GND 的持续电流          |               | $\pm 100$ | mA |
| $T_J$      | 结温                               |               | 150       | °C |
| $T_{stg}$  | 贮存温度                             | -65           | 150       |    |

- (1) 应力超出绝对最大额定值中列出的值时可能会对器件造成永久损坏。这些列出的值仅为应力等级，并不表示器件在这些条件下或在建议运行条件以外的任何其他条件下能够正常运行。长时间处于绝对最大额定条件下可能会影响器件的可靠性。  
 (2) 除非另有说明，否则所有电压均以接地为基准。  
 (3) 如果遵守输入和输出钳制电流额定值，输入和输出电压可超过额定值。  
 (4)  $V_I$  和  $V_O$  用于表示  $V_{I/O}$  的特定条件。  
 (5)  $I_I$  和  $I_O$  用于表示  $I_{I/O}$  的特定条件。

### 5.2 ESD 等级

|             |                                                          | 值     | 单位 |
|-------------|----------------------------------------------------------|-------|----|
| $V_{(ESD)}$ | 人体放电模型 (HBM)，符合 ANSI/ESDA/JEDEC JS-001 标准 <sup>(1)</sup> | +2000 | V  |
|             | 充电器件模型 (CDM)，符合 JEDEC 规范 JESD22-C101 <sup>(2)</sup>      | +1000 |    |

- (1) JEDEC 文档 JEP155 指出：500V HBM 时能够在标准 ESD 控制流程下安全生产。  
 (2) JEDEC 文档 JEP157 指出：250V CDM 时能够在标准 ESD 控制流程下安全生产。

### 5.3 建议运行条件

在自然通风条件下的工作温度范围内测得 (除非另有说明) <sup>(1)</sup>

|           |              | 最小值                      | 最大值 | 单位 |
|-----------|--------------|--------------------------|-----|----|
| $V_{CC}$  | 电源电压         | 2.3                      | 3.6 | V  |
| $V_{IH}$  | 高电平控制输入电压    | $V_{CC} = 2.3V$ 至 $2.7V$ | 1.7 | V  |
|           |              | $V_{CC} = 2.7V$ 至 $3.6V$ | 2   |    |
| $V_{IL}$  | 低电平控制输入电压    | $V_{CC} = 2.3V$ 至 $2.7V$ | 0   | V  |
|           |              | $V_{CC} = 2.7V$ 至 $3.6V$ | 0   |    |
| $V_{I/O}$ | 数据输入和输出电压    | 0                        | 5.5 | V  |
| $T_A$     | 自然通风条件下的工作温度 | -40                      | 85  | °C |

- (1) 器件所有的未使用控制输入必须保持在  $V_{CC}$  或 GND 以确保器件正常运行。请参阅 TI 应用报告 **CMOS 输入缓慢变化或悬空的影响 (SCBA004)**。

## 5.4 热性能信息

| 热指标 <sup>(1)</sup>     | SN74CB3Q3257  |             |            |            | 单位   |
|------------------------|---------------|-------------|------------|------------|------|
|                        | DBQ<br>(SSOP) | DGV (TSSOP) | PW (TSSOP) | RGY (VQFN) |      |
|                        | 16 引脚         | 14 引脚       | 14 引脚      | 14 引脚      |      |
| $R_{\theta JA}$ 结至环境热阻 | 90            | 127         | 113        | 47         | °C/W |

(1) 有关新旧热指标的更多信息，请参阅应用手册：[半导体和IC封装热指标](#)。

## 5.5 电气特性

在自然通风条件下的建议运行温度范围内测得 (除非另有说明)<sup>(1)</sup>

| 参数                                  | 测试条件                  |                                     |                                  | 最小值  | 典型值 <sup>(2)</sup> | 最大值        | 单位      |
|-------------------------------------|-----------------------|-------------------------------------|----------------------------------|------|--------------------|------------|---------|
| $V_{IK}$                            | $V_{CC} = 3.6V$ ,     | $I_I = -18mA$                       |                                  |      |                    | -1.8       | V       |
| $I_{IN}$ 控制输入                       | $V_{CC} = 3.6V$ ,     | $V_{IN} = 0$ 至 $5.5V$               |                                  |      |                    | $\pm 1$    | $\mu A$ |
| $I_{OZ}$ <sup>(3)</sup>             | $V_{CC} = 3.6V$ ,     | $V_O = 0$ 至 $5.5V$ 、<br>$V_I = 0$ , | 开关关断、<br>$V_{IN} = V_{CC}$ 或 GND |      |                    | $\pm 1$    | $\mu A$ |
| $I_{off}$                           | $V_{CC} = 0$ ,        | $V_O = 0$ 至 $5.5V$ ,                | $V_I = 0$                        |      |                    | 1          | $\mu A$ |
| $I_{CC}$                            | $V_{CC} = 3.6V$ ,     | $I_{I/O} = 0$ 、<br>开关导通或关断 ,        | $V_{IN} = V_{CC}$ 或 GND          | 0.3  | 1                  | mA         |         |
| $\Delta I_{CC}$ <sup>(4)</sup> 控制输入 | $V_{CC} = 3.6V$ ,     | 一个输入为 $3V$ ,                        | 其他输入电压为 $V_{CC}$ 或 GND           |      | 30                 | $\mu A$    |         |
| $I_{CCD}$ <sup>(5)</sup> 每个控制输入     | $V_{CC} = 3.6V$ ,     | A 和 B 端口开路 ,<br>以 50% 占空比控制输入开关     |                                  | 0.04 | 0.2                | mA/<br>MHz |         |
| $C_{in}$ 控制输入                       | $V_{CC} = 3.3V$ ,     | $V_{IN} = 5.5V$ 、 $3.3V$ 或 0        |                                  | 2.5  | 3.5                | pF         |         |
| $C_{io(OFF)}$                       | $V_{CC} = 3.3V$ ,     | 开关关断、<br>$V_{IN} = V_{CC}$ 或 GND ,  | $V_{I/O} = 5.5V$ 、 $3.3V$ 或 0    | 4    | 5                  | pF         |         |
| $C_{io(ON)}$                        | $V_{CC} = 3.3V$ ,     | 开关导通、<br>$V_{IN} = V_{CC}$ 或 GND ,  | $V_{I/O} = 5.5V$ 、 $3.3V$ 或 0    | 8    | 10                 | pF         |         |
| $r_{on}$ <sup>(6)</sup>             | $V_{CC} = 2.3V$ ,     | $V_I = 0$ ,                         | $I_O = 30mA$                     | 4    | 8                  | $\Omega$   |         |
|                                     | $V_{CC} = 2.5V$ 时的典型值 | $V_I = 1.7V$ ,                      | $I_O = -15mA$                    | 4    | 9                  |            |         |
|                                     | $V_{CC} = 3V$         | $V_I = 0$ ,                         | $I_O = 30mA$                     | 4    | 6                  |            |         |
|                                     |                       | $V_I = 2.4V$ ,                      | $I_O = -15mA$                    | 4    | 8                  |            |         |

(1)  $V_{IN}$  和  $I_{IN}$  以控制输入为基准。 $V_I$ 、 $V_O$ 、 $I_I$  和  $I_O$  以数据引脚为基准。

(2) 所有典型值均在  $V_{CC} = 3.3V$  (除非另外注明)、 $T_A = 25^\circ C$  时测得。

(3) 对于 I/O 端口，参数  $I_{OZ}$  包括输入漏电流。

(4) 这是每个输入在指定 TTL 电压电平而不是  $V_{CC}$  或 GND 时电源电流的增加情况。

(5) 此参数指定与单个控制输入的工作频率相关的动态电源电流 (请参阅图 5-2)。

(6) 在通过开关的指示电流下，由 A 和 B 端子之间的压降测量。通态电阻由两个 (A 或 B) 端子的较低电压决定。

## 5.6 开关特性

在自然通风条件下的建议运行温度范围内测得 (除非另有说明)

| 参数           | 从<br>(输入)       | 至<br>(输出) | $V_{CC} = 2.5V \pm 0.2V$ |      | $V_{CC} = 3.3V \pm 0.3V$ |     | 单位  |
|--------------|-----------------|-----------|--------------------------|------|--------------------------|-----|-----|
|              |                 |           | 最小值                      | 最大值  | 最小值                      | 最大值 |     |
| $f_{OE}$ (1) | $\overline{OE}$ | A 或 B     |                          | 10   |                          | 20  | MHz |
| $t_{pd}$ (2) | A 或 B           | B 或 A     |                          | 0.12 |                          | 0.2 | ns  |
| $t_{en}$     | $\overline{OE}$ | A 或 B     | 1.5                      | 6.7  | 1.5                      | 6.6 | ns  |
| $t_{dis}$    | $\overline{OE}$ | A 或 B     | 1                        | 4.6  | 1                        | 5.3 | ns  |

(1) 控制输入的最大开关频率 ( $V_O > V_{CC}$ 、 $V_I = 5V$ 、 $R_L \geq 1M\Omega$ 、 $C_L = 0$ )。

(2) 当由一个理想电压源 (零输出阻抗) 驱动时, 传播延迟是使用此开关通态电阻典型值和额定负载电容计算得出的 RC 时间常数。

## 5.7 典型特性

除非另有说明, 否则  $T_A = 25^\circ C$  且  $V_{CC} = 3.3V$ 。



## 6 参数测量信息



| TEST              | $V_{CC}$                                                               | S1                                     | $R_L$                        | $V_I$                              | $C_L$                              | $V_{\Delta}$                        |
|-------------------|------------------------------------------------------------------------|----------------------------------------|------------------------------|------------------------------------|------------------------------------|-------------------------------------|
| $t_{pd(s)}$       | $2.5 \text{ V} \pm 0.2 \text{ V}$<br>$3.3 \text{ V} \pm 0.3 \text{ V}$ | Open<br>Open                           | $500 \Omega$<br>$500 \Omega$ | $V_{CC}$ or GND<br>$V_{CC}$ or GND | $30 \text{ pF}$<br>$50 \text{ pF}$ |                                     |
| $t_{PLZ}/t_{PZL}$ | $2.5 \text{ V} \pm 0.2 \text{ V}$<br>$3.3 \text{ V} \pm 0.3 \text{ V}$ | $2 \times V_{CC}$<br>$2 \times V_{CC}$ | $500 \Omega$<br>$500 \Omega$ | GND<br>GND                         | $30 \text{ pF}$<br>$50 \text{ pF}$ | $0.15 \text{ V}$<br>$0.3 \text{ V}$ |
| $t_{PHZ}/t_{PZH}$ | $2.5 \text{ V} \pm 0.2 \text{ V}$<br>$3.3 \text{ V} \pm 0.3 \text{ V}$ | GND<br>GND                             | $500 \Omega$<br>$500 \Omega$ | $V_{CC}$<br>$V_{CC}$               | $30 \text{ pF}$<br>$50 \text{ pF}$ | $0.15 \text{ V}$<br>$0.3 \text{ V}$ |



- A.  $C_L$  包括探头和夹具电容。
- B. 波形 1 用于具有内部条件的输出，使得输出为低电平，除非被输出控制禁用。波形 2 用于具有内部条件的输出，使得输出为高电平，除非被输出控制禁用。
- C. 所有输入脉冲均由具有以下特性的发生器提供：PRR  $\leq 10 \text{ MHz}$ ,  $Z_O = 50 \Omega$ ,  $t_r \leq 2.5 \text{ ns}$ ,  $t_f \leq 2.5 \text{ ns}$ 。
- D. 每次测量这些输出中的一个，每次测量转换一次。
- E.  $t_{PLZ}$  和  $t_{PHZ}$  与  $t_{dis}$  一样。
- F.  $t_{PZL}$  和  $t_{PZH}$  与  $t_{en}$  一样。
- G.  $t_{PLH}$  和  $t_{PHL}$  与  $t_{pd(s)}$  一样。当由一个理想电压源（零输出阻抗）驱动时， $t_{pd}$  传播延迟是使用此开关通态电阻典型值和额定负载电容计算得出的 RC 时间常数。
- H. 并非所有参数和波形都适用于所有器件。

图 6-1. 测试电路和电压波形

## 7 详细说明

### 7.1 概述

SN74CB3Q3125 器件是一款高带宽 FET 总线开关，此开关利用一个电荷泵来提升传输晶体管的栅极电压，从而提供一个平缓的低通态电阻 ( $r_{on}$ )。平缓的低通态电阻可实现超小的传播延迟，并且支持在数据输入/输出 (I/O) 端口上进行轨到轨开关。SN74CB3Q3125 器件还具有低的数据 I/O 电容，以更大限度地减少数据总线上的容性负载和信号失真。SN74CB3Q3125 器件专为支持高带宽应用而设计，提供优化的接口解决方案，非常适合宽带通信、网络和数据密集型计算系统。

SN74CB3Q3125 器件配置为四个具有独立输出使能 (1  $\overline{OE}$ 、2  $\overline{OE}$ 、3  $\overline{OE}$ 、4  $\overline{OE}$ ) 输入的 1 位总线开关。它可以用作四个 1 位总线开关或一个 4 位总线开关。当  $\overline{OE}$  为低电平时，相关 1 位总线开关导通，并且 A 端口被连接至 B 端口，从而实现两个端口之间的双向数据流。当  $\overline{OE}$  为高电平时，相关 1 位总线开关关闭，并且在 A 与 B 端口之间存在高阻抗状态。

该器件专用于使用  $I_{off}$  的局部断电应用。 $I_{off}$  电路可防止在器件断电时电流回流对器件造成损坏。该器件可在关断时提供隔离。

为了确保加电或断电期间的高阻抗状态， $\overline{OE}$  应通过一个上拉电阻器被连接至  $V_{CC}$ ；该电阻器的最小值由驱动器的电流吸收能力来决定。



图 7-1. 每个 FET 开关 (SW) 的简化版原理图)

### 7.2 功能方框图



### 7.3 特性说明

SN74CB3Q3125 器件具有高带宽数据路径 (高达 500MHz) 以及可耐受 5V 电压并支持器件上电或断电的 I/O。该器件还在运行范围内具有平缓的低通态电阻 ( $r_{on}$  典型值 =  $4\Omega$ )。

SN74CB3Q3125 器件还具有数据 I/O 端口上的轨到轨开关功能

( $3.3V V_{CC}$  时, 用于  $0V$  至  $5V$  开关;  $2.5V V_{CC}$  时, 用于  $0V$  至  $3.3V$  开关), 以及具有接近零传播延迟和低输入/输出电容的双向数据流, 可更大限度减小负载和信号失真 ( $C_{io(OFF)}$  典型值 =  $3.5pF$ )。

SN74CB3Q3125 器件还提供快速开关频率 ( $f_{OE}$  最大值 =  $20MHz$ ), 以及提供下冲钳位二极管和低功耗 ( $I_{CC}$  典型值 =  $0.6mA$ ) 的数据和控制输入。

$V_{CC}$  运行范围为  $2.3V$  至  $3.6V$ , 数据 I/O 支持  $0V$  至  $5V$  的信号电平  
( $0.8V$ 、 $1.2V$ 、 $1.5V$ 、 $1.8V$ 、 $2.5V$ 、 $3.3V$ 、 $5V$ )。

控制输入可由 TTL 或  $5V$  或  $3.3V$  CMOS 输出驱动, 并且  $I_{off}$  支持局部断电模式运行。

### 7.4 器件功能模式

表 7-1 列出了 SN74CB3Q3125 器件的功能模式。

表 7-1. 功能表

| 输入<br>$\overline{OE}$ | 输入/输出<br>A | 功能          |
|-----------------------|------------|-------------|
| L                     | B          | 端口 A = 端口 B |
| H                     | Z          | 断开          |

## 8 应用和实施

### 备注

以下应用部分中的信息不属于 TI 器件规格的范围, TI 不担保其准确性和完整性。TI 的客户应负责确定器件是否适用于其应用。客户应验证并测试其设计, 以确保系统功能。

## 8.1 应用信息

SN74CB3Q3125 器件可用于同时控制最多四个通道。

## 8.2 典型应用

图 8-1 中显示的应用是一条被控制的 4 位总线。 $\overline{OE}$  引脚用于控制总线控制器的芯片。这是非常普遍的示例，适用于许多情况。如果某个应用需要的位数少于 4 位，则务必将 A 侧连接至未使用通道上的高电平或低电平。



图 8-1. SN74CB3Q3257 典型应用

### 8.2.1 设计要求

0.1 $\mu$ F 电容器必须尽可能靠近 SN74CB3Q3257 器件放置。

### 8.2.2 详细设计过程

1. 建议的输入条件：
  - 有关指定的高电平和低电平，请参阅 [节 5.3](#) 中的  $V_{IH}$  和  $V_{IL}$
  - 输入和输出具有过压容限，因此在任何有效  $V_{CC}$  下高达 5.5V
2. 建议的输出条件：
  - 每个通道的负载电流不得超过  $\pm 64\text{mA}$
3. 频率选择标准：
  - 增加布线电阻或电容可以降低最大频率能力；按照 [节 10](#) 中的说明使用布局实践

### 8.2.3 应用曲线



图 8-2.  $V_{CC} = 3.3\text{V}$  时的传播延迟 ( $t_{pd}$ ) 模拟结果

## 9 电源相关建议

电源可以是 [节 5.1](#) 表中列出的最小和最大电源电压额定值之间的任何电压。

每个  $V_{CC}$  端子均应具有一个良好的旁路电容器，以防止功率干扰。对于单电源器件，建议使用  $0.1\text{ }\mu\text{F}$  旁路电容器。如果多个引脚被标记为  $V_{CC}$ ，鉴于  $V_{CC}$  引脚在电路内部彼此相连，建议为每个  $V_{CC}$  引脚配备一个  $0.01\text{ }\mu\text{F}$  或  $0.022\text{ }\mu\text{F}$  电容器。若器件具备  $V_{CC}$  和  $V_{DD}$  等在不同电压水平运作的双电源引脚，为保证稳定，建议为每个电源引脚配备一个  $0.1\text{ }\mu\text{F}$  旁路电容器。要抑制不同的噪声频率，请并联多个旁路电容器。 $0.1\text{ }\mu\text{F}$  和  $1\text{ }\mu\text{F}$  电容器通常并联使用。为了获得最佳效果，旁路电容器必须尽可能靠近电源端子安装。

## 10 布局

### 10.1 布局指南

反射和匹配问题与环路天线理论密切相关，但两者之间存在显著差异，故而需要独立于该理论框架外进行探讨。当 PCB 布线以  $90^\circ$  角拐角时，会发生反射。反射的主要原因是布线宽度发生了变化。在拐角的顶点，布线宽度增加到原来宽度的 1.414 倍。这种增加会影响传输线特性，尤其是导致反射的布线的分布式电容和自感特性。并非所有 PCB 布线都是直线，因此某些布线必须拐弯。[图 10-1](#) 展示了渐入佳境的圆角技术。只有最后一个示例（理想）保持恒定的布线宽度并能够更大限度地减少反射。

## 10.2 布局示例



图 10-1. 布线示例

## 11 器件和文档支持

### 11.1 文档支持

#### 11.1.1 相关文档

如要查看相关文件，请参阅以下内容：

- 德州仪器 (TI) , [CMOS 输入缓慢变化或悬空的影响](#)
- 德州仪器 (TI) , [选择正确的德州仪器 \(TI\) 信号开关](#)

### 11.2 接收文档更新通知

要接收文档更新通知，请导航至 [ti.com](#) 上的器件产品文件夹。点击[通知](#)进行注册，即可每周接收产品信息更改摘要。有关更改的详细信息，请查看任何已修订文档中包含的修订历史记录。

### 11.3 支持资源

[TI E2E™ 中文支持论坛](#)是工程师的重要参考资料，可直接从专家处获得快速、经过验证的解答和设计帮助。搜索现有解答或提出自己的问题，获得所需的快速设计帮助。

链接的内容由各个贡献者“按原样”提供。这些内容并不构成 TI 技术规范，并且不一定反映 TI 的观点；请参阅 TI 的[使用条款](#)。

### 11.4 商标

TI E2E™ is a trademark of Texas Instruments.

所有商标均为其各自所有者的财产。

### 11.5 静电放电警告



静电放电 (ESD) 会损坏这个集成电路。德州仪器 (TI) 建议通过适当的预防措施处理所有集成电路。如果不遵守正确的处理和安装程序，可能会损坏集成电路。

ESD 的损坏小至导致微小的性能降级，大至整个器件故障。精密的集成电路可能更容易受到损坏，这是因为非常细微的参数更改都可能会导致器件与其发布的规格不相符。

## 11.6 术语表

[TI 术语表](#) 本术语表列出并解释了术语、首字母缩略词和定义。

## 12 修订历史记录

注：以前版本的页码可能与当前版本的页码不同

### Changes from Revision C (June 2015) to Revision D (January 2026) Page

- |                   |   |
|-------------------|---|
| • 更新了“封装信息”表..... | 1 |
|-------------------|---|

### Changes from Revision B (March 2005) to Revision C (June 2015) Page

- |                                                                                       |   |
|---------------------------------------------------------------------------------------|---|
| • 添加了引脚功能表、ESD 等级表、热性能信息表、详细说明部分、应用和实施部分、电源相关建议部分、布局部分、器件和文档支持部分，以及机械、封装和可订购信息部分..... | 1 |
| • 删除了订购信息表.....                                                                       | 1 |

## 13 机械、封装和可订购信息

以下页面包含机械、封装和可订购信息。这些信息是指定器件可用的最新数据。数据如有变更，恕不另行通知，且不会对此文档进行修订。有关此数据表的浏览器版本，请查阅左侧的导航栏。

**PACKAGING INFORMATION**

| Orderable part number            | Status<br>(1) | Material type<br>(2) | Package   Pins   | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|----------------------------------|---------------|----------------------|------------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| <a href="#">SN74CB3Q3125DBQR</a> | Active        | Production           | SSOP (DBQ)   16  | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 85    | BU125               |
| SN74CB3Q3125DBQR.A               | Active        | Production           | SSOP (DBQ)   16  | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 85    | BU125               |
| SN74CB3Q3125DBQR.B               | Active        | Production           | SSOP (DBQ)   16  | 2500   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 85    | BU125               |
| <a href="#">SN74CB3Q3125DGVR</a> | Active        | Production           | TVSOP (DGV)   14 | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | BU125               |
| SN74CB3Q3125DGVR.B               | Active        | Production           | TVSOP (DGV)   14 | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | BU125               |
| SN74CB3Q3125DGVRG4               | Active        | Production           | TVSOP (DGV)   14 | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | BU125               |
| SN74CB3Q3125DGVRG4.B             | Active        | Production           | TVSOP (DGV)   14 | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | BU125               |
| <a href="#">SN74CB3Q3125PW</a>   | Obsolete      | Production           | TSSOP (PW)   14  | -                     | -           | Call TI                              | Call TI                           | -40 to 85    | BU125               |
| <a href="#">SN74CB3Q3125PWR</a>  | Active        | Production           | TSSOP (PW)   14  | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | BU125               |
| SN74CB3Q3125PWR.A                | Active        | Production           | TSSOP (PW)   14  | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | BU125               |
| SN74CB3Q3125PWR.B                | Active        | Production           | TSSOP (PW)   14  | 2000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 85    | BU125               |
| <a href="#">SN74CB3Q3125RGYR</a> | Active        | Production           | VQFN (RGY)   14  | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 85    | BU125               |
| SN74CB3Q3125RGYR.A               | Active        | Production           | VQFN (RGY)   14  | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 85    | BU125               |
| SN74CB3Q3125RGYR.B               | Active        | Production           | VQFN (RGY)   14  | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 85    | BU125               |
| SN74CB3Q3125RGYRG4               | Active        | Production           | VQFN (RGY)   14  | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 85    | BU125               |
| SN74CB3Q3125RGYRG4.A             | Active        | Production           | VQFN (RGY)   14  | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 85    | BU125               |
| SN74CB3Q3125RGYRG4.B             | Active        | Production           | VQFN (RGY)   14  | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-2-260C-1 YEAR               | -40 to 85    | BU125               |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

**(6) Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

**TAPE AND REEL INFORMATION**


|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

**QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE**


\*All dimensions are nominal

| Device             | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|--------------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| SN74CB3Q3125DBQR   | SSOP         | DBQ             | 16   | 2500 | 330.0              | 12.4               | 6.4     | 5.2     | 2.1     | 8.0     | 12.0   | Q1            |
| SN74CB3Q3125DGVR   | TVSOP        | DGV             | 14   | 2000 | 330.0              | 12.4               | 6.8     | 4.0     | 1.6     | 8.0     | 12.0   | Q1            |
| SN74CB3Q3125DGVRG4 | TVSOP        | DGV             | 14   | 2000 | 330.0              | 12.4               | 6.8     | 4.0     | 1.6     | 8.0     | 12.0   | Q1            |
| SN74CB3Q3125PWR    | TSSOP        | PW              | 14   | 2000 | 330.0              | 12.4               | 6.9     | 5.6     | 1.6     | 8.0     | 12.0   | Q1            |
| SN74CB3Q3125RGYR   | VQFN         | RGY             | 14   | 3000 | 330.0              | 12.4               | 3.75    | 3.75    | 1.15    | 8.0     | 12.0   | Q1            |
| SN74CB3Q3125RGYRG4 | VQFN         | RGY             | 14   | 3000 | 330.0              | 12.4               | 3.75    | 3.75    | 1.15    | 8.0     | 12.0   | Q1            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device             | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|--------------------|--------------|-----------------|------|------|-------------|------------|-------------|
| SN74CB3Q3125DBQR   | SSOP         | DBQ             | 16   | 2500 | 353.0       | 353.0      | 32.0        |
| SN74CB3Q3125DGVR   | TVSOP        | DGV             | 14   | 2000 | 353.0       | 353.0      | 32.0        |
| SN74CB3Q3125DGVRG4 | TVSOP        | DGV             | 14   | 2000 | 353.0       | 353.0      | 32.0        |
| SN74CB3Q3125PWR    | TSSOP        | PW              | 14   | 2000 | 353.0       | 353.0      | 32.0        |
| SN74CB3Q3125RGYR   | VQFN         | RGY             | 14   | 3000 | 353.0       | 353.0      | 32.0        |
| SN74CB3Q3125RGYRG4 | VQFN         | RGY             | 14   | 3000 | 353.0       | 353.0      | 32.0        |

## GENERIC PACKAGE VIEW

**RGY 14**

**VQFN - 1 mm max height**

**3.5 x 3.5, 0.5 mm pitch**

**PLASTIC QUAD FLATPACK - NO LEAD**

This image is a representation of the package family, actual package may vary.  
Refer to the product data sheet for package details.



4231541/A



# PACKAGE OUTLINE

## VQFN - 1 mm max height

PLASTIC QUAD FLATPACK - NO LEAD



4219040/A 09/2015

### NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. The package thermal pad must be soldered to the printed circuit board for thermal and mechanical performance.

## EXAMPLE BOARD LAYOUT

**RGY0014A**

## VQFN - 1 mm max height

## PLASTIC QUAD FLATPACK - NO LEAD



## LAND PATTERN EXAMPLE



## SOLDER MASK DETAILS

4219040/A 09/2015

#### NOTES: (continued)

4. This package is designed to be soldered to a thermal pad on the board. For more information, see Texas Instruments literature number SLUA271 ([www.ti.com/lit/slua271](http://www.ti.com/lit/slua271)).

# EXAMPLE STENCIL DESIGN

RGY0014A

VQFN - 1 mm max height

PLASTIC QUAD FLATPACK - NO LEAD



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL

EXPOSED PAD  
80% PRINTED SOLDER COVERAGE BY AREA  
SCALE:20X

4219040/A 09/2015

NOTES: (continued)

5. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.



# PACKAGE OUTLINE

**DBQ0016A**

**SSOP - 1.75 mm max height**

SHRINK SMALL-OUTLINE PACKAGE



NOTES:

- Linear dimensions are in inches [millimeters]. Dimensions in parenthesis are for reference only. Controlling dimensions are in inches. Dimensioning and tolerancing per ASME Y14.5M.
- This drawing is subject to change without notice.
- This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed .006 inch, per side.
- This dimension does not include interlead flash.
- Reference JEDEC registration MO-137, variation AB.

# EXAMPLE BOARD LAYOUT

DBQ0016A

SSOP - 1.75 mm max height

SHRINK SMALL-OUTLINE PACKAGE



LAND PATTERN EXAMPLE  
SCALE:8X



SOLDER MASK DETAILS

4214846/A 03/2014

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.

7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

DBQ0016A

SSOP - 1.75 mm max height

SHRINK SMALL-OUTLINE PACKAGE



SOLDER PASTE EXAMPLE  
BASED ON .005 INCH [0.127 MM] THICK STENCIL  
SCALE:8X

4214846/A 03/2014

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

# PACKAGE OUTLINE

PW0014A



TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
4. This dimension does not include interlead flash. Interlead flash shall not exceed 0.25 mm per side.
5. Reference JEDEC registration MO-153.

# EXAMPLE BOARD LAYOUT

PW0014A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



LAND PATTERN EXAMPLE  
EXPOSED METAL SHOWN  
SCALE: 10X



4220202/B 12/2023

NOTES: (continued)

6. Publication IPC-7351 may have alternate designs.
7. Solder mask tolerances between and around signal pads can vary based on board fabrication site.

# EXAMPLE STENCIL DESIGN

PW0014A

TSSOP - 1.2 mm max height

SMALL OUTLINE PACKAGE



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL  
SCALE: 10X

4220202/B 12/2023

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

## DGV (R-PDSO-G\*\*)

## PLASTIC SMALL-OUTLINE

24 PINS SHOWN



- NOTES: A. All linear dimensions are in millimeters.  
 B. This drawing is subject to change without notice.  
 C. Body dimensions do not include mold flash or protrusion, not to exceed 0,15 per side.  
 D. Falls within JEDEC: 24/48 Pins – MO-153  
 14/16/20/56 Pins – MO-194

## 重要通知和免责声明

TI“按原样”提供技术和可靠性数据（包括数据表）、设计资源（包括参考设计）、应用或其他设计建议、网络工具、安全信息和其他资源，不保证没有瑕疵且不做出任何明示或暗示的担保，包括但不限于对适销性、与某特定用途的适用性或不侵犯任何第三方知识产权的暗示担保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任：(1) 针对您的应用选择合适的 TI 产品，(2) 设计、验证并测试您的应用，(3) 确保您的应用满足相应标准以及任何其他安全、安保法规或其他要求。

这些资源如有变更，恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的相关应用。严禁以其他方式对这些资源进行复制或展示。您无权使用任何其他 TI 知识产权或任何第三方知识产权。对于因您对这些资源的使用而对 TI 及其代表造成的任何索赔、损害、成本、损失和债务，您将全额赔偿，TI 对此概不负责。

TI 提供的产品受 [TI 销售条款](#)、[TI 通用质量指南](#) 或 [ti.com](#) 上其他适用条款或 TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。除非德州仪器 (TI) 明确将某产品指定为定制产品或客户特定产品，否则其产品均为按确定价格收入目录的标准通用器件。

TI 反对并拒绝您可能提出的任何其他或不同的条款。

版权所有 © 2026，德州仪器 (TI) 公司

最后更新日期：2025 年 10 月