

# 具有 PWM、PH/EN 以及半桥控制接口和低功耗睡眠模式的 DRV8220 18V H 桥电机驱动器

## 1 特性

- N 沟道 H 桥电机驱动器
  - MOSFET 导通电阻 : HS + LS  $1\Omega$
  - 可驱动一个双向有刷直流电机
  - 两个单向有刷直流电机
  - 一个单线圈或双线圈闭锁继电器
  - 推挽式和双稳态螺线管
  - 其他电阻、电感或 LED 负载
- 4.5V 至 18V 工作电源电压范围
- 高输出电流能力 :
  - 全桥 : 1.76A 峰值
  - 半桥 : 每个输出 1.76A 峰值
  - 并联半桥 : 3.52A 峰值
- 多个接口可实现灵活性并减少 GPIO
- 标准脉宽调制 (PWM) 接口 ( IN1/IN2 )
- 支持 1.8V、3.3V 和 5V 逻辑输入
- 超低功耗休眠模式
  - 在  $V_{VM} = 12V$ ,  $T_J = 25^\circ C$  时为 960nA
  - 定时自动睡眠模式以减少 GPIO
- 保护特性
  - 欠压锁定 ( UVLO )
  - 过流保护 ( OCP )
  - 热关断 ( TSD )
- 器件系列。请参阅[器件比较表](#)了解详细信息。
  - **DRV8210** : 1.65-11V,  $1\Omega$ , 多接口
  - **DRV8210P** : 睡眠引脚, PWM 接口
  - **DRV8212** : 1.65-11V,  $280m\Omega$ , 多接口
  - **DRV8212P** : 睡眠引脚, PWM 接口
  - **DRV8220** : 4.5-18V,  $1\Omega$ , 多接口

## 2 应用

- 有刷直流电机、螺线管和继电器驱动
- 水表、煤气表和电表
- IP 网络摄像机红外截止滤光器
- 可视门铃
- 机器视觉摄像机
- 断路器
- 电子智能锁
- 电动玩具和机器人玩具
- 血压监护仪
- 输液泵
- 电动牙刷
- 美容美发

## 3 说明

DRV8220 是一款集成电机驱动器，具有四个 N 通道功率 FET、电荷泵稳压器和保护电路。电荷泵集成了所有电容器，以减小 PCB 上电机驱动器的整体解决方案尺寸，并实现 100% 占空比运行。

DRV8220 支持多种控制接口模式，包括：PWM ( IN1/IN2 )、相位/使能 ( PH/EN )、独立半桥和并联半桥。每个接口都支持低功耗睡眠模式，通过关断大部分内部电路实现超低静态电流消耗。DSG 封装支持 nSLEEP 引脚，以使用逻辑信号输入控制睡眠模式。

该器件能够提供高达 1.76A 的输出电流。该器件由 4.5V 至 18V 的电源电压供电运行。

该驱动器提供强大的内部保护功能，包括电源欠压锁定 ( UVLO )、输出过流 ( OCP ) 和器件过热 ( TSD )。

DRV8220 是一系列器件的一部分，这些器件采用引脚对引脚可扩展  $R_{DS(on)}$  和电源电压选项，以支持各种负载和电源轨，且几乎不需要设计变更。请参阅[器件比较表](#)，了解有关该系列器件的信息。访问 [TI.com](http://TI.com) 查看我们完整的[有刷电机驱动器](#)产品系列。

### 器件信息

| 器件型号 (1)   | 封装         | 封装尺寸 ( 标称值 )    |
|------------|------------|-----------------|
| DRV8220DSG | WSON (8)   | 2.00mm × 2.00mm |
| DRV8220DRL | SOT563 (6) | 1.20mm × 1.60mm |

(1) 对于所有可用封装，请参阅数据表末尾的可订购产品附录。



简化版原理图



本文档旨在为方便起见，提供有关 TI 产品中文版本的信息，以确认产品的概要。有关适用的官方英文版本的最新信息，请访问 [www.ti.com](http://www.ti.com)，其内容始终优先。TI 不保证翻译的准确性和有效性。在实际设计之前，请务必参考最新版本的英文版本。

English Data Sheet: [SLVSFU5](#)

## 内容

|                  |          |                                      |           |
|------------------|----------|--------------------------------------|-----------|
| <b>1 特性</b>      | <b>1</b> | <b>9 应用和实施</b>                       | <b>15</b> |
| <b>2 应用</b>      | <b>1</b> | 9.1 应用信息                             | 15        |
| <b>3 说明</b>      | <b>1</b> | 9.2 典型应用                             | 15        |
| <b>4 修订历史记录</b>  | <b>2</b> | 9.3 电流能力和热性能                         | 23        |
| <b>5 器件比较</b>    | <b>3</b> | <b>10 电源建议</b>                       | <b>30</b> |
| <b>6 引脚配置和功能</b> | <b>4</b> | 10.1 大容量电容                           | 30        |
| <b>7 规格</b>      | <b>5</b> | <b>11 布局</b>                         | <b>31</b> |
| 7.1 绝对最大额定值      | 5        | 11.1 布局指南                            | 31        |
| 7.2 ESD 额定值      | 5        | 11.2 布局示例                            | 31        |
| 7.3 建议工作条件       | 5        | <b>12 器件和文档支持</b>                    | <b>33</b> |
| 7.4 热信息          | 5        | 12.1 文档支持                            | 33        |
| 7.5 电气特性         | 6        | 12.2 接收文档更新通知                        | 33        |
| 7.6 典型特性         | 7        | 12.3 支持资源                            | 33        |
| <b>8 详细说明</b>    | <b>9</b> | 12.4 商标                              | 33        |
| 8.1 概述           | 9        | 12.5 Electrostatic Discharge Caution | 33        |
| 8.2 功能方框图        | 9        | 12.6 术语表                             | 33        |
| 8.3 特性说明         | 10       | <b>13 机械、封装和可订购信息</b>                | <b>34</b> |
| 8.4 器件功能模式       | 13       |                                      |           |

## 4 修订历史记录

注：以前版本的页码可能与当前版本的页码不同

| <b>Changes from Revision * (February 2021) to Revision A (April 2021)</b> | <b>Page</b> |
|---------------------------------------------------------------------------|-------------|
| • 更新了首页上的产品系列参考和器件比较表                                                     | 1           |
| • 在“引脚配置和功能”、“规格表”、“详细说明”、“应用和实现”以及“布局”部分中添加了有关 DRL 封装选项的技术信息             | 1           |

| <b>Changes from Revision A (April 2021) to Revision B (August 2021)</b> | <b>Page</b> |
|-------------------------------------------------------------------------|-------------|
| • 将“器件状态”更新为“量产数据”                                                      | 1           |

## 5 器件比较

表 5-1. 器件比较表

| 器件名称     | 电源电压 (V)  | R <sub>DS(on)</sub> (mΩ)     | I <sub>OCP</sub> (A) | 接口选项         | 睡眠模式进入             | 引脚对引脚器件                                                                                                           | 封装                                    |
|----------|-----------|------------------------------|----------------------|--------------|--------------------|-------------------------------------------------------------------------------------------------------------------|---------------------------------------|
| DRV8210  | 1.65 至 11 | 950 ( DRL ),<br>1050 ( DSG ) | 1.76                 | PWM、PH/EN、半桥 | 自动睡眠、<br>VCC       | <a href="#">DRV8210</a> 、<br><a href="#">DRV8212</a> 、<br><a href="#">DRV8220</a>                                 | SOT563<br>( DRL )、<br>WSON<br>( DSG ) |
| DRV8212  | 1.65 至 11 | 280                          | 4                    |              | 自动睡眠、<br>nSLEEP 引脚 |                                                                                                                   |                                       |
| DRV8220  | 4.5 至 18  | 1000                         | 1.76                 | PWM          | nSLEEP 引脚          | <a href="#">DRV8837</a> 、<br><a href="#">DRV8837C</a> 、<br><a href="#">DRV8210P</a> 、<br><a href="#">DRV8212P</a> | WSON<br>( DSG )                       |
| DRV8210P | 1.65 至 11 | 1050                         | 1.76                 |              |                    |                                                                                                                   | WSON<br>( DSG )                       |
| DRV8212P | 1.65 至 11 | 280                          | 4                    |              |                    |                                                                                                                   |                                       |

## 6 引脚配置和功能



图 6-1. DRV8220 DRL 封装 6 引脚 SOT 顶视图



图 6-2. DRV8220 DSG 封装 8 引脚 WSON 顶视图

表 6-1. 引脚功能

| 引脚     |     |     | 类型  | 说明                                                               |
|--------|-----|-----|-----|------------------------------------------------------------------|
| 名称     | DRL | DSG |     |                                                                  |
| GND    | 3   | 4   | PWR | 器件接地。连接到系统接地。                                                    |
| IN1    | 1   | —   | I   | H 桥控制输入。请参阅 <a href="#">节 8.3.2</a> 内部下拉电阻。                      |
| IN1/PH | —   | 6   | I   | H 桥控制输入。请参阅 <a href="#">节 8.3.2</a> 内部下拉电阻。                      |
| IN2    | 2   | —   | I   | H 桥控制输入。请参阅 <a href="#">节 8.3.2</a> 内部下拉电阻。                      |
| IN2/EN | —   | 5   | I   | H 桥控制输入。请参阅 <a href="#">节 8.3.2</a> 内部下拉电阻。                      |
| MODE   | —   | 7   | I   | H 桥控制输入模式。请参阅 <a href="#">节 8.3.2</a> 以 nSLEEP 引脚电压为参考的三电平输入。    |
| nSLEEP | —   | 8   | I   | 睡眠模式输入。将此引脚设置为逻辑高电平以启用器件。将此引脚设置为逻辑低电平以进入低功耗睡眠模式。                 |
| OUT1   | 6   | 2   | O   | H 桥输出。连接到电机或其他负载。                                                |
| OUT2   | 4   | 3   | O   | H 桥输出。连接到电机或其他负载。                                                |
| VM     | 5   | 1   | PWR | 电机电源。使用 $0.1\mu\text{F}$ 陶瓷电容器和额定电压为 VM 的充足大容量电容器将此引脚旁路至 GND 引脚。 |
| PAD    | —   | —   | —   | 散热焊盘。连接到系统接地。                                                    |

## 7 规格

### 7.1 绝对最大额定值

在工作温度范围内 (除非另有说明) <sup>(1)</sup>

|                         |                                | 最小值              | 最大值                              | 单位         |
|-------------------------|--------------------------------|------------------|----------------------------------|------------|
| 电源引脚电压                  | VM                             | -0.5             | 20                               | V          |
| 电源瞬态电压斜坡                | VM                             | 0                | 2                                | V/ $\mu$ s |
| 逻辑引脚电压                  | INx , nSLEEP , IN1/PH , IN2/EN | -0.5             | 5.75                             | V          |
| 三级引脚电压                  | MODE                           | -0.5             | 5.75                             |            |
| 输出引脚电压                  | OUTx                           | -V <sub>SD</sub> | V <sub>VM</sub> +V <sub>SD</sub> | V          |
| 输出电流 <sup>(1)</sup>     | OUTx                           | 受内部限制            | 受内部限制                            | A          |
| 环境温度 , T <sub>A</sub>   |                                | -40              | 125                              | °C         |
| 结温 , T <sub>J</sub>     |                                | -40              | 150                              | °C         |
| 存储温度 , T <sub>stg</sub> |                                | -65              | 150                              | °C         |

(1) 应力超出绝对最大额定值下所列的值可能会对器件造成永久损坏。这些仅仅是应力额定值，并不意味着器件在这些条件下以及在建议工作条件以外的任何其他条件下能够正常运行。长时间处于绝对最大额定条件下可能会影响器件的可靠性。

### 7.2 ESD 额定值

|                    |      |                                                           | 值     | 单位 |
|--------------------|------|-----------------------------------------------------------|-------|----|
| V <sub>(ESD)</sub> | 静电放电 | 人体放电模型 ( HBM ) , 符合 ANSI/ESDA/JEDEC JS-001 <sup>(1)</sup> | ±2000 | V  |
|                    |      | 充电器件模型 ( CDM ) , 符合 JEDEC 规范 JESD22-C101 <sup>(2)</sup>   | ±500  |    |

(1) JEDEC 文件 JEP155 指出 : 500V HBM 可实现在标准 ESD 控制流程下安全生产。列为 ±2000V 的引脚实际上可能具有更高的性能。  
(2) JEDEC 文档 JEP157 指出 : 250V CDM 可实现在标准 ESD 控制流程下安全生产。列为 ±500V 的引脚实际上可能具有更高的性能。

### 7.3 建议工作条件

在工作温度范围内 (除非另有说明)

|                                 |        |                                       | 最小值 | 标称值  | 最大值  | 单位  |
|---------------------------------|--------|---------------------------------------|-----|------|------|-----|
| V <sub>VM</sub>                 | 电机电源电压 | VM                                    | 4.5 | 18   | 18   | V   |
| V <sub>IN</sub>                 | 逻辑引脚电压 | INx , nSLEEP , IN1/PH , IN2/EN , MODE | 0   | 5.5  | 5.5  | V   |
| f <sub>PWM</sub>                | PWM 频率 | INx , IN1/PH , IN2/EN                 | 0   | 100  | 100  | kHz |
| I <sub>OUT</sub> <sup>(1)</sup> | 峰值输出电流 | OUTx                                  | 0   | 1.76 | 1.76 | A   |
| T <sub>A</sub>                  | 工作环境温度 |                                       | -40 | 125  | 125  | °C  |
| T <sub>J</sub>                  | 工作结温   |                                       | -40 | 150  | 150  | °C  |

(1) 必须遵循功率耗散和热限值。

### 7.4 热信息

| 热指标 <sup>(1)</sup>     |              | DRV8220      | DRV8220    | 单位   |
|------------------------|--------------|--------------|------------|------|
|                        |              | DRL (SOT563) | DSG (WSON) |      |
|                        |              | 6 引脚         | 8 引脚       |      |
| R <sub>θ JA</sub>      | 结至环境热阻       | 152.4        | 94.7       | °C/W |
| R <sub>θ JC(top)</sub> | 结至外壳 (顶部) 热阻 | 63.6         | 115.1      | °C/W |
| R <sub>θ JB</sub>      | 结至电路板热阻      | 39.1         | 62.3       | °C/W |
| Ψ <sub>JT</sub>        | 结至顶部特征参数     | 2.0          | 11.6       | °C/W |
| Ψ <sub>JB</sub>        | 结至电路板特征参数    | 38.7         | 62.0       | °C/W |

| 热指标 <sup>(1)</sup>     |            | DRV8220      | DRV8220    | 单位   |
|------------------------|------------|--------------|------------|------|
|                        |            | DRL (SOT563) | DSG (WSON) |      |
|                        |            | 6 引脚         | 8 引脚       |      |
| R <sub>θ</sub> JC(bot) | 结至外壳(底部)热阻 |              | 38.6       | °C/W |

(1) 有关新旧热指标的更多信息，请参阅[半导体和 IC 封装热指标](#)应用报告。

## 7.5 电气特性

4.5V ≤ V<sub>VM</sub> ≤ 18V , -40°C ≤ T<sub>J</sub> ≤ 150°C (除非另有说明)。

典型值是在 T<sub>J</sub> = 27°C 且 V<sub>VM</sub> = 12V 时。

| 参数                                          | 测试条件                                                                                  | 最小值                                     | 典型值                         | 最大值 | 单位 |
|---------------------------------------------|---------------------------------------------------------------------------------------|-----------------------------------------|-----------------------------|-----|----|
| <b>电源 (VM)</b>                              |                                                                                       |                                         |                             |     |    |
| I <sub>VM</sub>                             | VM 工作模式电流 IN1 = 0V , IN2 = 3.3V                                                       | 1.5                                     | 2                           | mA  |    |
| I <sub>VMQ</sub>                            | VM 睡眠模式电流 睡眠模式 , V <sub>VM</sub> = 12V , T <sub>J</sub> = 27°C                        |                                         | 960                         | nA  |    |
| t <sub>WAKE</sub>                           | 开通时间 睡眠模式到工作模式延迟                                                                      |                                         | 65                          | μs  |    |
| t <sub>AUTOSLEEP</sub>                      | 自动睡眠关闭时间 工作模式到自动睡眠模式延迟 , nSLEEP = 3.3V                                                | 0.9                                     | 2.6                         | ms  |    |
| t <sub>SLEEP</sub>                          | 关闭时间 工作模式到睡眠模式延迟 , nSLEEP = 0V                                                        | 1                                       |                             | μs  |    |
| <b>逻辑电平输入 (INx, nSLEEP, IN1/PH, IN2/EN)</b> |                                                                                       |                                         |                             |     |    |
| V <sub>IL</sub>                             | 输入逻辑低电平电压                                                                             | 0                                       | 0.35                        | V   |    |
| V <sub>IH</sub>                             | 输入逻辑高电平电压                                                                             | 1.45                                    | 5.5                         | V   |    |
| V <sub>HYS</sub>                            | 输入逻辑迟滞                                                                                | 49                                      |                             | mV  |    |
| I <sub>IL</sub>                             | 输入逻辑低电平电流 V <sub>I</sub> = 0V                                                         | -1                                      | 1                           | μA  |    |
| I <sub>IH</sub>                             | 输入逻辑高电平电流 , IN1/EN , IN2/PH                                                           | V <sub>I</sub> = 3.3V                   | 20                          | 50  | μA |
| I <sub>IH_nSLEEP</sub>                      | 输入逻辑高电平电流 , nSLEEP                                                                    | V <sub>I</sub> = 3.3V , 工作模式            | 60                          | 100 | μA |
|                                             |                                                                                       | V <sub>I</sub> = 3.3V , 自动睡眠模式          |                             | 42  | nA |
| R <sub>PD</sub>                             | 输入下拉电阻 , IN1/EN , IN2/PH                                                              | 至 GND                                   | 100                         |     | kΩ |
| <b>三电平输入 (MODE)</b>                         |                                                                                       |                                         |                             |     |    |
| V <sub>TIL</sub>                            | 三电平输入逻辑低电平电压                                                                          | 0                                       | 0.22 × V <sub>nSLEEP</sub>  | V   |    |
| V <sub>TIZ</sub>                            | 三电平输入高阻态电压 R <sub>I</sub> = 高阻态                                                       | 0.6 × V <sub>nSLEEP</sub>               | 0.675 × V <sub>nSLEEP</sub> | V   |    |
| V <sub>TIH</sub>                            | 三电平输入逻辑高电压                                                                            | 0.75 × V <sub>nSLEEP</sub>              | 5.5                         | V   |    |
| R <sub>TPD</sub>                            | 三电平下拉电阻                                                                               | 至 GND , 睡眠模式                            | 1                           | MΩ  |    |
|                                             |                                                                                       | 至 GND , 工作模式                            | 130                         | kΩ  | ,  |
| R <sub>TPU</sub>                            | 三电平上拉电阻                                                                               | 至 nSLEEP 缓冲基准                           | 75                          |     | kΩ |
| <b>驱动器输出 (OUTx)</b>                         |                                                                                       |                                         |                             |     |    |
| R <sub>DS(on)_HS</sub>                      | 高侧 MOSFET 导通电阻 I <sub>O</sub> = 0.2 A                                                 | 500                                     |                             | mΩ  |    |
| R <sub>DS(on)_LS</sub>                      | 低侧 MOSFET 导通电阻 I <sub>O</sub> = -0.2 A                                                | 500                                     |                             | mΩ  |    |
| V <sub>SD</sub>                             | 体二极管正向电压 I <sub>O</sub> = -0.5 A                                                      | 1                                       |                             | V   |    |
| t <sub>RISE</sub>                           | 输出上升时间 V <sub>OUTx</sub> 上升 , 从 V <sub>VM</sub> 的 10% 上升到 90%                         | 150                                     |                             | ns  |    |
| t <sub>FALL</sub>                           | 输出下降时间 V <sub>OUTx</sub> 下降 , 从 V <sub>VM</sub> 的 90% 下降到 10%                         | 150                                     |                             | ns  |    |
| t <sub>PD</sub>                             | 输入至输出传播延迟 输入超过 0.8V 至 V <sub>OUTx</sub> = 0.1 × V <sub>VM</sub> , I <sub>O</sub> = 1A | 135                                     |                             | ns  |    |
| t <sub>DEAD</sub>                           | 输出死区时间 内部死区时间                                                                         | 500                                     |                             | ns  |    |
| I <sub>OUT</sub>                            | 流入 OUTx 的泄漏电流 OUTx 为高阻态 , R <sub>L</sub> = 20 Ω 至 VM                                  | 186                                     |                             | μA  |    |
|                                             |                                                                                       | OUTx 为高阻态 , R <sub>L</sub> = 20 Ω 至 GND | -3                          |     | nA |

$4.5V \leq V_{VM} \leq 18V$ ,  $-40^{\circ}C \leq T_J \leq 150^{\circ}C$  (除非另有说明)。

典型值是在  $T_J = 27^{\circ}C$  且  $V_{VM} = 12V$  时。

| 参数                    | 测试条件               | 最小值                         | 典型值  | 最大值 | 单位 |
|-----------------------|--------------------|-----------------------------|------|-----|----|
| <b>保护电路</b>           |                    |                             |      |     |    |
| V <sub>UVLO</sub>     | VM 电源欠压锁定 ( UVLO ) | 电源上升                        |      | 4.5 | V  |
|                       |                    | 电源下降                        | 3.7  |     | V  |
| V <sub>UVLO_HYS</sub> | 电源 UVLO 迟滞         | 上升至下降阈值                     | 325  |     | mV |
| t <sub>UVLO</sub>     | 电源欠压抗尖峰脉冲时间        | V <sub>VM</sub> 下降至 OUTx 禁用 | 11   |     | μs |
| I <sub>OCP</sub>      | 过流保护跳变点            |                             | 1.76 |     | A  |
| t <sub>OCP</sub>      | 过流保护抗尖峰脉冲时间        |                             | 4.2  |     | μs |
| t <sub>RETRY</sub>    | 过流保护重试时间           |                             | 1.7  |     | ms |
| T <sub>TSD</sub>      | 热关断温度              |                             | 153  | 193 | °C |
| T <sub>HYS</sub>      | 热关断滞后              |                             | 22   |     | °C |

## 7.6 典型特性



A. nSLEEP = 0V

图 7-1. 休眠电流 ( $I_{V_{MQ}}$ ) 与电源电压 ( $V_{VM}$ )



A. nSLEEP = 0V

图 7-2. 休眠电流 ( $I_{V_{MQ}}$ ) 与结温 ( $T_J$ )



A. nSLEEP = 3.3 V

图 7-3. 有效电流 ( $I_{V_M}$ ) 与电源电压 ( $V_{VM}$ )



A. nSLEEP = 3.3 V

图 7-4. 有效电流 ( $I_{V_M}$ ) 与结温 ( $T_J$ )



A. nSLEEP = 3.3 V

图 7-5. 高侧  $R_{DS(on)}$  与电源电压

A. nSLEEP = 3.3 V

图 7-6. 高侧  $R_{DS(on)}$  与结温 ( $T_J$ )

A. nSLEEP = 3.3 V

图 7-7. 低侧  $R_{DS(on)}$  与电源电压

A. nSLEEP = 3.3 V

图 7-8. 低侧  $R_{DS(on)}$  与结温 ( $T_J$ )图 7-9. OUTx 连接到 GND 时流入 OUTx ( $I_{OUT}$ ) 的高阻态泄漏电流与电源电压 ( $V_{VM}$ )图 7-10. OUTx 连接到 VM 时流入 OUTx ( $I_{OUT}$ ) 的高阻态泄漏电流与电源电压 ( $V_{VM}$ )

## 8 详细说明

### 8.1 概述

DRV8220 是具有多个控制接口选项的集成 H 桥驱动器：PWM ( IN1/IN2 ) 接口 ( DRL 和 DSG 封装 ) 、 PH/EN ( 仅限 DSG ) 或半桥接口 ( 仅限 DSG ) 。为了减少印刷电路板上的面积和外部元件，该器件集成了电荷泵稳压器及其电容器。 DSG 封装和 DRL 封装都支持定时自动睡眠模式，该模式通过消除禁用/睡眠引脚，并在输入保持非活动状态 1-2ms 时自动将器件置于低功耗睡眠模式来减少微控制器 GPIO 连接。将自动睡眠模式应用于 PWM 或 PH/EN 时， nSLEEP 引脚可能会连接高电平。 nSLEEP 引脚可使器件在自动睡眠不可用的半桥模式下进入睡眠状态。

PWM 接口是标准的 2 引脚 ( IN1/IN2 ) 电机驱动接口。通过 PH/EN 接口，仅使用来自控制器的一个 PWM 资源即可实现双向 PWM 控制。 PWM 和 PH/EN 接口可以双向驱动有刷直流电机和双稳态继电器等负载。独立半桥模式可完全控制每个半桥。半桥可以独立控制两个负载，每个通道充当高侧或低侧驱动器，具有全桥驱动的一半  $R_{DS(on)}$  。另外，在半桥模式下，还可以将输入和输出连接在一起（也称“并联”），作为高侧或低侧驱动器驱动单个负载，其  $R_{DS(on)}$  为全桥驱动的四分之一。

集成保护功能可在出现系统故障时保护该器件。这些保护功能包括欠压锁定 ( UVLO ) 、过流保护 ( OCP ) 和过热关断 ( TSD ) 。

### 8.2 功能方框图



图 8-1. DSG 封装中的多接口类型



图 8-2. DRL 封装中的 PWM 接口类型

## 8.3 特性说明

### 8.3.1 外部元件

表 8-1 列出了为此器件推荐的外部元件。

表 8-1. 推荐的外部元件

| 元件               | 引脚 1 | 引脚 2 | 推荐                          |
|------------------|------|------|-----------------------------|
| C <sub>VM1</sub> | VM   | GND  | 0.1μF、低 ESR 陶瓷电容器、额定电压为 VM。 |
| C <sub>VM2</sub> | VM   | GND  | 节 10.1，额定电压为 VM。            |

### 8.3.2 控制模式

DRV8220 通过 PH/IN1 和 EN/IN2 引脚提供三种模式来支持不同的控制方案。通过将 MODE 引脚设置为逻辑低电平、逻辑高电平或高阻态，可选择控制接口模式，如表 8-2 中所示。MODE 引脚不锁存状态，因此可以在运行期间更改。

DRL 封装型号仅支持 PWM 接口（请参阅表 8-4）。

表 8-2. DSG 型号的 MODE 引脚功能

| MODE 状态      | 控制模式  |
|--------------|-------|
| MODE = 逻辑低电平 | PWM   |
| MODE = 逻辑高电平 | PH/EN |
| MODE = 高阻态   | 半桥    |

可接受占空比为 0% 至 100% 的直流或脉宽调制 (PWM) 电压信号输入。默认情况下，INx、PH/IN1 和 EN/IN2 引脚具有内部下拉电阻，以确保在没有输入时输出为高阻态（唯一的例外是半桥模式，在这种模式下，如果 INx 为悬空模式，则 OUTx = L）。

以下几部分显示了每个控制模式的真值表。此外，当在半桥的高侧和低侧 MOSFET 之间切换时，DRV8220 会自动处理死区时间生成。图 8-3 介绍了以下部分中描述的各种 H 桥状态。



图 8-3. H 桥状态

### 8.3.2.1 PWM 控制模式 ( DSG : MODE = 0 和 DRL )

PWM 接口 ( IN1/IN2 ) 根据表 8-3 和表 8-4 中的逻辑表控制 OUTx 引脚。在 DSG 封装中，将 MODE 引脚设置为逻辑低电平后，即选择 PWM 模式。滑行/高阻抗状态兼作自动睡眠模式。在滑行/高阻抗状态下保持  $t_{SLEEP}$  后，器件将自动进入低功耗睡眠模式 ( 自动睡眠模式 )。PWM 模式是 DRL 封装中唯一可用的接口模式。

**表 8-3. 采用 DSG 封装且具有自动睡眠功能和睡眠引脚的 PWM 控制模式**

| nSLEEP | IN1 | IN2 | OUT1 | OUT2 | 说明                           |
|--------|-----|-----|------|------|------------------------------|
| 0      | X   | X   | 高阻态  | 高阻态  | 低功耗睡眠模式                      |
| 1      | 0   | 0   | 高阻态  | 高阻态  | 滑行 ( H 桥高阻态 ) /<br>低功耗自动睡眠模式 |
| 1      | 0   | 1   | L    | H    | 反向 ( OUT2 → OUT1 )           |
| 1      | 1   | 0   | H    | L    | 正向 ( OUT1 → OUT2 )           |
| 1      | 1   | 1   | L    | L    | 制动 ( 低侧慢速衰减 )                |

**表 8-4. 采用 DRL 封装且具有自动睡眠功能的 PWM 控制模式**

| IN1 | IN2 | OUT1 | OUT2 | 说明                           |
|-----|-----|------|------|------------------------------|
| 0   | 0   | 高阻态  | 高阻态  | 滑行 ( H 桥高阻态 ) /<br>低功耗自动睡眠模式 |
| 0   | 1   | L    | H    | 反向 ( OUT2 → OUT1 )           |
| 1   | 0   | H    | L    | 正向 ( OUT1 → OUT2 )           |
| 1   | 1   | L    | L    | 制动 ( 低侧慢速衰减 )                |

### 8.3.2.2 PH/EN 控制模式 ( DSG : MODE = 1 )

如果 MODE 引脚在加电时处于逻辑高电平状态，器件会选择“相位使能”模式 ( PH/EN )。PH/EN 模式允许使用接口的速度和方向类型来控制 H 桥。表 8-5 显示了 PH/EN 模式的真值表。当 EN 引脚为低电平时，该器件将进入制动模式。这使得控制器可以在 EN 引脚上使用单个 PWM 发生器外设，而标准 GPIO 引脚使用 PH 引脚控制方向。但是，如果 EN 引脚保持低电平的时间超过  $t_{SLEEP}$ ，器件将进入低功耗睡眠模式并禁用输出。

**表 8-5. PH/EN 控制模式**

| nSLEEP | EN | PH | OUT1    | OUT2    | 说明                                               |
|--------|----|----|---------|---------|--------------------------------------------------|
| 0      | X  | X  | 高阻态     | 高阻态     | 低功耗睡眠模式 ( H 桥高阻态 )                               |
| 1      | 0  | X  | L → 高阻态 | L → 高阻态 | 制动 ( 低侧慢速衰减 ) $t_{SLEEP}$ ，然后进入自动睡眠模式 ( H 桥高阻态 ) |
| 1      | 1  | 0  | L       | H       | 反向 ( OUT2 → OUT1 )                               |
| 1      | 1  | 1  | H       | L       | 正向 ( OUT1 → OUT2 )                               |

### 8.3.2.3 半桥控制模式 ( DSG : MODE = 高阻态 )

当 MODE 引脚悬空 ( 高阻态 ) 时，会选择半桥控制模式。此模式允许直接控制每个半桥来支持高侧慢速衰减 ( 或制动 )，驱动两个独立的负载，或并联输出来提高单个负载的电流能力。表 8-6 显示了独立半桥模式的真值表。由于该模式没有自动睡眠状态，因此必须使用 nSLEEP 引脚使器件进入和退出睡眠模式。更多详细信息，请参阅节 8.4.2。

**表 8-6. 半桥控制模式 Old\_Colspec : 左**

| nSLEEP | IN1 | IN2 | OUT1 | OUT2 | 说明        |
|--------|-----|-----|------|------|-----------|
| 0      | X   | X   | 高阻态  | 高阻态  | 低功耗睡眠模式   |
| 1      | 0   | X   | L    | X    | OUT1 低侧导通 |
| 1      | 1   | X   | H    | X    | OUT1 高侧导通 |
| 1      | X   | 0   | X    | L    | OUT2 低侧导通 |
| 1      | X   | 1   | X    | H    | OUT2 高侧导通 |

### 8.3.3 保护电路

DRV8220 可完全防止电源欠压、输出过流和器件过热事件。

#### 8.3.3.1 电源欠压锁定 (UVLO)

无论何时，只要电源电压低于欠压锁定阈值电压 ( $V_{UVLO}$ )，H 桥中的所有 MOSFET 都将被禁用。在这种情况下，电荷泵和器件逻辑会被禁用。当电源电压升至高于  $V_{UVLO}$  阈值时，将恢复正常运行。[表 8-7](#) 总结了器件进入 UVLO 时的条件。

**表 8-7. DRV8220 UVLO 响应条件**

| $V_{VM}$ | 器件响应 |
|----------|------|
| <4.5V    | UVLO |
| >4.5V    | 正常运行 |

#### 8.3.3.2 OUTx 过流保护 (OCP)

即使发生了硬短路事件，每个 MOSFET 上的模拟电流限制电路也会限制器件输出的峰值电流。如果输出电流超过过流阈值  $I_{OCP}$  且持续时间超过过流抗尖峰时间  $t_{OCP}$ ，则会禁用 H 桥中的所有 MOSFET。在  $t_{RETRY}$  之后，MOSFET 会根据 PH/IN1 和 EN/IN2 引脚的状态重新启用。如果过流条件仍然存在，则会重复此周期，否则器件将恢复正常运行。

在半桥控制模式下，OCP 行为略有改动。如果检测到过流事件，将只禁用相应的半桥。另一个半桥会继续正常运行。这样，器件就可以在驱动独立的负载时管理独立的故障事件。如果在两个半桥中都检测到过流事件，将同时禁用两个半桥。两个半桥共用同一个过流重试计时器。如果在 OUT1 中首先发生过流事件，则该输出将在  $t_{RETRY}$  期间内禁用。如果 OUT2 在 OUT1 之后但在  $t_{RETRY}$  到期之前发生过流事件，则两个 OUTx 引脚将在  $t_{RETRY}$  的整个持续时间内保持禁用状态。

#### 8.3.3.3 热关断 (TSD)

如果内核温度超过过热限值  $T_{TSD}$ ，将会禁用 H 桥中的所有 MOSFET。当过热条件消失且裸片温度降至  $V_{TSD}$  阈值以下时，将恢复正常运行。

### 8.3.4 引脚图

#### 8.3.4.1 逻辑电平输入

[图 8-4](#) 显示了逻辑电平输入引脚 IN1、IN2、PH/IN1 和 EN/IN2 的输入结构。



**图 8-4. 逻辑电平输入**

#### 8.3.4.2 三电平输入

[图 8-5](#) 显示了三电平输入引脚 MODE 的输入结构。MODE 引脚将其输入状态与 nSLEEP 引脚的电压进行比较，以确定逻辑高电平、逻辑低电平或高阻态 ((Hi-Z) 输入状态。然而，当器件处于自动睡眠模式时，这些内部电阻器不会从睡眠引脚中吸取电流。这有助于降低器件在睡眠模式下的总电流消耗。



图 8-5. 中的 MODE 三电平输入

## 8.4 器件功能模式

DRV8220 具有多种不同的运行模式，具体取决于系统输入和条件。

### 8.4.1 工作模式

在工作模式下，H 桥、电荷泵和内部逻辑将激活，器件将准备好接收输入。进入低功耗睡眠模式或故障模式后，器件将退出工作模式。退出睡眠模式时， $nSLEEP$  必须保持高电平超过  $t_{WAKE}$  才能启用器件。从自动睡眠模式唤醒时， $INx$  引脚（当  $MODE = 0$  时为 DRL 封装或 DSG 封装）或  $EN$  引脚（当  $MODE = 1$  时为 DSG 封装）必须在  $t_{WAKE}$  期间保持高电平才能启用器件。在  $t_{WAKE}$  时间之后，器件处于唤醒状态， $INx$  引脚或  $EN$  引脚可能会接收到 PWM 信号。

### 8.4.2 低功耗睡眠模式

DRV8220 支持低功耗睡眠模式，以在驱动器未工作时减少  $VM$  的电流消耗。在低功耗睡眠模式下，器件消耗的电流最少，由  $I_{VMQ}$  表示。在 DSG 封装中有两种方法可以进入低功耗睡眠模式：自动睡眠和使用  $nSLEEP$  引脚。[表 8-8](#) 介绍了如何进入低功耗睡眠模式。DRL 封装型号仅支持自动睡眠模式。

表 8-8. DRV8220 睡眠模式汇总

| 型号  | 输入引脚状态                    | OUT1                | OUT2                | 说明                                                                                                    |
|-----|---------------------------|---------------------|---------------------|-------------------------------------------------------------------------------------------------------|
| DRL | $IN1 = IN2 = 0$           | 高阻态                 | 高阻态                 | <b>PWM 接口自动睡眠：</b> 进入该状态后，输出将被禁用。器件将保持工作模式 $t_{SLEEP}$ 时间，然后进入低功耗模式。                                  |
| DSG | $MODE = 0, IN1 = IN2 = 0$ | 高阻态                 | 高阻态                 | <b>PH/EN 接口自动睡眠：</b> 进入该状态后，通过接通低侧 FET，两个输出都进入制动模式。器件将保持此状态 $t_{SLEEP}$ 时间，然后进入低功耗模式。处于低功耗模式后，输出将被禁用。 |
|     | $MODE = 1, EN = 0$        | $L \rightarrow$ 高阻态 | $L \rightarrow$ 高阻态 |                                                                                                       |
|     | $nSLEEP = 0$              | 高阻态                 | 高阻态                 | <b>睡眠引脚：</b> 当 $nSLEEP$ 引脚变为低电平时，输出被禁用，且器件立即进入低功耗睡眠模式。                                                |

当输入引脚转为表 8-8 中所述状态之外的其他状态时，器件将返回运行模式。要将器件从自动睡眠模式唤醒， $INx$  引脚或  $EN$  引脚（取决于  $MODE$  状态和封装型号）必须设置为高电平超过  $t_{WAKE}$  时间，然后才能接收 PWM 输入信号。使用  $nSLEEP$  引脚时， $nSLEEP$  必须设置为高电平超过  $t_{WAKE}$  时间且  $INx$  或  $EN$  引脚不得处于自动睡眠状态。

在 DSG 封装中，TI 建议在 PWM 或 PH/EN 接口模式下使用自动睡眠时将  $nSLEEP$  引脚连接到逻辑电源轨。对于微控制器控制  $nSLEEP$  的应用，设计人员必须确保在  $VM > V_{UVLO}$  时  $nSLEEP$  不悬空。这可能会导致意外输出，具体取决于  $MODE$ 、 $IN1/PH$  和  $IN2/EN$  引脚的状态。如果系统中可能出现这种情况，TI 建议在  $nSLEEP$  上使用  $100k\Omega$  下拉电阻。

### 8.4.3 故障模式

DRV8220 在遇到故障时会进入故障模式。这可以保护器件和输出负载。故障模式下的器件行为取决于故障条件，如[节 8.3.3](#) 中所述。一旦满足恢复条件，器件就会离开故障模式并重新进入工作模式。[表 8-9](#) 总结了故障条件、响应和恢复。

表 8-9. DRV8220 故障条件汇总

| 故障            | 条件                  | H 桥 | 恢复                        |
|---------------|---------------------|-----|---------------------------|
| 欠压锁定 ( UVLO ) | $V_M < V_{UVLO}$ 下降 | 禁用  | $V_M > V_{UVLO}$ 上升       |
| 过流 ( OCP )    | $I_{OUT} > I_{OCP}$ | 禁用  | $t_{RETRY}$               |
| 热关断 ( TSD )   | $T_J > T_{TSD}$     | 禁用  | $T_J < T_{TSD} - T_{HYS}$ |

## 9 应用和实施

### 备注

以下应用部分中的信息不适用于 TI 组件规范，TI 不保证其准确性和完整性。TI 的客户应负责确定组件对其实现的适合性。客户应验证并测试其设计实现，以确认系统功能。

### 9.1 应用信息

DRV8220 可用于需要半桥或 H 桥功率级配置的各种应用。常见的应用示例包括有刷直流电机、电磁阀、双稳态闭锁继电器和传动器。这些器件还可以驱动许多常见的无源负载，例如 LED、电阻元件、继电器等。本部分重点介绍 DRV8220 的一些应用示例。

### 9.2 典型应用

#### 9.2.1 全桥驱动

DRV8220 的典型应用是通过将输出作为全桥或 H 桥配置来双向（正向和反向）驱动有刷直流电机或单线圈闭锁继电器。图 9-1 和图 9-2 显示了使用 PWM 接口驱动电机的每个封装型号的示例。图 9-3 显示了一个使用 PWM 接口驱动单线圈闭锁继电器的示例。图 9-4 显示了一个使用 PH/EN 接口驱动电机的示例。



图 9-1. 用于 DRL 封装的 PWM 接口电机驱动应用



图 9-2. 用于 DSG 封装的 PWM 接口电机驱动应用



图 9-3. PWM 接口单线圈闭锁继电器应用



图 9-4. PH/EN 接口电机驱动应用

#### 9.2.1.1 设计要求

表 9-1 列出了典型用例所需的参数。

表 9-1. 系统设计要求

| 设计参数        | 基准          | 示例值   |
|-------------|-------------|-------|
| 电机电源电压      | $V_M$       | 11V   |
| 微控制器电源电压    | $V_{CC}$    | 3.3V  |
| 目标电机 RMS 电流 | $I_{motor}$ | 300mA |
| 目标继电器电流     | $I_{relay}$ | 50mA  |

### 9.2.1.2 详细设计过程

#### 9.2.1.2.1 电源电压

适当的电源电压取决于负载（电机、螺线管、继电器等）的额定值。如果使用有刷直流电机，电源电压将影响所需的 RPM。更高的电压可使有刷直流电机更快地旋转，同时将相同的 PWM 占空比应用于功率 FET。更高的电压也会增加通过电机、螺线管或继电器的感应绕组的电流变化率。

#### 9.2.1.2.2 控制接口

节 8.3.2.1 介绍了 PWM 控制接口，具体取决于所选的封装。TI 建议将 MODE 引脚直接连接到 GND 网络，如图 9-2 中所示。但是，如果应用中需要其他接口状态，可以将 MODE 引脚连接到 GPIO 引脚，以在运行期间选择其他接口选项。自动睡眠特性可实现仅使用两个引脚对电机和低功耗模式进行双向控制。这样就不需要使用另一个 GPIO 来控制睡眠引脚。图 9-5 和图 9-6 显示了使用 PWM 接口驱动电机的波形示例。

图 9-7 和图 9-8 显示了使用 PWM 接口驱动单线圈继电器的波形示例。继电器可以在正向/反向状态和制动/滑行状态之间驱动，如图所示。

节 8.3.2.2 介绍了 PH/EN 控制接口。将 MODE 引脚连接到微控制器电源可选择 PH/EN 接口。通过仅切换 EN 引脚，PH/EN 模式有助于减少电机驱动所需的微控制器 PWM 发生器的数量。PH 引脚通过此接口控制电机驱动的方向。如果 EN 保持低电平超过  $t_{SLEEP}$ ，器件将进入睡眠模式。

#### 9.2.1.2.3 低功耗运行

节 8.4.2 介绍了如何进入低功耗睡眠模式。进入睡眠模式时，TI 建议将所有输入设置为逻辑低电平，以最大限度地降低系统功耗。

#### 9.2.1.3 应用曲线



A. 通道 1 = IN1      通道 2 = IN2      通道 3 = OUT1      通道 4 = OUT2

图 9-5. 具有 50% 占空比、INx 和 OUTx 电压的电机的  
PWM 驱动



A. 通道 1 = IN1      通道 2 = 电机电流      通道 3 = OUT1  
通道 4 = OUT2

图 9-6. 具有 50% 占空比、信号和电机电流的电机的  
PWM 驱动



A. 通道 1 = IN1 通道 2 = IN2 通道 3 = V<sub>OUT1</sub>  
通道 4 = V<sub>OUT2</sub> 通道 6 = 继电器开 通道 7 = 继电器线  
关 圈电流



A. 通道 1 = IN1 通道 2 = IN2 通道 3 = V<sub>OUT1</sub>  
通道 4 = V<sub>OUT2</sub> 通道 6 = 继电器开 通道 7 = 继电器线  
关 圈电流

图 9-7. 驱动模式为“正向 → 滑行 → 反向 → 滑行”的单线圈闭锁继电器的 PWM 驱动

图 9-8. 驱动模式为“正向 → 制动 → 反向 → 制动”的单线圈闭锁继电器的 PWM 驱动

### 9.2.2 半桥驱动

通过让 MODE 引脚悬空，可以将 DRV8220 配置为半桥模式。在此模式下，器件输出可用作低侧或高侧驱动器。这可使器件驱动各种负载，例如单向（仅在一个方向上）一个或两个电机、螺线管、阀门和继电器。图 9-9 显示了用作 OUT1 上的低侧驱动器和 OUT2 上的高侧驱动器的器件。两个负载也可以从高侧或低侧驱动。通过将 INx 引脚和 OUTx 引脚连接在一起（如图 9-10 和图 9-11 中所示），该器件可以用一半的 R<sub>DS(on)</sub> 驱动单个负载。这可以满足更大的电流要求。这种配置称为“并行半桥模式”。

在半桥模式下，半桥中的其他 FET 和体二极管将在 PWM 占空比关闭期间再循环续流电流，因此不需要额外的外部二极管。



图 9-9. 半桥模式用作两个负载的高侧和低侧驱动器



图 9-10. 半桥模式用作输出并联的高侧驱动器



图 9-11. 半桥模式用作输出并联的低侧驱动器

#### 9.2.2.1 设计要求

表 9-2 列出了图 9-9 中所示用例所需的参数。

表 9-2. 系统设计要求

| 设计参数     | 基准         | 示例值              |
|----------|------------|------------------|
| 负载电源电压   | $V_M$      | 12V              |
| 微控制器电源电压 | $V_{MCU}$  | 3.3V             |
| 最大阀门电流   | $I_{OUT1}$ | 100mA 脉冲持续 100ms |
| 最大泵电流    | $I_{OUT2}$ | 600mA , RMS      |

### 9.2.2.2 详细设计过程

#### 9.2.2.2.1 电源电压

适当的电源电压取决于负载的额定值。

#### 9.2.2.2.2 控制接口

节 8.3.2.3 介绍了 DSG 封装的半桥控制接口。

#### 9.2.2.2.3 低功耗运行

将 nSLEEP 设为 0V 会使 DRV8220 在半桥模式下睡眠。节 8.4.2 详细介绍如何进入低功耗睡眠模式。进入睡眠模式时，TI 建议将所有输入设置为逻辑低电平，以最大限度地降低系统功耗。要在半桥模式下唤醒 DRV8220，请将 nSLEEP 置于高电平，然后设置 IN1 或 IN2 在保持高电平超过  $t_{WAKE}$  之后，再返回低电平或发送 PWM 信号。图 9-16 和图 9-17 显示了此唤醒过程。

为了最大限度地减少流入 OUTx 引脚的泄漏电流（尤其是在电池供电的应用中），请将负载从 OUTx 连接到 GND。如前所述，也可以将负载从 OUTx 连接到 VM，但当其被禁用时可能会有少许漏电流流入 OUTx。如果负载以 H 桥配置连接，预计不会出现泄漏电流。

#### 9.2.2.3 应用曲线

下图显示了半桥模式下高侧和低侧驱动的波形示例。图 9-12 和图 9-13 显示了使用高侧和低侧驱动来单向驱动电机的示例波形。图 9-14 和图 9-15 显示了使用高侧和低侧驱动来驱动螺线管的示例波形。图 9-16 和图 9-17 显示了当 OUTx 引脚并联在一起以创建单个半桥时，使用高侧和低侧驱动来驱动电机的示例。



A. 通道 1 = IN2 通道 2 = V<sub>OUT2</sub> 通道 4 = 电机电流

图 9-12. 使用高侧 FET 在具有 50% 占空比的半桥模式下驱动电机



A. 通道 1 = IN2 通道 2 = V<sub>OUT2</sub> 通道 4 = 电机电流

图 9-13. 使用低侧 FET 在具有 50% 占空比的半桥模式下驱动电机



A. 通道 1 = IN1 通道 2 = V<sub>OUT1</sub> 通道 4 = 螺线管电  
流

图 9-14. 使用高侧 FET 在半桥模式下驱动螺线管



A. 通道 1 = IN1 通道 2 = V<sub>OUT1</sub> 通道 4 = 螺线管电  
流

图 9-15. 使用低侧 FET 在半桥模式下驱动螺线管



A. 通道 1 = IN1, IN2 通道 2 = V<sub>nSLEEP</sub> 通道 3 = V<sub>OUT</sub>  
(并联)  
通道 8 = 电机电流

图 9-16. 使用高侧 FET 在并联半桥模式下驱动电机



A. 通道 1 = IN1, IN2 通道 2 = V<sub>nSLEEP</sub> 通道 3 = V<sub>OUT</sub>  
(并联)  
通道 8 = 电机电流

图 9-17. 使用低侧 FET 在并联半桥模式下驱动电机

### 9.2.3 双线圈继电器驱动

PWM 接口也可用于驱动双线圈闭锁继电器。本部分中的图显示了示例原理图。



图 9-18. 双线圈继电器驱动 , DSG 封装



图 9-19. 双线圈继电器驱动 , DRL 封装

#### 9.2.3.1 设计要求

表 9-3 提供了双线圈继电器应用的示例要求。

表 9-3. 系统设计要求

| 设计参数     | 基准                   | 示例值              |
|----------|----------------------|------------------|
| 电机电源电压   | $V_M$                | 12V              |
| 微控制器电源电压 | $V_{CC}$             | 3.3V             |
| 继电器电流    | $I_{OUT1}, I_{OUT2}$ | 500mA 脉冲持续 100ms |

### 9.2.3.2 详细设计过程

#### 9.2.3.2.1 电源电压

适当的电源电压取决于负载的额定值。

#### 9.2.3.2.2 控制接口

PWM 接口可用于驱动双线圈继电器。节 8.3.2.1 介绍了 PWM 控制接口。图 9-20 和图 9-21 显示了使用 PWM 接口的驱动双线圈继电器的原理图和时序图。



图 9-20. 由 OUTx H 桥驱动的双线圈继电器原理图



图 9-21. 使用 PWM 接口的驱动双线圈继电器时序图

表 9-4 显示了 PWM 接口的逻辑表。此表中的描述反映了输入和输出状态如何驱动双线圈继电器。当线圈 1 被驱动时（OUT1 电压在 GND 处），OUT2 处的电压将转到 VM。由于继电器的中心抽头也位于 VM，因此没有电流过线圈 2。驱动线圈 2 也是如此；线圈 1 短接到 VM。高侧 FET 的体二极管起到续流二极管的作用，因此不需要额外的外部二极管。图 9-22 显示了此应用的示波器描述。

表 9-4. 双线圈继电器驱动 PWM 控制表

| IN1 | IN2 | OUT1 | OUT2 | 说明                           |
|-----|-----|------|------|------------------------------|
| 0   | 0   | 高阻态  | 高阻态  | 输出禁用 (H 桥高阻抗)                |
| 0   | 1   | L    | H    | 驱动线圈 1                       |
| 1   | 0   | H    | L    | 驱动线圈 2                       |
| 1   | 1   | L    | L    | 驱动线圈 1 和线圈 2 (双线圈锁存继电器的无效状态) |

#### 9.2.3.2.3 低功耗运行

节 8.4.2 介绍了如何进入低功耗睡眠模式。进入睡眠模式时，TI 建议将所有输入设置为逻辑低电平，以最大限度地降低系统功耗。

为了最大限度地减少流入 OUTx 引脚的泄漏电流（尤其是在电池供电的应用中），请将负载从 OUTx 连接到 GND。如前一部分中所示，也可以将负载从 OUTx 连接到 VM，但当其被禁用时可能会有少许漏电流流入 OUTx。

### 9.2.3.3 应用曲线



图 9-22. 双线圈继电器的 PWM 驱动

### 9.2.4 电流检测

GND 引脚上的一个小分流电阻器可以将电流检测信息提供回微控制器 ADC。微控制器可以使用此信息来检测电机负载情况，例如失速。图 9-23 显示了使用 DRL 封装的示例原理图。如果需要更好的电流检测动态范围，可以添加一个放大器，如图 9-24 中所示。

可以将 DSG 散热焊盘连接到电路板接地网络或 GND 引脚/检测信号网络。



图 9-23. DRL 封装中 DRV8220 的 GND 引脚上的分流电阻器



图 9-24. 电流检测放大器示例

#### 9.2.4.1 设计要求

表 9-5 提供了电流检测应用的示例要求。

表 9-5. 系统设计要求

| 设计参数               | 基准                               | 示例值    |
|--------------------|----------------------------------|--------|
| 电机电源电压             | $V_M$                            | 12V    |
| 微控制器电源电压           | $V_{CC}$                         | 3.3V   |
| $R_{SENSE}$ 上的最大电压 | $V_{SENSE}$                      | 150 mV |
| 电机 RMS 电流          | $I_{OUT1}, I_{OUT2}$             | 500mA  |
| 电机失速电流             | $I_{OUT1,stall}, I_{OUT2,stall}$ | 1A     |

#### 9.2.4.2 详细设计过程

#### 9.2.4.2.1 分流电阻器大小调整

**INx** 引脚的绝对最大额定值设置分流电阻器上的最大电压。如果 **INx** 引脚上的信号电平低（以电路板接地为参考），则 **INx** 引脚相对于 **GND** 引脚电压处于负电压。这会将最大检测电压/**GND** 引脚电压设置为 0.5V。图 9-25 显示了相对引脚电压。



图 9-25. 使用电流检测电阻器的相对于电路板接地的引脚电压

此示例使用 150mV 作为最大  $V_{SENSE}$ ，该值小于 0.5V，并提供一定的安全或误差裕度。通过电机的最大电流将是失速电流，在本例中为 1A。借助此信息，可根据以下等式计算检测电阻  $R_{SENSE}$ 。

$$R_{SENSE} = V_{SENSE}/I_{STALL} = 0.15/1 = 0.15 \Omega \quad (1)$$

由于器件的 GND 引脚电压会随着通过检测电阻的电流而变化，因此设计人员还必须确保逻辑引脚满足  $V_{IL}$  和  $V_{IH}$  参数，MODE 引脚满足  $V_{TIL}$ 、 $V_{TIZ}$  和  $V_{TIH}$  参数，且电源保持在  $V_{UVLO}$  以上，以便正常运行。

#### 9.2.4.2.2 RC 滤波器

图 9-23 中显示的 RC 滤波器用于过滤噪声和来自感应信号的瞬变。TI 建议使用  $R_{FILTER} = 1k\Omega$  和  $C_{FILTER} = 100nF$ 。可以根据具体的系统条件选择不同的值。

### 9.3 电流能力和热性能

此驱动器的输出电流和功率损耗能力在很大程度上取决于 PCB 设计和外部系统条件。本部分提供了一些用于计算这些值的指导。

#### 9.3.1 功率耗散和输出电流能力

该器件的总功耗由三个主要部分组成：静态电源电流耗散 ( $P_{VM}$ )、功率 MOSFET 开关损耗 ( $P_{SW}$ ) 及功率 MOSFET  $R_{DS(on)}$  (导通) 损耗 ( $P_{RDS}$ )。虽然其他因素可能会造成额外的功率损耗，但与这三个主要因素相比，其他因素通常并不重要。

$$P_{TOT} = P_{VM} + P_{SW} + P_{RDS} \quad (2)$$

可以根据标称电机电源电压 ( $V_{VM}$ ) 和  $I_{VM}$  运行模式电流规格来计算  $P_{VM}$ 。

$$P_{VM} = V_{VM} \times I_{VM} \quad (3)$$

$$P_{VM} = 16.8mW = 12V \times 1.4mA \quad (4)$$

可以根据标称电机电源电压 ( $V_{VM}$ )、平均输出电流 ( $I_{RMS}$ )、开关频率 ( $f_{PWM}$ ) 以及器件输出上升 ( $t_{RISE}$ ) 和下降 ( $t_{FALL}$ ) 时间规格来计算  $P_{SW}$ 。

$$P_{SW} = P_{SW\_RISE} + P_{SW\_FALL} \quad (5)$$

$$P_{SW\_RISE} = 0.5 \times V_M \times I_{RMS} \times t_{RISE} \times f_{PWM} \quad (6)$$

$$P_{SW\_FALL} = 0.5 \times V_M \times I_{RMS} \times t_{FALL} \times f_{PWM} \quad (7)$$

$$P_{SW\_RISE} = 9mW = 0.5 \times 12V \times 0.5A \times 150ns \times 20kHz \quad (8)$$

$$P_{SW\_FALL} = 9mW = 0.5 \times 12V \times 0.5A \times 150ns \times 20kHz \quad (9)$$

$$P_{SW} = 18mW = 9mW + 9mW \quad (10)$$

可以根据器件  $R_{DS(on)}$  和平均输出电流 ( $I_{RMS}$ ) 来计算  $P_{RDS}$ 。

$$P_{RDS} = I_{RMS}^2 \times (R_{DS(ON)_{HS}} + R_{DS(ON)_{LS}}) \quad (11)$$

$R_{DS(ON)}$  与器件温度密切相关。假设器件结温为 85°C，根据标称温度数据， $R_{DS(on)}$  可增加约 1.5 倍。下面的计算显示了此降额系数。或者，[节 7.6](#) 部分显示了绘制  $R_{DS(on)}$  随温度变化的曲线。

$$P_{RDS} = 375mW = (0.5A)^2 \times (500m\Omega \times 1.5 + 500m\Omega \times 1.5) \quad (12)$$

根据上面的示例计算，下面的表达式计算了器件的总预期功耗。

$$P_{TOT} = P_{VM} + P_{SW} + P_{RDS} \quad (13)$$

$$P_{TOT} = 410mW = 16.8mW + 18mW + 375mW \quad (14)$$

可以使用  $P_{TOT}$ 、器件环境温度 ( $T_A$ ) 和封装热阻 ( $R_{\theta JA}$ ) 来计算驱动器的结温。 $R_{\theta JA}$  的值在很大程度上依赖于 PCB 设计以及器件周围的铜散热器性能。[节 9.3.2](#) 更详细地介绍了这种依赖性。

$$T_J = (P_{TOT} \times R_{\theta JA}) + T_A \quad (15)$$

$$T_J = 124^\circ C = (0.410W \times 94.7 \text{ } ^\circ C/W) + 85^\circ C \quad (16)$$

对于所有系统工作条件，器件结温应保持在其绝对最大额定值以下。本部分中的计算提供了对结温的合理估计。然而，其他基于系统运行过程中温度测量的方法更加现实和可靠。可以在[节 9.3.2](#) 和[节 12.1.1](#) 中找到有关电机驱动器电流额定值和功耗的其他信息。

### 9.3.2 热性能

数据表指定的结至环境热阻  $R_{\theta JA}$  主要用于比较各种驱动器或者估算热性能。不过，实际系统性能可能比此值更好或更差，具体情况取决于 PCB 层叠、布线、过孔数量以及散热焊盘周围的铜面积。驱动器驱动特定电流的时间长度也会影响功率耗散和热性能。本节将介绍如何设计稳态和瞬态温度条件。

本节中的数据是按如下条件仿真得出的：

#### WSON ( DSG 封装 )

- 2 层 PCB，标准 FR4，1oz ( 35mm 覆铜厚度 ) 或 2oz 覆铜厚度。散热过孔仅存在于散热焊盘下方 ( 2 个过孔，1.2mm 间距，0.3mm 直径，0.025mm 铜镀层 )。
  - 顶层：DRV8220 WSON 封装尺寸和铜平面散热器。顶层铜面积在模拟中有所不同。
  - 底层：接地层通过 DRV8220 散热焊盘下方的过孔进行热连接。底层铜面积随顶层铜面积而变化。
- 4 层 PCB，标准 FR4。外侧平面具有 1oz ( 35mm 覆铜厚度 ) 或 2oz 覆铜厚度。内侧平面保持在 1oz。散热过孔仅存在于散热焊盘下方 ( 2 个过孔，1.2mm 间距，0.3mm 直径，0.025mm 铜镀层 )。
  - 顶层：DRV8220 WSON 封装尺寸和铜平面散热器。顶层铜面积在模拟中有所不同。
  - 中间层 1：GND 平面通过过孔热连接到 DRV8220 焊盘。接地平面的面积为 74.2mm x 74.2mm。
  - 中间层 2：电源平面，无热连接。电源平面的面积为 74.2mm x 74.2mm。
  - 底层：带有小型铜焊盘的信号层位于 DRV8220 下方，通过从顶部平面和内部 GND 平面拼接进行热连接。底层热焊盘的尺寸与封装相同 ( 2 mm x 2 mm )。虽然顶部铜平面的尺寸并不固定，但底部焊盘的尺寸保持不变。

图 9-26 显示了 HTSSOP 封装的模拟电路板示例。[表 9-6](#) 显示了每次仿真时使用的不同板尺寸。



图 9-26. WSON PCB 模型顶层

表 9-6. 用于 16 引脚 PWP 封装的尺寸 A

| 铜面积 ( mm <sup>2</sup> ) | 尺寸 A ( mm ) |
|-------------------------|-------------|
| 2                       | 15.11       |
| 4                       | 20.98       |
| 8                       | 29.27       |
| 16                      | 40.99       |

### SOT ( DRL 封装 )

- 2 层 PCB，标准 FR4，1oz ( 35mm 覆铜厚度 ) 或 2oz 覆铜厚度。散热过孔仅存在于封装尺寸下方 ( 2 个过孔，1.2mm 间距，0.3mm 直径，0.025mm 铜镀层 )。
  - 顶层：DRV8220 SOT 封装尺寸和铜平面散热器。顶层铜面积在模拟中有所不同。
  - 底层：接地层通过 DRV8220DRL 封装尺寸下的过孔进行热连接。底层铜面积随顶层铜面积而变化。
- 4 层 PCB，标准 FR4。外侧平面具有 1oz ( 35mm 覆铜厚度 ) 或 2oz 覆铜厚度。内侧平面保持在 1oz。散热过孔仅存在于 DRV8220DRL 封装尺寸下方 ( 2 个过孔，1.2mm 间距，0.3mm 直径，0.025mm 铜镀层 )。
  - 顶层：DRV8220 SOT 封装尺寸和铜平面散热器。顶层铜面积在模拟中有所不同。
  - 中间层 1：GND 平面通过过孔在 DRV8220DRL 封装尺寸下进行热连接。接地平面的面积为 74.2mm x 74.2mm。
  - 中间层 2：电源平面，无热连接。电源平面的面积为 74.2mm x 74.2mm。
  - 底层：带有小型铜焊盘的信号层位于 DRV8220DRL 下方，通过从顶部平面和内部 GND 平面拼接进行热连接。底层热焊盘的尺寸与封装相同 ( 1.2 mm x 1.6 mm )。虽然顶部铜平面的尺寸并不固定，但底部焊盘的尺寸保持不变。

图 9-27 显示了 HTSSOP 封装的模拟电路板示例。表 9-7 显示了每次仿真时使用的不同板尺寸。



图 9-27. SOT PCB 模型顶层

表 9-7. 用于 16 引脚 PWP 封装的尺寸 A

| 铜面积 ( mm <sup>2</sup> ) | 尺寸 A ( mm ) |
|-------------------------|-------------|
| 2                       | 15.11       |
| 4                       | 20.98       |
| 8                       | 29.27       |
| 16                      | 40.99       |

### 9.3.2.1 稳态热性能

“稳态”条件假设电机驱动器使用恒定 RMS 电流运行很长一段时间。本部分中的图显示了  $R_{\theta JA}$  和  $\Psi_{JB}$  ( 结至电路板特征参数 ) 的变化 , 这些变化取决于铜面积、覆铜厚度和 PCB 层数。铜面积越大、层数越多、铜平面越厚 ,  $R_{\theta JA}$  和  $\Psi_{JB}$  就越小 , 表明 PCB 布局的热性能越强。



图 9-28. WSON、PCB 结至环境热阻与铜面积



图 9-29. WSON、结至电路板特征参数与铜面积



图 9-30. SOT、PCB 结至环境热阻与铜面积



图 9-31. SOT、结至电路板特征参数与铜面积

### 9.3.2.2 瞬态热性能

电机驱动器可能会遇到不同的瞬态驱动条件，导致在短时间内出现大电流流过。这些条件可能包括

- 转子最初静止时电机启动。
- 某个电机输出的电源或接地短路且触发过流保护时的故障条件。
- 短暂为电机或电磁阀加电，然后断电。

对于这些瞬态情况，驱动持续时间是除了铜面积和厚度之外影响热性能的另一个因素。在瞬态情况下，热阻抗参数 ( $Z_{thJA}$ ) 表示结至环境热性能。本部分中的图显示了 WSON 和 SOT 封装的 1oz 和 2oz 铜布局的模拟热阻抗。这些图表表明，短电流脉冲可实现更佳的热性能。对于较短的驱动时间，器件裸片尺寸和封装决定了热性能。对于更长的驱动脉冲，电路板的布局对热性能的影响更大。这两个图表都显示了随着驱动脉冲持续时间的增加，由于层数和铜面积导致的热阻抗分裂曲线。可以将长脉冲视为稳态性能。



图 9-32. 1oz 铜布局的 WSON 封装结至环境热阻抗



图 9-33. 2oz 铜布局的 WSON 封装结至环境热阻抗



图 9-34. 1oz 铜布局的 SOT 封装结至环境热阻抗



图 9-35. 2oz 铜布局的 SOT 封装结至环境热阻抗

## 10 电源建议

### 10.1 大容量电容

配备合适的局部大容量电容是电机驱动系统设计中的一项重要因素。使用更多的大容量电容通常是有益的，但缺点在于这会增加成本和物理尺寸。

所需的局部大容量电容的容量取决于多种因素，包括：

- 电机或负载所需的最高电流
- 电源的电容和拉电流的能力
- 电源和电机系统之间的寄生电感量
- 可接受的系统电压纹波
- 机制动方法（如果适用）

电源与电机驱动系统之间的电感会限制额定电流与电源之间的变化幅度。如果局部大容量电容太小，系统将对过大的电流需求作出响应，或随电压的变化将其从电机中排除。当使用足够多的大容量电容时，电机电压保持稳定，可以快速提供大电流。

数据表通常会给出建议的最小值，但需要进行系统级测试来确定大小适中的大容量电容。



图 10-1. 系统电源寄生效应示例

## 11 布局

### 11.1 布局指南

由于 DRV8220 器件集成了能够驱动大电流的功率 MOSFET，因此，应特别注意布局设计和外部元件放置。下面提供了一些设计和布局指南。有关布局建议的更多信息，请参阅应用手册 [电机驱动器电路板布局最佳实践](#)。

- 低 ESR 陶瓷电容器应用于 VM-to-GND 旁路电容器。建议使用 X5R 和 X7R 类型的电容器。
- VM 电源电容器应尽可能靠近器件放置，以最大限度减少回路电感。
- VM 电源大容量电容器可以是陶瓷电容器或电解电容器，但也应尽可能靠近器件放置，以最大限度减小回路电感。
- VM、OUT1、OUT2 和 GND 承载着从电源传输到输出，然后重新传回到接地的高电流。对于这些迹线，应使用厚金属布线（如果可行）。
- GND 应直接连接到 PCB 接地平面上。
- 应通过热过孔将器件散热焊盘连接到 PCB 顶层接地平面和内部接地平面（如果可用），以获得最强的 PCB 散热能力。
- 应尽可能扩大连接到散热焊盘的铜平面面积，以确保获得最佳散热效果。

### 11.2 布局示例



图 11-1. 没有过孔的 DRL 封装的简化布局示例



图 11-2. 带实现更好散热的更大铜面积的 DRL 封装的简化布局示例



图 11-3. DSG 封装的简化布局示例

## 12 器件和文档支持

### 12.1 文档支持

#### 12.1.1 相关文档

请参阅如下相关文档：

- 德州仪器 (TI) , [计算电机驱动器的功耗应用报告](#)
- 德州仪器 (TI) , [PowerPAD™ 速成应用报告](#)
- 德州仪器 (TI) , [PowerPAD™ 热增强型封装应用报告](#)
- 德州仪器 (TI) , [了解电机驱动器电流额定值应用报告](#)
- 德州仪器 (TI) , [电机驱动器电路板布局最佳实践应用报告](#)

### 12.2 接收文档更新通知

要接收文档更新通知，请导航至 [ti.com](#) 上的器件产品文件夹。点击 [订阅更新](#) 进行注册，即可每周接收产品信息更改摘要。有关更改的详细信息，请查看任何已修订文档中包含的修订历史记录。

### 12.3 支持资源

[TI E2E™ 支持论坛](#)是工程师的重要参考资料，可直接从专家获得快速、经过验证的解答和设计帮助。搜索现有解答或提出自己的问题可获得所需的快速设计帮助。

链接的内容由各个贡献者“按原样”提供。这些内容并不构成 TI 技术规范，并且不一定反映 TI 的观点；请参阅 TI 的《[使用条款](#)》。

### 12.4 商标

TI E2E™ is a trademark of Texas Instruments.

所有商标均为其各自所有者的财产。

### 12.5 Electrostatic Discharge Caution



This integrated circuit can be damaged by ESD. Texas Instruments recommends that all integrated circuits be handled with appropriate precautions. Failure to observe proper handling and installation procedures can cause damage.

ESD damage can range from subtle performance degradation to complete device failure. Precision integrated circuits may be more susceptible to damage because very small parametric changes could cause the device not to meet its published specifications.

### 12.6 术语表

#### TI 术语表

本术语表列出并解释了术语、首字母缩略词和定义。

## 13 机械、封装和可订购信息

以下页面包含机械、封装和可订购信息。这些信息是指定器件的最新可用数据。数据如有变更，恕不另行通知，且不会对此文档进行修订。如需获取此数据表的浏览器版本，请查阅左侧的导航栏。

## 重要声明和免责声明

TI 提供技术和可靠性数据（包括数据表）、设计资源（包括参考设计）、应用或其他设计建议、网络工具、安全信息和其他资源，不保证没有瑕疵且不做出任何明示或暗示的担保，包括但不限于对适销性、某特定用途方面的适用性或不侵犯任何第三方知识产权的暗示担保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任：(1) 针对您的应用选择合适的 TI 产品，(2) 设计、验证并测试您的应用，(3) 确保您的应用满足相应标准以及任何其他安全、安保或其他要求。这些资源如有变更，恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的应用。严禁对这些资源进行其他复制或展示。您无权使用任何其他 TI 知识产权或任何第三方知识产权。您应全额赔偿因在这些资源的使用中对 TI 及其代表造成的所有索赔、损害、成本、损失和债务，TI 对此概不负责。

TI 提供的产品受 TI 的销售条款 (<https://www.ti.com/legal/termsofsale.html>) 或 [ti.com](http://ti.com) 上其他适用条款/TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。

邮寄地址 : Texas Instruments, Post Office Box 655303, Dallas, Texas 75265

Copyright © 2021, 德州仪器 (TI) 公司

**PACKAGING INFORMATION**

| Orderable part number | Status<br>(1) | Material type<br>(2) | Package   Pins    | Package qty   Carrier | RoHS<br>(3) | Lead finish/<br>Ball material<br>(4) | MSL rating/<br>Peak reflow<br>(5) | Op temp (°C) | Part marking<br>(6) |
|-----------------------|---------------|----------------------|-------------------|-----------------------|-------------|--------------------------------------|-----------------------------------|--------------|---------------------|
| DRV8220DRLR           | Active        | Production           | SOT-5X3 (DRL)   6 | 4000   LARGE T&R      | Yes         | Call TI   Sn                         | Level-1-260C-UNLIM                | -40 to 125   | 8220                |
| DRV8220DRLR.A         | Active        | Production           | SOT-5X3 (DRL)   6 | 4000   LARGE T&R      | Yes         | SN                                   | Level-1-260C-UNLIM                | -40 to 125   | 8220                |
| DRV8220DSGR           | Active        | Production           | WSON (DSG)   8    | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 220                 |
| DRV8220DSGR.A         | Active        | Production           | WSON (DSG)   8    | 3000   LARGE T&R      | Yes         | NIPDAU                               | Level-1-260C-UNLIM                | -40 to 125   | 220                 |

<sup>(1)</sup> **Status:** For more details on status, see our [product life cycle](#).

<sup>(2)</sup> **Material type:** When designated, preproduction parts are prototypes/experimental devices, and are not yet approved or released for full production. Testing and final process, including without limitation quality assurance, reliability performance testing, and/or process qualification, may not yet be complete, and this item is subject to further changes or possible discontinuation. If available for ordering, purchases will be subject to an additional waiver at checkout, and are intended for early internal evaluation purposes only. These items are sold without warranties of any kind.

<sup>(3)</sup> **RoHS values:** Yes, No, RoHS Exempt. See the [TI RoHS Statement](#) for additional information and value definition.

<sup>(4)</sup> **Lead finish/Ball material:** Parts may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead finish/Ball material values may wrap to two lines if the finish value exceeds the maximum column width.

<sup>(5)</sup> **MSL rating/Peak reflow:** The moisture sensitivity level ratings and peak solder (reflow) temperatures. In the event that a part has multiple moisture sensitivity ratings, only the lowest level per JEDEC standards is shown. Refer to the shipping label for the actual reflow temperature that will be used to mount the part to the printed circuit board.

<sup>(6)</sup> **Part marking:** There may be an additional marking, which relates to the logo, the lot trace code information, or the environmental category of the part.

Multiple part markings will be inside parentheses. Only one part marking contained in parentheses and separated by a "~" will appear on a part. If a line is indented then it is a continuation of the previous line and the two combined represent the entire part marking for that device.

**Important Information and Disclaimer:** The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release.

In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis.

## TAPE AND REEL INFORMATION



|    |                                                           |
|----|-----------------------------------------------------------|
| A0 | Dimension designed to accommodate the component width     |
| B0 | Dimension designed to accommodate the component length    |
| K0 | Dimension designed to accommodate the component thickness |
| W  | Overall width of the carrier tape                         |
| P1 | Pitch between successive cavity centers                   |

### QUADRANT ASSIGNMENTS FOR PIN 1 ORIENTATION IN TAPE



\*All dimensions are nominal

| Device      | Package Type | Package Drawing | Pins | SPQ  | Reel Diameter (mm) | Reel Width W1 (mm) | A0 (mm) | B0 (mm) | K0 (mm) | P1 (mm) | W (mm) | Pin1 Quadrant |
|-------------|--------------|-----------------|------|------|--------------------|--------------------|---------|---------|---------|---------|--------|---------------|
| DRV8220DRLR | SOT-5X3      | DRL             | 6    | 4000 | 180.0              | 8.4                | 1.8     | 1.8     | 0.75    | 4.0     | 8.0    | Q3            |
| DRV8220DRLR | SOT-5X3      | DRL             | 6    | 4000 | 180.0              | 8.4                | 2.0     | 1.8     | 0.75    | 4.0     | 8.0    | Q3            |
| DRV8220DSGR | WSON         | DSG             | 8    | 3000 | 180.0              | 8.4                | 2.3     | 2.3     | 1.15    | 4.0     | 8.0    | Q2            |

**TAPE AND REEL BOX DIMENSIONS**


\*All dimensions are nominal

| Device      | Package Type | Package Drawing | Pins | SPQ  | Length (mm) | Width (mm) | Height (mm) |
|-------------|--------------|-----------------|------|------|-------------|------------|-------------|
| DRV8220DRLR | SOT-5X3      | DRL             | 6    | 4000 | 210.0       | 185.0      | 35.0        |
| DRV8220DRLR | SOT-5X3      | DRL             | 6    | 4000 | 210.0       | 185.0      | 35.0        |
| DRV8220DSGR | WSON         | DSG             | 8    | 3000 | 210.0       | 185.0      | 35.0        |

## PACKAGE OUTLINE

**DRL0006A**



## SOT - 0.6 mm max height

## PLASTIC SMALL OUTLINE



4223266/F 11/2024

## NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
  2. This drawing is subject to change without notice.
  3. This dimension does not include mold flash, protrusions, or gate burrs. Mold flash, protrusions, or gate burrs shall not exceed 0.15 mm per side.
  4. Reference JEDEC registration MO-293 Variation UAAD

# EXAMPLE BOARD LAYOUT

DRL0006A

SOT - 0.6 mm max height

PLASTIC SMALL OUTLINE



LAND PATTERN EXAMPLE  
SCALE:30X



SOLDERMASK DETAILS

4223266/F 11/2024

NOTES: (continued)

5. Publication IPC-7351 may have alternate designs.
6. Solder mask tolerances between and around signal pads can vary based on board fabrication site.
7. Land pattern design aligns to IPC-610, Bottom Termination Component (BTC) solder joint inspection criteria.

# EXAMPLE STENCIL DESIGN

DRL0006A

SOT - 0.6 mm max height

PLASTIC SMALL OUTLINE



SOLDER PASTE EXAMPLE  
BASED ON 0.1 mm THICK STENCIL  
SCALE:30X

4223266/F 11/2024

NOTES: (continued)

8. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.
9. Board assembly site may have different recommendations for stencil design.

## GENERIC PACKAGE VIEW

**DSG 8**

**WSON - 0.8 mm max height**

**2 x 2, 0.5 mm pitch**

**PLASTIC SMALL OUTLINE - NO LEAD**

This image is a representation of the package family, actual package may vary.  
Refer to the product data sheet for package details.



4224783/A

# PACKAGE OUTLINE

**DSG0008A**



**WSON - 0.8 mm max height**

PLASTIC SMALL OUTLINE - NO LEAD



4218900/E 08/2022

NOTES:

1. All linear dimensions are in millimeters. Any dimensions in parenthesis are for reference only. Dimensioning and tolerancing per ASME Y14.5M.
2. This drawing is subject to change without notice.
3. The package thermal pad must be soldered to the printed circuit board for thermal and mechanical performance.

# EXAMPLE BOARD LAYOUT

DSG0008A

WSON - 0.8 mm max height

PLASTIC SMALL OUTLINE - NO LEAD



LAND PATTERN EXAMPLE

SCALE:20X



SOLDER MASK DETAILS

4218900/E 08/2022

NOTES: (continued)

4. This package is designed to be soldered to a thermal pad on the board. For more information, see Texas Instruments literature number SLUA271 ([www.ti.com/lit/slua271](http://www.ti.com/lit/slua271)).
5. Vias are optional depending on application, refer to device data sheet. If any vias are implemented, refer to their locations shown on this view. It is recommended that vias under paste be filled, plugged or tented.

# EXAMPLE STENCIL DESIGN

DSG0008A

WSON - 0.8 mm max height

PLASTIC SMALL OUTLINE - NO LEAD



SOLDER PASTE EXAMPLE  
BASED ON 0.125 mm THICK STENCIL

EXPOSED PAD 9:  
87% PRINTED SOLDER COVERAGE BY AREA UNDER PACKAGE  
SCALE:25X

4218900/E 08/2022

NOTES: (continued)

6. Laser cutting apertures with trapezoidal walls and rounded corners may offer better paste release. IPC-7525 may have alternate design recommendations.

## 重要通知和免责声明

TI“按原样”提供技术和可靠性数据（包括数据表）、设计资源（包括参考设计）、应用或其他设计建议、网络工具、安全信息和其他资源，不保证没有瑕疵且不做出任何明示或暗示的担保，包括但不限于对适销性、与某特定用途的适用性或不侵犯任何第三方知识产权的暗示担保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任：(1) 针对您的应用选择合适的 TI 产品，(2) 设计、验证并测试您的应用，(3) 确保您的应用满足相应标准以及任何其他安全、安保法规或其他要求。

这些资源如有变更，恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的相关应用。严禁以其他方式对这些资源进行复制或展示。您无权使用任何其他 TI 知识产权或任何第三方知识产权。对于因您对这些资源的使用而对 TI 及其代表造成的任何索赔、损害、成本、损失和债务，您将全额赔偿，TI 对此概不负责。

TI 提供的产品受 [TI 销售条款](#))、[TI 通用质量指南](#) 或 [ti.com](#) 上其他适用条款或 TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。除非德州仪器 (TI) 明确将某产品指定为定制产品或客户特定产品，否则其产品均为按确定价格收入目录的标准通用器件。

TI 反对并拒绝您可能提出的任何其他或不同的条款。

版权所有 © 2025 , 德州仪器 (TI) 公司

最后更新日期 : 2025 年 10 月