

# 具有低功耗低成本性能的 PCB 罗氏线圈与积分电路设计

Wiky Liao / Kevin Zhang

South China OEM Team

#### 摘要

PCB 罗氏线圈以其响应速度快、线性度优良、成本低等特点,在交变大电流场合中得到了广泛应用,如交流电机控制、扶梯、架空线和电缆等。由于罗氏线圈的输出信号是原始电流的微分,因此需要搭配设计积分电路。本文详细介绍了 PCB 罗氏线圈的工作原理及设计要点,并以 TI 运放 OPA2333 设计出高性能积分电路,可帮助客户快速设计出符合应用需求的 PCB 罗氏线圈电流检测方案。

# 目录

| 1 罗氏线圈                  | 3  |
|-------------------------|----|
| 1.1 罗氏线圈简介              | 3  |
| 1.2 罗氏线圈工作原理            | 3  |
| 1.3 PCB 罗氏线圈设计要点        | 4  |
| 1.3.1 匝数限制              | 4  |
| 1.3.2 合理利用空间            | 5  |
| 2 积分电路设计                | 6  |
| <b>2.1</b> 理想积分电路的不足及改进 | 6  |
| 2.2 积分电路运放选型            | 7  |
| 2.3 单电源积分电路设计           | 8  |
| 2.4 高性能积分电路注意事项         | 9  |
| 2.4.1 偏置校正              | 9  |
| 2.4.2 高频故障分量的测量         | 9  |
| 2.4.3 低频相位校正            | 10 |
| 3 系统测试                  | 11 |
| 3.1 性能测试                | 11 |
| <b>3.2</b> 性能测试误差分析与改进  | 13 |
| 3.3 干扰测试                | 13 |
| <b>3.4</b> 干扰测试误差分析与改进  | 14 |
| 4 参考文献                  | 14 |



# 图

| Figure 1 左图为罗氏线圈结构简图。右图为 PCB 罗氏线圈 Lavout       | 3      |
|------------------------------------------------|--------|
| Figure 2 罗氏线圈分析模型,左图为俯视图,右图为剖视图                | 3      |
| Figure 3 币数计管模型                                | 4      |
| Figure 4 增加小线而后的罗氏线圈                           | 5      |
| Figure 5 左图为理相和公由数的盾理图 左图为和公输出由压波形             | 5      |
| Figure 5 在图为理态依万电时的原理图,有图为依万相由电压仅序             | 0<br>6 |
| Figure 0 你们电时开联电阻口住能力机                         | 0<br>7 |
| Figure 7 开联电阻归恢 <b>尔电</b> 龄切具 <b>波</b> 形       | 1      |
| FIGURE 8 UPA2333 积分电路且流伤具                      | 8      |
| Figure 9                                       | 8      |
| Figure 10 单电源积分电路仿真波形                          | 9      |
| Figure 11 偏置校正电路及 DC 仿真结果                      | 9      |
| Figure 12 高频故障分量测量电路                           | 10     |
| Figure 13 反相积分电路仿真波形相位分析                       | 10     |
| Figure 14 左图为有源相位校正,右图为无源相位校正                  | 11     |
| Figure 15 工频应用场合的单电源积分电路原理图                    | 11     |
| Figure 16 左图为测量环境,右图为测量波形(紫色部分为电流,黄色部分为积分输出电压) | 12     |
| Figure 17 输出电压与输入电流的线性拟合                       | 12     |
| Figure 18 左图为无干扰电流测量环境, 右图为有干扰电流测量环境           | 13     |
| Figure 19 左图为无干扰由流下的输出由压波形。右图为有干扰由流下的输出由压波形    | 14     |
|                                                |        |

| 表                    |    |
|----------------------|----|
| Table 1 PCB 罗氏线圈测量数据 |    |
| Table 2 干扰测试数据       | 14 |



## 1 罗氏线圈

#### 1.1 罗氏线圈简介

罗氏线圈是一种非接触式电流传感器,主要分柔性和硬性两大类,PCB 罗氏线圈便属于硬性罗氏 线圈。其结构特点为导线均匀绕在非磁性环形骨架上,形成一个环形线圈,被测电流从线圈中心 穿过,如 Figure 1 所示。



Figure 1 左图为罗氏线圈结构简图,右图为 PCB 罗氏线圈 Layout

## 1.2 罗氏线圈工作原理

假设一根无限长载流导线垂直穿过罗氏线圈中心,导线电流为 l。线圈内径为 a,外径为 b,板厚 为 h, PCB 导线的磁导率为 µ。如 Figure 2 所示。



Figure 2 罗氏线圈分析模型, 左图为俯视图, 右图为剖视图

根据 Biot-Savart 定律, x 处的磁感应强度:

$$B = \mu \frac{I}{2\pi x}$$

(1)

顶层导线与底层导线通过过孔相连,组成1匝,每匝产生的磁通量:

 $\phi = \int_{a}^{b} B \times dS = \int_{a}^{b} B \times (dx \times h) = \frac{\mu \times I \times h}{2\pi} \times \ln \frac{b}{a}$ (2)

根据楞次定律,N匝线圈感应出的电压:

$$V = N \frac{d\phi}{dt} = N \times \frac{\mu \times h}{2\pi} \times \ln \frac{b}{a} \times \frac{dI}{dt} = M \frac{dI}{dt}$$
(3)

式(3)中,M为互感系数。

由式(3)可知,罗氏线圈的输出是一个电压,它与测量的电流呈微分关系,故罗氏线圈仅适用于交流电流测量场合,并且使用中需要搭配积分器。

#### 1.3 PCB 罗氏线圈设计要点

#### 1.3.1 匝数限制

罗氏线圈的主要参数是互感系数 M,它的值主要与匝数、板子厚度、线圈内径和外径有关。其中,受限于 PCB 过孔大小和制造水平,实际上的匝数不可能无穷大,有一定的限制。匝数计算模型如 Figure 3 所示。



Figure 3 匝数计算模型

过孔 V1 和 V2 间的距离:

 $d = a \times sin\theta$ 

(4)

XAS

TRUMENTS

受限于制造水平,这两个相邻过孔间的距离至少应大于3倍焊盘与过孔的直径差,即:

$$d \ge 3 \times (V_p - V_h) \tag{5}$$

其中 Vp 是过孔的焊盘直径, Vh 是过孔直径。

由式(4)和(5)可得出两相连过孔的角度:

$$\theta \ge \sin^{-1}\left[\frac{3 \times (V_p - V_h)}{a}\right] \tag{6}$$

因此 PCB 罗氏线圈的最大匝数:

$$N \le \frac{360}{\theta} = \frac{360}{\sin^{-1}\left[\frac{3 \times (V_p - V_h)}{a}\right]}$$
(7)

一般而言,板子厚度也决定了最小过孔的尺寸,因此在设计线圈前,最好与 PCB 制作厂商确认。

### 1.3.2 合理利用空间

PCB 罗氏线圈一般呈发散式布线,这样在靠近外圈的线匝间将有较大的空隙。因此可以在大线匝 之间增加小线匝,这样在板子尺寸不变的情况下,可以增大线圈的互感系数,如 Figure 4 所示。 设小线匝的内径为 c,外径为 d,则线圈的互感系数:

$$M = M_1 + M_2 = N \times \frac{\mu \times h}{2\pi} \times \left( ln\frac{b}{a} + ln\frac{d}{c} \right) = N \times \frac{\mu \times h}{2\pi} \times ln\frac{bd}{ac}$$
(8)



Figure 4 增加小线匝后的罗氏线圈

在板子尺寸固定的情况下,若需要非常大的互感系数,可以考虑将多个 PCB 罗氏线圈进行首尾串 联,即以 Figure 4 的 J2 输出连接到下一个 PCB 线圈的 J1,实现信号的叠加。



# 2 积分电路设计

### 2.1 理想积分电路的不足及改进

由于罗氏线圈的输出电压是测量电流信号的微分,假若后级没有积分电路,那么只要电流有轻微 的高频分量,就会在线圈输出端感应出较高的电压,从而淹没基波信号。因此后级需要积分电路 对信号进行还原。理想积分电路如 Figure 5 所示。



Figure 5 左图为理想积分电路的原理图,右图为积分输出电压波形

在输入信号的偏置为零时,积分输出后的波形偏置也应该为零。然而由上图可见,积分输出电压的偏置并不为零,并且波形漂移到了电源轨。实际运放工作的时候情况更糟,波形将会在电源轨上产生削波,造成饱和失真或截止失真。其主要原因是目前的运放都不是理想运放,它存在着固有的失调电压 offset。由于没有其他回路, offset 就会对积分电容进行充电,长时间情况下必然导致电容饱和,导致削波。因此需要在积分电容两端并联电阻,给电容提供放电回路,使电路稳定工作,如 Figure 6 所示。并联电阻后,有必要分析电路的积分性能。



Figure 6 积分电路并联电阻后性能分析

在运放的反相输入端,建立起基尔霍夫电流方程:

$$\frac{V_{in}}{R} + \frac{V_{out}}{R_f} + C\frac{dV_{out}}{dt} = 0$$
(9)

式(9)为一阶非线性其次方程, 解之得:

$$V_{out} = C_1 e^{-\frac{t}{R_f C}} - \frac{1}{RC} e^{-\frac{t}{R_f C}} \int V_{in} \times e^{\frac{t}{R_f C}} dt$$
(10)



其中 C1 为常数。假定输入信号 $V_{in} = \cos(\omega t)$ ,则式(10)可化简为:

$$V_{out} = C_1 e^{-\frac{t}{R_f C}} - \frac{1}{\omega R C} \sin(\omega t + \varphi), \quad \varphi = \arctan(\frac{1}{\omega R_f C})$$
(11)

从频域角度,并联电阻后电路的放大倍数:

$$A = \left|\frac{V_{out}}{V_{in}}\right| = \left|\frac{R_f}{R}\right| \frac{1}{j\omega C} = \frac{R_f}{R\sqrt{1 + \omega^2 R_f^2 C^2}}$$
(12)

式(11)和(12)传递了两个重要的信息:

1) 当时间 t 逐渐变大时,输出端电压 Vout 的指数部分 $C_1 e^{-\frac{t}{R_f C}}$ 将逐渐变小,最终完全可以忽略不计; 2) 当 $R_f \gg \frac{1}{\omega C}$ 时,  $\varphi \approx 0^\circ$ ,且放大倍数接近于理想的 $\frac{1}{\omega RC}$ ,此时可认为输出端电压即为输入信号的反相积分。

根据以上分析,积分电路仿真结果如 Figure 7 所示。其中绿色曲线为输入,红色曲线为输出。输出信号在初始阶段受指数因子影响而出现了波动,但最终稳定下来,积分效果很好。





#### 2.2 积分电路运放选型

为了达到较好的积分效果,一般需要将反馈电阻 R<sub>f</sub>选得尽可能大,但并不是越大越好。其主要原因是积分电路对运放 offset 而言是一个同相放大电路,反馈电阻 R<sub>f</sub>过大将导致输出端存在很大的



直流偏置,削弱了积分漂移的抑制能力。因此积分电路内的运放应具有非常小的 offset 值,以保 证输出端的直流电平尽可能低。OPAx333 是 TI 推出的一款具有 Zero Drift 功能的低 offset 运放,内部采用数字校准的方法大幅降低了 offset 和漂移电压,其 offset 最大值仅为 10uV,同时具有低 至 0.05uV/℃ 的漂移,非常适合用于积分电路的设计。Figure 8 进行了 OPA2333 积分电路的直流 仿真,可以看到在反馈电阻是积分电阻 1000 倍的情况下,输出也仅有 2.66mV,性能非常优良。同时 OPAx333 的最大静态电流仅为 25uA,是一款低功耗高性能运算放大器。



#### Figure 8 OPA2333 积分电路直流仿真

#### 2.3 单电源积分电路设计

前述积分电路采用的是双电源积分方案,然而不少客户的应用场合只支持单电源供电,因此有必要设计一类单电源积分电路。参考差分运放的电路结构,设计单电源积分电路如 Figure 9 所示。



#### Figure 9 单电源积分电路

与前述的分析方法类似,假若输入电压 $V_{in} = \cos(\omega t)$ ,则输出电压:

$$V_{out} = V_{ref} + C_1 e^{-\frac{t}{R_f C}} + \frac{1}{\omega R C} \sin(\omega t + \varphi), \quad \varphi = \arctan(\frac{1}{\omega R_f C})$$
(13)

式(13)表明输出电压是输入信号的同相积分,并且有正确的直流偏置 Vref。仿真输出波形如 Figure 10 所示。其中绿色曲线为输入,红色曲线为输出。可见系统的积分性能也很好。



ZHCA710



Figure 10 单电源积分电路仿真波形

### 2.4 高性能积分电路注意事项

#### 2.4.1 偏置校正

由前述电路分析知,输出端的电压偏置存在一定误差,对 OPAx333 运放而言最多只有几个 mV(较差的运放则可能达到数百 mV)。若对输出端的偏置要求较高,则需要重新对偏置进行校正,校正电路位于积分电路的后级,如 Figure 11 所示。由仿真结果可知,输出端 Vout 的直流偏置与预设的 Ref 值之间仅差 27uV,偏置效果非常优秀。同时同相比例电阻 R2 和 R3 可以对信号进一步 地调理,使输出达到满幅。



Figure 11 偏置校正电路及 DC 仿真结果

#### 2.4.2 高频故障分量的测量

在某些应用场合(如 AFCI),用户主要关注的是电流的高频故障分量,以便在故障情况下做出相应 的动作(如切断电路),这时低频段的正常工作电流便显得不那么重要,甚至可以忽略不计。针对这



种应用情况,可以先设置一个高通滤波器,以滤除低频成分。再添加一个放大电路,使高频成分的信号放大,保证积分后的信号足以被监测到,应用电路如 Figure.12 所示。



Figure 12 高频故障分量测量电路

### 2.4.3 低频相位校正

根据前述分析,积分电路存在一定的相角误差,频率越低,相角误差越大。以 Figure 8 中电路为例,在 50Hz 的工作频率下,仿真波形结果如 Figure 13 所示。其中绿色曲线为输入,红色曲线为积分输出。



#### Figure 13 反相积分电路仿真波形相位分析

理论上,对 50Hz 的正弦信号进行反相积分,积分后的波形过零点应滞后于输入信号 90°,在时域 上表现出来的效果就是 b 点滞后 a 点 5ms。然而由 Figure 13 可知, a 和 b 两点间的时间差是 4.7ms,转换成相角后约为 84.6°。也就是说,积分输出波形超前了预期设计约 5.4°相角。一般在 两种场合下需要重点考虑相位的校正问题。一是系统对相位的要求较高,如控制断路器的开合,



相位不准则产生较大电弧,威胁设备和人身安全;二是系统本身的工作频率较低,如对电力企业 而言,工频(50/60 Hz)是主要应用场合,低频带来较大的相角误差。

下面分析相角误差产生机理及校正措施。积分电路的相角误差:

$$\varphi_1 = \arctan(\frac{1}{\omega R_f C}) \tag{14}$$

假若采用了偏置校正电路,也会产生另一个相角误差:

$$\varphi_2 = \arctan(\frac{1}{\omega R_1 C_1}) \tag{15}$$

*φ*<sub>1</sub>和*φ*<sub>2</sub>均产生了超前相角,因此需要一个滞后校正环节来抵消,如 Figure 14 所示。相位校正主要分有源和无源两类。有源校正效果最好,不受负载阻抗的影响,但是需要额外添加一颗运放,成本较高;无源校正成本非常低,但是校正的效果受负载阻抗的影响,一般视应用需求决定采用哪类方案。为了保证较好的校正效果,积分电路和低频校正电路的电容尽量选用 COG 或 NPO 系列。



Figure 14 左图为有源相位校正,右图为无源相位校正

# 3 系统测试

## 3.1 性能测试

以工频 50Hz 应用场合为例,设计单电源积分电路如 Figure 15 所示。预期设计目标为输出端电压 与输入电流呈线性变化,比例系数为 52.4。其中罗氏线圈设计参数为 101nH。



Figure 15 工频应用场合的单电源积分电路原理图



(16)

将电流导线垂直穿过 PCB 罗氏线圈,受限于测量设备输出电流较小,故增加了匝数,测量环境及 波形如 Figure16 所示。





Figure 16 左图为测量环境,右图为测量波形(紫色部分为电流,黄色部分为积分输出电压)

由 Figure16 右图可知,输出端电压的波形与电流波形基本吻合,达到了较好的测量效果。测量数 据整理如 Table1 所示。

| 输入电流(RMS)/A | 输出电压(RMS)/mV | 输入电流(RMS)/A | 输出电压(RMS)/mV |
|-------------|--------------|-------------|--------------|
| 0.46        | 20.95        | 2.74        | 124.8        |
| 0.92        | 42.03        | 3.26        | 148.0        |
| 1.39        | 63.02        | 3.68        | 166.8        |
| 1.83        | 83.70        | 4.01        | 185.4        |
| 2.30        | 104.6        | 4.46        | 202.5        |

#### Table 1 PCB 罗氏线圈测量数据

对 Table1 数据进行线性拟合,如 Figure17 所示。结果表明输出电压与输入电流的线性度非常好,近似满足如下关系式:

 $V_{out} = 45.64 \times I$ 



Figure 17 输出电压与输入电流的线性拟合

12



根据理论计算,输出电压与输入电流的关系式为:

$$V_{out} = (N \times I \times \omega \times M) \times \frac{G}{\omega RC} = 47.21 \times I$$
(17)

系数测量结果 45.64 比理论结果 47.21 略小,但误差控制在 5%以内,基本符合预期设计目标。

#### 3.2 性能测试误差分析与改进

测试误差主要由载流导线和线圈的相对位置有关,为了减小误差,一般要求较长的载流导线垂直 穿过罗氏线圈的圆心,并尽可能减小线的弯折。本次测试限制于测量电流较小,因此采用了增大 匝数的办法提高线圈等效互感系数,故载流导线不全部穿过线圈圆心,且存在较大的线缆弯折, 故实测线圈互感系数比理论值小,但差别不大,与设计目标基本吻合。

#### 3.3 干扰测试

罗氏线圈测量电流时,要求被测电流从线圈的中心通孔穿过。然而在实际工作环境中,被测电流 周围一般还有其它交变电流(如三相交流电传输场合)。根据罗氏线圈的工作原理,外围交变电 流也可以在线圈中产生交变磁场,干扰着被测电流。因此分析罗氏线圈对周围电流的抗干扰能力 就显得有必要了。

干扰测试的基本过程是先在无干扰电流情况下,测量输出电压与被测电流之间的对应关系。然后 在被测电流周围(即线圈外)添加干扰电流,检验在同一被测电流下的积分输出电压是否改变。 根据这种设想,罗氏线圈干扰测试的测量环境如 Figure18 所示。



Figure 18 左图为无干扰电流测量环境,右图为有干扰电流测量环境

受限于测量现场无法提供较大的干扰电流,为了达到更好的干扰效果,被测电流不增加匝数,并 使干扰电流与被测电流的大小相当。作为匝数的补偿,在干扰测试中增大了积分电路的放大倍数 (Figure15 中的 R7 改成 100 Ω)。需要说明的是,放大倍数过大会带来一些弊端,如输出端的 offset 变大,以及放大倍数的实际增益与设计值的偏差增大等。故在实际应用环节不宜选用较大的 放大倍数。但在此抗干扰测试中,我们更关注的是在电路固定的情况下,干扰信号对被测信号的 影响,因此较大增益带来的影响不大。

在有无干扰电流情况下,测量到的积分输出电压波形如 Figure19 所示。



Figure 19 左图为无干扰电流下的输出电压波形,右图为有干扰电流下的输出电压波形

进一步将测试数据整理如 Table2 所示。

| 被测电流<br>(RMS)/A | 干扰电流<br>(RMS)/A | 无干扰电流时输出电压<br>(RMS)/mV | 无干扰电流时输出电压<br>(RMS)/mV | 误差 <b>%</b> |
|-----------------|-----------------|------------------------|------------------------|-------------|
| 0.41            | 0.41            | 21.9                   | 20.6                   | -5.9%       |
| 0.82            | 0.81            | 43.1                   | 38.9                   | -9.7%       |
| 1.23            | 1.22            | 65.1                   | 58.5                   | -10.1%      |
| 1.64            | 1.63            | 83.4                   | 78.5                   | -5.9%       |
| 2.06            | 2.04            | 106.1                  | 98.3                   | -7.4%       |

#### Table 2 干扰测试数据

从 Table2 中可知,干扰电流的引入削弱了输出电压的幅值,导致了测量误差。在本次测试中,误差在 10% 左右。

## 3.4 干扰测试误差分析与改进

当罗氏线圈外存在干扰电流时,由于干扰电流的变化从而产生了交变磁场,交变磁场在罗氏线圈 中产生了感应电势,这便是存在测量误差的根本原因。测量误差的大小与干扰电流值有关,也和 干扰电流与被测电流的距离有关。在本次测试中,干扰信号非常大,与被测信号大小相当,并且 干扰信号与罗氏线圈的距离较短,因此造成了较大的测量误差。在实际测量时应注意将干扰电流 远离罗氏线圈,在条件允许的情况下减小干扰电流,便可以减小测量误差。

## 4 参考文献

1. TI-Design-01063, High Accuracy AC Current Measurement Reference Design Using PCB Rogowski Coil

Sensor, Texas Instruments Inc.

2. OPA2333 datasheet 2016, Texas Instruments Inc.

#### 有关 TI 设计信息和资源的重要通知

德州仪器 (TI) 公司提供的技术、应用或其他设计建议、服务或信息,包括但不限于与评估模块有关的参考设计和材料(总称"TI 资源"),旨在 帮助设计人员开发整合了 TI 产品的 应用; 如果您(个人,或如果是代表贵公司,则为贵公司)以任何方式下载、访问或使用了任何特定的 TI 资源,即表示贵方同意仅为该等目标,按照本通知的条款进行使用。

TI 所提供的 TI 资源,并未扩大或以其他方式修改 TI 对 TI 产品的公开适用的质保及质保免责声明;也未导致 TI 承担任何额外的义务或责任。 TI 有权对其 TI 资源进行纠正、增强、改进和其他修改。

您理解并同意,在设计应用时应自行实施独立的分析、评价和 判断, 且应全权负责并确保 应用的安全性, 以及您的 应用 (包括应用中使用 的所有 TI 产品))应符合所有适用的法律法规及其他相关要求。你就您的 应用声明,您具备制订和实施下列保障措施所需的一切必要专业知 识,能够 (1) 预见故障的危险后果,(2) 监视故障及其后果,以及 (3) 降低可能导致危险的故障几率并采取适当措施。您同意,在使用或分发包 含 TI 产品的任何 应用前, 您将彻底测试该等 应用 和该等应用所用 TI 产品的 功能。除特定 TI 资源的公开文档中明确列出的测试外,TI 未进 行任何其他测试。

您只有在为开发包含该等 TI 资源所列 TI 产品的 应用时, 才被授权使用、复制和修改任何相关单项 TI 资源。但并未依据禁止反言原则或其他 法理授予您任何TI知识产权的任何其他明示或默示的许可,也未授予您 TI 或第三方的任何技术或知识产权的许可,该等产权包括但不限于任 何专利权、版权、屏蔽作品权或与使用TI产品或服务的任何整合、机器制作、流程相关的其他知识产权。涉及或参考了第三方产品或服务的信 息不构成使用此类产品或服务的许可或与其相关的保证或认可。使用 TI 资源可能需要您向第三方获得对该等第三方专利或其他知识产权的许 可。

TI 资源系"按原样"提供。TI 兹免除对 TI 资源及其使用作出所有其他明确或默认的保证或陈述,包括但不限于对准确性或完整性、产权保证、 无屡发故障保证,以及适销性、适合特定用途和不侵犯任何第三方知识产权的任何默认保证。

TI 不负责任何申索,包括但不限于因组合产品所致或与之有关的申索,也不为您辩护或赔偿,即使该等产品组合已列于 TI 资源或其他地方。 对因 TI 资源或其使用引起或与之有关的任何实际的、直接的、特殊的、附带的、间接的、惩罚性的、偶发的、从属或惩戒性损害赔偿,不管 TI 是否获悉可能会产生上述损害赔偿,TI 概不负责。

您同意向 TI 及其代表全额赔偿因您不遵守本通知条款和条件而引起的任何损害、费用、损失和/或责任。

本通知适用于 TI 资源。另有其他条款适用于某些类型的材料、TI 产品和服务的使用和采购。这些条款包括但不限于适用于 TI 的半导体产品 (http://www.ti.com/sc/docs/stdterms.htm)、评估模块和样品 (http://www.ti.com/sc/docs/sampterms.htm) 的标准条款。

> 邮寄地址:上海市浦东新区世纪大道 1568 号中建大厦 32 楼,邮政编码: 200122 Copyright © 2017 德州仪器半导体技术(上海)有限公司