射频 PLL 与合成器

为高性能测试仪表、卫星、雷达和 5G 无线系统实现超低的相位噪声

parametric-filter查看所有产品
我们提供广泛的射频锁相环 (PLL) 和合成器产品系列,它们均针对高速宽带应用进行了优化,具有同步功能,且标准相位噪声低于 –230dBc/Hz。我们的射频 PLL 和合成器有助于缩短设计时间,同时超出了航空、国防、测试和测量以及无线通信等应用的性能要求。

按类别浏览

按主要特性进行选择

低相位噪声

使用我们具有集成电压控制振荡器 (VCO) 和 PLL 的合成器,实现出色的相位噪声性能

高速数据转换器计时

具有 SYSREF 和符合 JESD204B 协议器件的时钟高速 ADC 和 DAC

航天与高可靠性

借助耐辐射和耐高温器件在太空和恶劣环境中运行

低功耗

降低功耗敏感型电池供电应用的电流消耗

特色射频 PLL 和合成器

设计和开发资源

应用软件和框架
PLLatinum™ 仿真工具

PLLATINUMSIM-SW 是一款仿真工具,允许用户创建我们 PLLatinum™ 集成电路的详细设计和仿真,其中包括 LMX 系列锁相环 (PLL) 和合成器。

应用软件和框架
德州仪器 (TI) 时钟和合成器 (TICS) 专业软件

德州仪器 (TI) 时钟和合成器 (TICS) 专业软件用于对具有以下前缀的产品编号的评估模块 (EVM) 进行编程:CDC、LMK 和 LMX。这些产品包括锁相环和电压控制振荡器 (PLL+VCO)、合成器和时钟器件。

设计工具
时钟树架构编程软件

时钟树架构是一款时钟树综合工具,可根据您的系统要求生成时钟树解决方案,从而帮助您简化设计流程。该工具从庞大的时钟产品数据库中提取数据,然后生成系统级多芯片时钟解决方案。

LMX1906-SP
射频 PLL 与合成器

具有 SYSREF 和 FPGA 时钟的耐辐射加固保障 (RHA) 15GHz 缓冲器、倍频器和分频器

LMX1214
射频 PLL 与合成器

1:5 16GHz RF buffer and divider with auxiliary clock

价格约为 (USD) 1ku | 35