时钟和计时

利用 TI 的时钟发生器生成多个时钟输出

我们易于使用的时钟发生器可帮助您优化布板空间并保持信号完整性

借助我们的低抖动时钟发生器产品系列(支持最新的 PCIe 第 5 代、1/10Gb 以太网和其他行业标准)来保持信号完整性。 提供了多种时钟发生器设计工具和资源,可帮助您在有线通信、汽车和工业等应用中简化时钟树设计、节省时间和减小布板空间。

通用时钟发生器

易于使用的晶体和振荡器替代产品,具有集成 EEPROM、LDO 稳压器和扩频支持。适用于采用 PCIe 第 4 代等标准技术的高性能系统。

超低抖动时钟发生器

具有低抖动的时钟发生器,适用于需要低于 300fs RMS 抖动和改进电源抗扰度的应用。适用于需要 10Gbps 和 25Gbps 数据速率的高性能系统。

精选时钟发生器

CDCE6214-Q1

使用这款符合汽车标准和 PCIe 第 5 代要求、具有四个可编程输出和 EEPROM 的 350fs RMS(典型值)时钟发生器,替换晶体振荡器并减小布板空间

LMK03328

利用我们具有两个独立 PLL 的超低抖动时钟发生器,降低高速串行链路中的误码率 (BER)

CDCE913-Q1

借助这款符合 AEC-Q100 标准的汽车应用器件提高抖动性能

 

精选技术文档

Crystal or Crystal Oscillator Replacement with Silicon Devices

阅读更多信息,以了解如何使用时钟发生器来替代系统中的晶体和振荡器。

High Speed Layout Guidelines

了解如何最大限度减少电磁干扰 (EMI) 和传输高速时钟信号。

How to measure Total Jitter (TJ)

了解推荐的总抖动 (TJ) 测量方法,包括最大限度降低测量设备噪声源的技术。

其他技术资源

浏览电路板级和系统级参考设计电路,以帮助您快速评估和定制系统。

按参数搜索任意供应商的时钟发生器,以查找我们的类似器件。

在设计过程的每个步骤中,我们的工程师都会为您提供快速可靠的技术支持。

技术文章

时钟发生器技术文章