TIDA-010128

适用于 12 位数字转换器的可扩展 20.8GSPS 参考设计

TIDA-010128

设计文件

概述

此参考设计介绍采用时序交错配置射频采样模数转换器 (ADC) 的 20.8GSPS 采样系统。时序交错法是一种经实践检验可提高采样率的传统方法,然而,匹配个别 ADC 失调电压、增益和采样时间不匹配是实现性能的关键。随着采样时钟频率的增加,交错复杂性也随之增加。ADC 之间的相位匹配是实现更出色的 SFDR 和 ENOB 的关键规格之一。本参考设计通过采用简化 20.8GSPS 交错实施的 19fs 精确相位控制措施,在 ADC12DJ5200RF 上应用了无噪声孔径延迟调节功能。本参考设计基于符合 12 位系统性能要求的 LMK04828 和 LMX2594,采用了板载低噪声 JESD204B 时钟发生器。

特性
  • 采样率高达 20.8GSPS,采用时序交错 12 位射频采样 ADC
  • 6GHz 模拟前端
  • 出色的采样时钟相位调整(19fs 分辨率)
  • 多个 ADC 的相位同步
  • 输入电压为 12V 时,配套电源参考设计的效率高于 85%
  • JESD204B 支持 8 个、16 个或 32 个 JESD 通道,每通道的数据速率高达 12.8Gbps
??image.gallery.download_zh_CN?? 观看带字幕的视频 视频

我们开发的全面组装电路板仅用于测试和性能验证,不可用于销售。

设计文件和产品

设计文件

下载现成的系统文件,加快您的设计过程。

ZHCU668.PDF (11989 K)

参考设计概述和经过验证的性能测试数据

ZHCU643.PDF (6524 K)

参考设计概述和经过验证的性能测试数据

TIDRZR1.PDF (3344 K)

设计布局和元件的详细原理图

TIDRZ71A.PDF (240 K)

设计元件、引用标识符和制造商/器件型号的完整列表

TIDRZR2.PDF (2981 K)

元件放置方式设计布局的详细原理图

TIDRZR4.ZIP (37212 K)

IC 元件的 3D 模型和 2D 图纸使用的文件

TIDCFH0.ZIP (13521 K)

包含设计 PCB 物理板层信息的设计文件

TIDRZR3.PDF (28701 K)

用于生成 PCB 设计布局的 PCB 层图文件

产品

在设计中包括 TI 产品和可能的替代产品。

高速 ADC (≥10MSPS)

ADC12DJ5200RF具有双通道 5.2GSPS 或单通道 10.4GSPS 的射频采样 12 位 ADC

数据表: PDF | HTML
I2C 通用 I/O (GPIO)

TCA9534A具有中断和配置寄存器的 8 位 1.65V 至 5.5V I2C/SMBus I/O 扩展器

数据表: PDF | HTML
LVDS、M-LVDS 和 PECL IC

DS90LT012AQ-Q1汽车类 LVDS 差动线路接收器

数据表: PDF
LVDS、M-LVDS 和 PECL IC

DS90LV028AQ-Q1汽车类 LVDS 双通道差动线路接收器

数据表: PDF | HTML
MOSFET

CSD15571Q2采用 2mm x 2mm SON 封装的单通道、19.2mΩ、20V、N 沟道 NexFET™ 功率 MOSFET

数据表: PDF
Power modules (integrated inductor)

TPS82130具有集成电感器的 17V 输入电压、3A 降压转换器模块

数据表: PDF | HTML
与门

SN74LVC1G08单通道、2 输入、1.65V 至 5.5V 32mA 驱动强度与门

数据表: PDF
同相缓冲器和驱动器

SN74LVC1G125具有三态输出的 1.65V 至 5.5V 单路缓冲器

数据表: PDF | HTML
射频 FDA

LMH54018GHz 超宽带、全差动放大器

数据表: PDF | HTML
射频 PLL 与合成器

LMX2594具有相位同步功能且支持 JESD204B 的 15GHz 宽带 PLLatinum™ 射频合成器

数据表: PDF | HTML
射频 VGA

LMH64014.5GHz 超宽带数字可变增益放大器

数据表: PDF | HTML
振荡器

LMK61E2156.250MHz、±50ppm、超低抖动、集成式 EEPROM、完全可编程振荡器

数据表: PDF | HTML
数字温度传感器

LM95233采用 TruTherm 技术且具有 SMBus 接口的 ±2°C 双路远程和本地温度传感器

数据表: PDF
方向控制型电压转换器

SN74AVC4T774具有可配置电压电平转换和三态输出的四位双电源总线收发器

数据表: PDF | HTML
时钟抖动清除器和同步器

LMK04828具有集成式 2370 至 2630MHz VCO0 且符合 JESD204B 标准的超低噪声时钟抖动消除器

数据表: PDF | HTML
时钟缓冲器

LMK00304具有 4 个可配置输出的 3.1GHz 差动时钟缓冲器/电平转换器

数据表: PDF | HTML
模拟开关和多路复用器

SN74LVC2G535V、2:1 (SPDT)、单通道、通用模拟开关(采用 NanoFree™ 封装)

数据表: PDF | HTML
比较器

LMC6762具有推挽输出的双通道微功耗耗轨至轨输入 CMOS 比较器

数据表: PDF
电子保险丝和热插拔控制器

TPS259264.5V 至 13.8V、30mΩ、2A 至 5A 电子保险丝

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TLV702具有使能功能的 300mA、高 PSRR、低 IQ、低压降稳压器

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS7A33具有使能功能的 1A、高 PSRR、负电压、可调节低压降稳压器

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS7A8300具有电源正常指示功能的 2A、低输入电压、低噪声、高精度超低压降稳压器

数据表: PDF | HTML
线性和低压降 (LDO) 稳压器

TPS7A84具有电源正常指示功能的 3A、低输入电压、低噪声、高精度、超低压降稳压器

数据表: PDF | HTML

技术文档

未找到结果。请清除搜索,并重试。
查看所有 5
类型 标题 下载最新的英文版本 日期
技术文章 Step-by-step considerations for designing wide-bandwidth multichannel systems PDF | HTML 2019年 6月 4日
设计指南 适用于 12 位数字转换器的可扩展 20.8 GSPS 参考设计 英语版 2019年 5月 29日
设计指南 适用于高速示波器和宽带数字转换器的 12.8GSPS 模拟前端参考设计 英语版 2019年 3月 26日
白皮书 Interleaving ADCs for Higher Sample Rates 2005年 2月 1日
应用手册 Defining Skew, Propagation-Delay, Phase Offset (Phase Error) 2001年 11月 28日

相关设计资源

硬件开发

评估板
ADC12DJ5200RFEVM ADC12DJ5200RF 射频采样 12 位双通道 5.2GSPS 或单通道 10.4GSPS ADC 评估模块 TSW14J57EVM 数据采集/图形发生器:具有 16 个 JESD204B 通道 (1.6-15Gbps) 的数据转换器 EVM

参考设计

参考设计
TIDA-01027 可最大限度提升 12.8GSPS 数据采集系统性能的低噪声电源参考设计

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

查看所有论坛主题
查看英文版所有论坛主题

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持

视频