PMP10520

Xilinx Virtex® Ultrascale™ FPGA 多路千兆位收发器 (MGT) 电源解决方案

PMP10520

设计文件

概述

PMP10520 参考设计提供为 Xilinx 的 Virtex® Ultrascale™ FPGA 中的千兆位收发器 (MGT) 供电时所需的所有电源轨(1V/20A、 1.2V/30A 和 1.8V/4A)。  此设计采用 5V 输入且配有一个 PMBus 接口,可实现电流和电压监控、裕量调节、定时延迟和故障监控。  它同时使用 TPS544C20 和 TPS544B20,这两个器件采用内部电流感应且无需外部电流感应电阻器。  此设计还满足 Xilinx 对 MGT 轨的低输出电压纹波要求。

特性
  • 提供为 Xilinx Virtex® Ultrascale™ FPGA 中的 MGT 轨供电时所需的所有电源轨
  • 设计已经过优化,可支持 5V 输入
  • < 10mV 的低输出电压纹波
  • 板载加电和断电排序使用 LM3880
  • POL 包含具有输出电压和电流报告功能的集成型 PMBUS 接口
  • MGTAVCC 和 MGTAVTT 具有无损耗 MOSFET 电流感应,无需感应电阻器
输出电压选项 PMP10520.1 PMP10520.2 PMP10520.3
Vin (Min) (V) 4.5 4.5 4.5
Vin (Max) (V) 5.5 5.5 5.5
Vout (Nom) (V) 1 1.2 1.8
Iout (Max) (A) 20 30 4
Output Power (W) 20 36 7.2
Isolated/Non-Isolated Non-Isolated Non-Isolated Non-Isolated
Input Type DC DC DC
Topology Buck- Integrated Switch^Buck- Synchronous Buck- Integrated Switch^Buck- Synchronous Buck- Synchronous
??image.gallery.download_zh_CN?? 观看带字幕的视频 视频

我们开发的全面组装电路板仅用于测试和性能验证,不可用于销售。

设计文件和产品

设计文件

下载现成的系统文件,加快您的设计过程。

TIDU647.PDF (344 K)

参考设计的测试结果,包括效率图表,测试前提条件等

TIDU558.PDF (1144 K)

参考设计的测试结果,包括效率图表,测试前提条件等

TIDRAP9.PDF (1062 K)

设计布局和元件的详细原理图

TIDRAQ0.PDF (87 K)

设计元件、引用标识符和制造商/器件型号的完整列表

TIDC644.ZIP (852 K)

包含设计 PCB 物理板层信息的设计文件

产品

在设计中包括 TI 产品和可能的替代产品。

AC/DC & DC/DC controllers (external FET)

TPS40400具有 PMBus™ 且包含遥测功能的 3V 至 20V、30A 同步降压控制器

数据表: PDF
AC/DC & DC/DC converters (integrated FET)

TPS544B20具有 PMBus 编程功能和监控的 4.5V 至 18V、20A 同步 SWIFT™ 降压转换器

数据表: PDF | HTML
AC/DC & DC/DC converters (integrated FET)

TPS544C20具有 PMBus 编程功能和监控的 4.5V 至 18V、30A 同步 SWIFT™ 降压转换器

数据表: PDF | HTML
定序器

LM3880具有固定延时时间的 3 电压轨简易电源序列发生器

数据表: PDF | HTML

技术文档

未找到结果。请清除搜索,并重试。
查看所有 2
类型 标题 下载最新的英文版本 日期
测试报告 PMP10520 Overview 2014年 11月 18日
测试报告 PMP10520 Test Results 2014年 9月 25日

支持与培训

可获得 TI E2E™ 论坛的工程师技术支持

查看所有论坛主题
查看英文版所有论坛主题

所有内容均由 TI 和社区网友按“原样”提供,并不构成 TI 规范。参阅使用条款

如果您对质量、包装或订购 TI 产品有疑问,请参阅 TI 支持

视频