DEV-ADC34J22

DEV-ADC34J22 评估模块

DEV-ADC34J22

立即订购

概述

DEV-ADC34J22 是一款四通道 50MSPS ADC 模块,旨在与 Altera HSMC 标准接轨。DEV-ADC34J22 采用 TI 符合 JESD204B 标准的全新 ADC34J22 模数转换器 (ADC),结合使用 TI LMK04828 抖动清除器的时钟调节功能。它可通过 TI 的 THS4541 850MHz 带宽全差动放大器,在 2 个通道(共 4 个)中提供单端直流耦合输入。

该模块可提供 6 个前面板 SMA 连接器:1 个 EXT 触发器、1 个 EXT 时钟和 4 个模拟输入通道,同时提供一个用于单独时钟生成的板载 10MHz TCXO,其 100MHz VCXO 可与 LMK04828B 结合使用,以实现基准时钟抖动消除。ADC34J22 和 LMK04828B 可完全通过采用嵌入式 ARM Cortex A9 处理器的 Altera Cyclone V SOC FPGA 进行配置。DEV-ADC34J22 支持各类应用并可提供 2 个射频(交流耦合)通道和 2 个模拟(直流耦合)通道。

特性

板特性

  • 德州仪器 (TI) ADC34J22 模数转换器
  • 4 通道 12 位 50 MSPS 且符合 JESD204B 标准的 ADC 模块
  • 2 个射频交流耦合输入通道
  • 2 个模拟直流耦合输入通道
  • 外部时钟输入
  • 外部触发器输入
  • 板载 TI LMK04828B 双环路
  • 时钟抖动清除器基准振荡器 - 10MHz。TCXO
  • 首款环路 VCO - 100MHz。VCXO
  • 用于连接 Altera FPGA 开发板的 HSMC 连接器
  • 支持多达四个 JESD204B 通道
  • 符合 JESD204B 子类标准 0 和 1
  • 适用于 ADC34J22 和 LMK04828B 器件的 SPI 控制接口
  • 参考设计可供 Arrow SOCkit 开发板使用
  • 包括 MTI JESD 内核实例化的 VHDL 设计文件
  • 模块在启动时由 SOC 的 ARM 处理器进行配置

交流耦合射频前端特性

  • 变压器耦合单端至差动转换
  • 可在通道 1 和通道 2 中提供
  • 射频前端规格:输入范围 +/- 1.0V (2V p-p)
  • 0.5 - 200 MHz 输入带宽

2 个模拟直流耦合输入通道

  • 单端至差动放大器 (G=2 V/V),可在通道 3 和通道 4 中提供
  • 模拟前端规格:
  • 输入范围 +/- 0.5 V (1 Vp-p)
  • DC - 15 MHz 输入带宽
高速 ADC (≥10MSPS)
ADC34J22 四通道、12 位、50MSPS 模数转换器 (ADC)

 

全差分放大器
THS4541 高速差动 I/O 放大器 THS4541-Q1 汽车类高速差分 I/O 放大器

 

时钟抖动清除器和同步器
LMK04828 具有集成式 2370 至 2630MHz VCO0 且符合 JESD204B 标准的超低噪声时钟抖动消除器
下载 观看带字幕的视频 视频
照片提供方为 Dallas Logic Corporation

立即订购并开发

评估板

DEV-ADC34J22 — DEV-ADC34J22 4 通道 50MSPS ADC 评估模块

应遵守 TI 的评估模块标准条款与条件.

支持与培训

第三方支持
TI 不会为此硬件提供持续且直接的设计支持。要在设计期间获得支持,请联系 Dallas Logic Corporation.

视频

免责声明

以上特定信息和资源(包括非 TI 网站的链接)可能由 TI 第三方合作伙伴提供,仅供您方便查阅之用。TI 不是该类信息和资源等内容的提供方,也不对其负责,在您将其用于预期用途时,应由您自行对其进行认真评估。此处包含该类信息和资源并不意味着 TI 认可任何第三方公司,且无论任何第三方产品或服务是单独使用还是与任何 TI 产品或服务结合使用,均不得将该类信息和资源视为对任何第三方产品或服务适用性的保证或陈述。