产品详情

Configuration Serial-in, Parallel-out Bits (#) 8 Technology family AHC Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (MHz) 115 IOL (max) (mA) 8 IOH (max) (mA) -8 Supply current (max) (µA) 40 Features Balanced outputs, Output register, Over-voltage tolerant inputs, Very high speed (tpd 5-10ns) Operating temperature range (°C) -40 to 125 Rating Catalog
Configuration Serial-in, Parallel-out Bits (#) 8 Technology family AHC Supply voltage (min) (V) 2 Supply voltage (max) (V) 5.5 Input type Standard CMOS Output type Push-Pull Clock frequency (MHz) 115 IOL (max) (mA) 8 IOH (max) (mA) -8 Supply current (max) (µA) 40 Features Balanced outputs, Output register, Over-voltage tolerant inputs, Very high speed (tpd 5-10ns) Operating temperature range (°C) -40 to 125 Rating Catalog
PDIP (N) 16 181.42 mm² 19.3 x 9.4 SOIC (D) 16 59.4 mm² 9.9 x 6 SOP (NS) 16 79.56 mm² 10.2 x 7.8 SSOP (DB) 16 48.36 mm² 6.2 x 7.8 TSSOP (PW) 16 32 mm² 5 x 6.4
  • Operating Range 2-V to 5.5-V VCC
  • 8-Bit Serial-In, Parallel-Out Shift Registers with Storage
  • Independent Direct Overriding Clears on Shift and Storage
    Registers
  • Independent Clocks for Shift and Storage Registers
  • Latch-Up Performance Exceeds 100 mA Per JESD 78,
    Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)
  • Operating Range 2-V to 5.5-V VCC
  • 8-Bit Serial-In, Parallel-Out Shift Registers with Storage
  • Independent Direct Overriding Clears on Shift and Storage
    Registers
  • Independent Clocks for Shift and Storage Registers
  • Latch-Up Performance Exceeds 100 mA Per JESD 78,
    Class II
  • ESD Protection Exceeds JESD 22
    • 2000-V Human-Body Model (A114-A)
    • 200-V Machine Model (A115-A)
    • 1000-V Charged-Device Model (C101)

The SNx4AHC594 devices contain an 8-bit serial-in, parallel-out shift register that feeds an 8-bit D-type storage register. Separate clocks and direct overriding clear (SRCLR, RCLR) inputs are provided on the shift and storage registers. A serial (QH′) output is provided for cascading purposes.

The SNx4AHC594 devices contain an 8-bit serial-in, parallel-out shift register that feeds an 8-bit D-type storage register. Separate clocks and direct overriding clear (SRCLR, RCLR) inputs are provided on the shift and storage registers. A serial (QH′) output is provided for cascading purposes.

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相同且具有相同引脚
SN74HCS164 正在供货 8 位串行输入/并行输出移位寄存器 Larger voltage range (2V to 6V)

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 23
类型 标题 下载最新的英语版本 日期
* 数据表 SNx4AHC594 8-Bit Shift Registers With Output Registers 数据表 (Rev. G) PDF | HTML 2013年 12月 13日
应用手册 Power-Up Behavior of Clocked Devices (Rev. B) PDF | HTML 2022年 12月 15日
应用手册 Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
选择指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 How to Select Little Logic (Rev. A) 2016年 7月 26日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
选择指南 小尺寸逻辑器件指南 (Rev. E) 最新英语版本 (Rev.G) 2012年 7月 16日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 选择正确的电平转换解决方案 (Rev. A) 英语版 (Rev.A) 2006年 3月 23日
产品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
应用手册 Advanced High-Speed CMOS (AHC) Logic Family (Rev. C) 2002年 12月 2日
应用手册 Texas Instruments Little Logic Application Report 2002年 11月 1日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
设计指南 AHC/AHCT Designer's Guide February 2000 (Rev. D) 2000年 2月 24日
应用手册 Benefits & Issues of Migrating 5-V and 3.3-V Logic to Lower-Voltage Supplies (Rev. A) 1999年 9月 8日
产品概述 Military Advanced High-Speed CMOS Logic (AHC/AHCT) (Rev. C) 1998年 4月 1日
应用手册 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
应用手册 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
应用手册 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
应用手册 Live Insertion 1996年 10月 1日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

14-24-LOGIC-EVM — 采用 14 引脚至 24 引脚 D、DB、DGV、DW、DYY、NS 和 PW 封装的逻辑产品通用评估模块

14-24-LOGIC-EVM 评估模块 (EVM) 旨在支持采用 14 引脚至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
参考设计

TIDA-010049 — 适用于 IEC 61508 (SIL-2) 且经 TUV 评估的数字输入参考设计

该 8 通道、组隔离式、数字输入模块参考设计聚焦于需要工业功能安全的应用。该设计实现了诊断功能,以帮助检测永久和瞬态随机硬件故障。该输入模块的概念已经过 TUEV SUED (TÜV SÜD) 的评估,可帮助设计人员满足 IEC61508-2:2010 (SIL2) 和 EN13849-1:2015 (Cat2 PLd) 系统合规性要求。此外,该设计还具有 0 硬件容错 (HFT) 能力(1oo1D 架构),并且具有设计用于符合 IEC61131-2(1 类)建议的数字输入。
设计指南: PDF
原理图: PDF
参考设计

TIDA-01333 — 采用 ISOW7841 的 8 通道隔离式高电压模拟输入模块参考设计

TIDA-01333 隔离式高电压模拟输入模块参考设计有八个通道,每个通道都支持电压和电流测量。此外,其中 4 个通道还支持高达 ±160V 的共模电压。该器件通过 ISOW7841 在单个芯片内实现了 +5V 线路和串行外设接口 (SPI) 通信的隔离。该设计采用了 ADS8681,这是一款 16 位模数转换器 (ADC),可以处理高达 ±12.288V 的输入电压。因此无需再对工业领域中的标准输入电压进行任何预处理。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00550 — 适用于 PLC 的双路通道间隔离式通用模拟输入模块参考设计

适用于可编程逻辑控制器 (PLC) 的 TIDA-00550 双通道到通道隔离式通用模拟输入模块参考设计将精度和灵活性集于一身。与传感器变送器结合使用时,该参考设计可测量标准输入电压和电流以及热电偶、RTD 和 4-20mA 的回路。它只有四个输入端子,适用于同时需要最小空间、高多功能性和高性能的应用。
设计指南: PDF
原理图: PDF
参考设计

TIDA-00764 — 8 通道隔离式高电压模拟输入模块参考设计

此参考设计是具有八个通道的高电压模拟输入模块,每个通道均可用于电压和电流的测量。该设计使用 16 位模数转换器 (ADC) ADS8681,可处理高达 ±12.288V 的输入电压。因此,不再需要对工业领域中的标准输入电压进行任何预处理。此外,该设计的四个通道能够接受高达 ±160V 的共模 (CM) 电压。因此,用户并不需要担心接地环路或补偿电流在连接的输入之间流动。
设计指南: PDF
原理图: PDF
封装 引脚 下载
PDIP (N) 16 查看选项
SOIC (D) 16 查看选项
SOP (NS) 16 查看选项
SSOP (DB) 16 查看选项
TSSOP (PW) 16 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频