SN65LVDS302
- 串行接口技术
- 与 FlatLink™3G 兼容,例如 SN65LVDS301
- 支持在 1、2 或 3 条 SubLVDS 差分线路上接收高达 24 位 RGB 数据和 3 个控制位的视频接口
- SubLVDS 差分电压电平
- 数据吞吐量高达 1.755Gbps
- 三种节能工作模式
- 有源模式 QVGA:17mW
- 典型关断:0.7µW
- 典型待机模式:27µW(典型值)
- 通过总线交换功能提高 PCB 布局灵活性
- ESD 等级 > 4kV (HBM)
- 像素时钟范围为 4MHz 至 65MHz
- 所有 CMOS 输入的失效防护
- 采用 5mm × 5mm nFBGA 封装,0.5mm 焊球间距
- 极低的电磁干扰 (EMI),符合 SAE J1752/3 ’Kh’ 技术规范
SN65LVDS302 接收器将与 FlatLink™3G 兼容的串行输入数据解串为 27 个并行数据输出。SN65LVDS302 接收器包含一个移位寄存器,在检查奇偶校验位之后,此寄存器从 1、2 或 3 个串行输入载入 30 位,并且将 24 个像素位和 3 个控制位锁存至并行 CMOS 输出。如果奇偶校验确认奇偶校验正确,通道奇偶校验错误 (CPE) 输出保持低电平。如果检测到奇偶校验错误,CPE 输出生成一个高脉冲,而数据输出总线忽略刚刚接收到的像素。或者,最后一个数据字在下一个时钟周期内被保持在输出总线上。
技术文档
未找到结果。请清除搜索并重试。
查看全部 1 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | SN65LVDS302 可编程 27 位串行转并行接收器 数据表 (Rev. E) | PDF | HTML | 英语版 (Rev.E) | PDF | HTML | 2023年 5月 11日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
模拟工具
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
模拟工具
TINA-TI — 基于 SPICE 的模拟仿真程序
TINA-TI 提供了 SPICE 所有的传统直流、瞬态和频域分析以及更多。TINA 具有广泛的后处理功能,允许您按照希望的方式设置结果的格式。虚拟仪器允许您选择输入波形、探针电路节点电压和波形。TINA 的原理图捕获非常直观 - 真正的“快速入门”。
TINA-TI 安装需要大约 500MB。直接安装,如果想卸载也很容易。我们相信您肯定会爱不释手。
TINA-TI 安装需要大约 500MB。直接安装,如果想卸载也很容易。我们相信您肯定会爱不释手。
TINA 是德州仪器 (TI) 专有的 DesignSoft 产品。该免费版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。
如需获取可用 TINA-TI 模型的完整列表,请参阅:SpiceRack - 完整列表
需要 HSpice (...)
封装 | 引脚 | 下载 |
---|---|---|
NFBGA (ZXH) | 80 | 查看选项 |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。