产品详情

Resolution (Bits) 14 Number of DAC channels 2 Interface type Parallel CMOS Sample/update rate (Msps) 275 Features Low Power Rating Catalog Interpolation 1x Power consumption (typ) (mW) 330 SFDR (dB) 84 Architecture Current Source Operating temperature range (°C) -40 to 85 Reference type Int
Resolution (Bits) 14 Number of DAC channels 2 Interface type Parallel CMOS Sample/update rate (Msps) 275 Features Low Power Rating Catalog Interpolation 1x Power consumption (typ) (mW) 330 SFDR (dB) 84 Architecture Current Source Operating temperature range (°C) -40 to 85 Reference type Int
TQFP (PFB) 48 81 mm² 9 x 9
  • 14 位双路发送数模转换器 (DAC)
  • 275MSPS 更新速率
  • 单电源:3V 至 3.6V
  • 高无杂散动态范围 (SFDR):5MHz 时 84dBc
  • 高三阶双音互调 (IMD3):15.1MHz 和 16.1MHz 时 79dBc
  • WCDMA 相邻通道泄漏比 (ACLR):基带下 78dB
  • WCDMA ACLR:30.72MHz 时 73dB
  • 独立或单一电阻器增益控制
  • 双路或交错式数据
  • 1.2V 片上基准电压
  • 低功耗:330mW
  • 断电模式:9mW
  • 封装:48 引脚薄四方扁平封装 (TQFP)
  • 14 位双路发送数模转换器 (DAC)
  • 275MSPS 更新速率
  • 单电源:3V 至 3.6V
  • 高无杂散动态范围 (SFDR):5MHz 时 84dBc
  • 高三阶双音互调 (IMD3):15.1MHz 和 16.1MHz 时 79dBc
  • WCDMA 相邻通道泄漏比 (ACLR):基带下 78dB
  • WCDMA ACLR:30.72MHz 时 73dB
  • 独立或单一电阻器增益控制
  • 双路或交错式数据
  • 1.2V 片上基准电压
  • 低功耗:330mW
  • 断电模式:9mW
  • 封装:48 引脚薄四方扁平封装 (TQFP)

DAC5672A 器件是一款具有片上电压基准的单片、双通道、14位、高速 DAC。

DAC5672A 可在高达 275MSPS 的更新率下运行,具有出色的动态性能、严格增益和偏移匹配特性,因此非常适用于 I/Q 基带或直接 IF 通信 应用。

每个 DAC 都具有高阻抗差动电流输出,适用于单端或差动模拟输出配置。外部电阻器允许对每个 DAC 的满量程输出电流进行单独或整体调节,使其通常介于 2mA 至 20mA 之间。精确的片上电压基准具有温度补偿特性,并可提供稳定的 1.2V 基准电压。也可选择使用外部基准。

DAC5672A 具有两个 14 位并行输入端口,后者具有单独的时钟和数据锁存器。在灵活性方面,当在交错模式下运行时,DAC5672A 支持每个端口上 DAC 的多路复用数据。

DAC5672A 专为具有 50Ω 双端接载负载的差动变压器耦合输出设计。对于 20mA 满量程输出电流,支持 4:1 阻抗比(产生 4dBm 输出功率)和 1:1 阻抗比变压器(-2dBm 输出功率)。

DAC5672A 采用 48 引脚 TQFP 封装。产品系列成员间引脚兼容,提供 12 位 (DAC5662) 和14 位 (DAC5672A) 分辨率。此外,DAC5672A 也与 DAC2904 和 AD9767 双路 DAC 的引脚兼容。器件在可在 –40°C 至 85°C 的工业温度范围内运行。

DAC5672A 器件是一款具有片上电压基准的单片、双通道、14位、高速 DAC。

DAC5672A 可在高达 275MSPS 的更新率下运行,具有出色的动态性能、严格增益和偏移匹配特性,因此非常适用于 I/Q 基带或直接 IF 通信 应用。

每个 DAC 都具有高阻抗差动电流输出,适用于单端或差动模拟输出配置。外部电阻器允许对每个 DAC 的满量程输出电流进行单独或整体调节,使其通常介于 2mA 至 20mA 之间。精确的片上电压基准具有温度补偿特性,并可提供稳定的 1.2V 基准电压。也可选择使用外部基准。

DAC5672A 具有两个 14 位并行输入端口,后者具有单独的时钟和数据锁存器。在灵活性方面,当在交错模式下运行时,DAC5672A 支持每个端口上 DAC 的多路复用数据。

DAC5672A 专为具有 50Ω 双端接载负载的差动变压器耦合输出设计。对于 20mA 满量程输出电流,支持 4:1 阻抗比(产生 4dBm 输出功率)和 1:1 阻抗比变压器(-2dBm 输出功率)。

DAC5672A 采用 48 引脚 TQFP 封装。产品系列成员间引脚兼容,提供 12 位 (DAC5662) 和14 位 (DAC5672A) 分辨率。此外,DAC5672A 也与 DAC2904 和 AD9767 双路 DAC 的引脚兼容。器件在可在 –40°C 至 85°C 的工业温度范围内运行。

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相同且具有相同引脚
DAC5662A 正在供货 双通道、12 位、275MSPS 数模转换器 (DAC) Same pinout, 12 bits

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 6
类型 标题 下载最新的英语版本 日期
* 数据表 DAC5672A 14 位 275MSPS 数模转换器 数据表 (Rev. B) PDF | HTML 英语版 (Rev.B) PDF | HTML 2018年 1月 19日
应用手册 High Speed, Digital-to-Analog Converters Basics (Rev. A) 2012年 10月 23日
应用手册 所选封装材料的热学和电学性质 2008年 10月 16日
应用手册 高速数据转换 英语版 2008年 10月 16日
应用手册 CDCE72010 as a Clocking Solution for High-Speed Analog-to-Digital Converters 2008年 6月 8日
应用手册 Phase Noise Performance and Jitter Cleaning Ability of CDCE72010 2008年 6月 2日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

仿真模型

DAC5672A IBIS Model

SLAC175.ZIP (3 KB) - IBIS Model
模拟工具

PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®

PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。

借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。

在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
封装 引脚 下载
TQFP (PFB) 48 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频