TPS7A90

正在供货

500mA、低噪声、高 PSRR、高精度、可调节超低压降稳压器

可提供此产品的更新版本

open-in-new 比较替代产品
功能与比较器件相同但引脚有所不同
TLV758P 正在供货 具有使能功能的 500mA、低 IQ、高精度、可调节超低压降稳压器 Adjustable output LDO with lower IQ for cost-sensitive applications.
TPS745 正在供货 具有电源正常指示功能的 500mA、低 IQ、高精度、可调节超低压降稳压器 Adjustable output LDO with lower IQ and power good for cost-sensitive applications.

产品详情

Output options Adjustable Output Iout (max) (A) 0.5 Vin (max) (V) 6.5 Vin (min) (V) 1.4 Vout (max) (V) 5.7 Vout (min) (V) 0.8 Noise (µVrms) 4.7 Iq (typ) (mA) 2.1 Thermal resistance θJA (°C/W) 57 Rating Catalog Load capacitance (min) (µF) 22 Regulated outputs (#) 1 Features Enable, Foldback Overcurrent protection, Output discharge, Power good, Soft start Accuracy (%) 1 PSRR at 100 KHz (dB) 48 Dropout voltage (Vdo) (typ) (mV) 75 Operating temperature range (°C) -40 to 125
Output options Adjustable Output Iout (max) (A) 0.5 Vin (max) (V) 6.5 Vin (min) (V) 1.4 Vout (max) (V) 5.7 Vout (min) (V) 0.8 Noise (µVrms) 4.7 Iq (typ) (mA) 2.1 Thermal resistance θJA (°C/W) 57 Rating Catalog Load capacitance (min) (µF) 22 Regulated outputs (#) 1 Features Enable, Foldback Overcurrent protection, Output discharge, Power good, Soft start Accuracy (%) 1 PSRR at 100 KHz (dB) 48 Dropout voltage (Vdo) (typ) (mV) 75 Operating temperature range (°C) -40 to 125
WSON (DSK) 10 6.25 mm² 2.5 x 2.5
  • 整个线路、负载和温度范围内的精度达 1.0%
  • 低输出噪声:4.7µVRMS (10Hz–100kHz)
  • 低压降:0.5A 电流时为 100mV(最大值)
  • 宽输入电压范围:1.4V 至 6.5V
  • 宽输出电压范围:0.8V 至 5.7V
  • 高电源抑制比 (PSRR):
    • 直流时为 60dB
    • 100kHz 时为 50dB
    • 1MHz 时为 30dB
  • 快速瞬态响应
  • 通过可选软启动充电电流实现可调节的启动浪涌控制
  • 开漏电源正常 (PG) 输出
  • θJC = 3.2ºC/W
  • 2.5mm × 2.5mm 10 引脚 WSON 封装
  • 整个线路、负载和温度范围内的精度达 1.0%
  • 低输出噪声:4.7µVRMS (10Hz–100kHz)
  • 低压降:0.5A 电流时为 100mV(最大值)
  • 宽输入电压范围:1.4V 至 6.5V
  • 宽输出电压范围:0.8V 至 5.7V
  • 高电源抑制比 (PSRR):
    • 直流时为 60dB
    • 100kHz 时为 50dB
    • 1MHz 时为 30dB
  • 快速瞬态响应
  • 通过可选软启动充电电流实现可调节的启动浪涌控制
  • 开漏电源正常 (PG) 输出
  • θJC = 3.2ºC/W
  • 2.5mm × 2.5mm 10 引脚 WSON 封装

TPS7A90 器件是一款低噪声 (4.7µVRMS)、低压降 (LDO) 电压稳压器,能够仅仅通过 100mV 和 200mV 的最大压降将 500mA 的电流分别转换为 5V 和 5.7V。

TPS7A90 输出可通过外部电阻器在 0.8V 至 5.7V 范围内进行调节。TPS7A90 的宽输入电压范围支持其在 1.4V 至 6.5V 范围内的电压下工作。

TPS7A90 的输出电压精度(整个线路、负载和温度范围内)达 1%,并且可通过软启动功能减少浪涌电流,因此非常适合为敏感类模拟低压器件 [例如,压控振荡器 (VCO)、模数转换器 (ADC) 和数模转换器 (DAC)] 供电。

TPS7A90 旨在为高速通信、视频、医疗或测试和测量应用等中的噪声敏感类组件 供电。极低的 4.7µVRMS 输出噪声和宽带 PSRR(1MHz 时为 30dB)可最大限度地减少相位噪声和时钟抖动。这些 特性 最大限度提升了计时器件、ADC 和 DAC 的性能。





TPS7A90 器件是一款低噪声 (4.7µVRMS)、低压降 (LDO) 电压稳压器,能够仅仅通过 100mV 和 200mV 的最大压降将 500mA 的电流分别转换为 5V 和 5.7V。

TPS7A90 输出可通过外部电阻器在 0.8V 至 5.7V 范围内进行调节。TPS7A90 的宽输入电压范围支持其在 1.4V 至 6.5V 范围内的电压下工作。

TPS7A90 的输出电压精度(整个线路、负载和温度范围内)达 1%,并且可通过软启动功能减少浪涌电流,因此非常适合为敏感类模拟低压器件 [例如,压控振荡器 (VCO)、模数转换器 (ADC) 和数模转换器 (DAC)] 供电。

TPS7A90 旨在为高速通信、视频、医疗或测试和测量应用等中的噪声敏感类组件 供电。极低的 4.7µVRMS 输出噪声和宽带 PSRR(1MHz 时为 30dB)可最大限度地减少相位噪声和时钟抖动。这些 特性 最大限度提升了计时器件、ADC 和 DAC 的性能。





下载 观看带字幕的视频 视频
Information

查看 TI.com 库存以寻找类似产品

具有类似规格的产品,按可用的 TI.com 库存分类。

立即查看

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 6
类型 标题 下载最新的英语版本 日期
* 数据表 TPS7A90 500mA 高精度、低噪声 LDO 电压稳压器 数据表 PDF | HTML 最新英语版本 (Rev.A) PDF | HTML 2017年 11月 22日
白皮书 Parallel LDO Architecture Design Using Ballast Resistors PDF | HTML 2022年 12月 14日
白皮书 Comprehensive Analysis and Universal Equations for Parallel LDO's Using Ballast PDF | HTML 2022年 12月 13日
应用手册 工业相机和视觉应用中的高性能 CMOS 图像传感器电源 (Rev. A) PDF | HTML 英语版 (Rev.A) 2021年 8月 20日
选择指南 Low Dropout Regulators Quick Reference Guide (Rev. P) 2018年 3月 21日
EVM 用户指南 TPS7A91EVM-831 Evaluation Module User's Guide 2016年 11月 29日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

ADC3541EVM — 适用于单通道、低噪声、超低功耗和低延迟 ADC 的 ADC3541 评估模块

ADC3541 评估模块 (EVM) 是展示超低功耗、高线性度 ADC3541 产品性能的平台。借助板载电压调节和灵活的模拟输入选项,可轻松评估多种不同的应用。

不仅可通过 FMC 连接器连接 TSW1400EVM(单独出售),还能轻松评估并行和串行 CMOS 接口的数据捕获(高达 512MB),包括实时抽取和复杂抽取模式。

用户指南: PDF | HTML
英语版 (Rev.A): PDF | HTML
TI.com 上无现货
评估板

ADC3642EVM — 适用于 ADC3642 双通道 14 位、25MSPS、低噪声、超低功耗 ADC 的评估模块

ADC3642 评估模块 (EVM) 是一个展示超低功耗、高线性 ADC3642 性能的平台。借助板载电压调节和灵活的模拟输入选项,可轻松评估多种不同的应用。

不仅可通过现场可编程门阵列 (FPGA) 夹层卡 (FMC) 连接器连接 TSW1400EVM(单独出售),还能轻松评估互补金属氧化物半导体 (CMOS) 接口的数据采集功能(高达 512MB),包括实时抽取和复杂抽取模式。

用户指南: PDF
TI.com 上无现货
评估板

ADC3643EVM — ADC3643 双通道、14 位、65MSPS、低噪声、超低功耗 ADC 评估模块

ADC3643 评估模块 (EVM) 展示了 ADC3643 的性能,后者是一款超低功耗、高线性度模数转换器 (ADC)。借助板载电压调节和灵活的模拟输入选项,可轻松评估多种不同的应用。

对于完整的评估系统,可使用 TSW1400EVM 数据采集卡(单独出售)和高速数据转换器专业软件 (DATACONVERTERPRO-SW)。通过 FPGA 夹层卡 (FMC) 连接器连接 TSW1400EVM 时,可评估串行 CMOS 接口的数据捕获(高达 512MB),包括实时抽取和复杂抽取模式。

用户指南: PDF
TI.com 上无现货
评估板

ADC3644EVM — ADC3644 双通道、14 位、125MSPS、低噪声、超低功耗 ADC 评估模块

ADC3644 评估模块 (EVM) 是一个展示超低功耗、高线性 ADC3644 性能的平台。借助板载电压调节和灵活的模拟输入选项,可轻松评估多种不同的应用。

不仅可通过现场可编程门阵列 (FPGA) 夹层卡 (FMC) 连接器连接 TSW1400EVM(单独出售),还能轻松评估并行和串行互补金属氧化物半导体 (CMOS) 接口的数据采集功能(高达 512MB),包括实时抽取和复杂抽取模式。

用户指南: PDF
TI.com 上无现货
评估板

ADC3660EVM — ADC3660 双路、16 位、0.5MSPS 至 65MSPS、低噪声、超低功耗 ADC 评估模块

ADC3660 评估模块 (EVM) 展示了 ADC3660 的性能,后者是一款超低功耗、高线性度模数转换器 (ADC)。借助板载电压调节和灵活的模拟输入选项,可轻松评估多种不同的应用。

对于完整的评估系统,可使用 TSW1400EVM 数据采集卡(单独出售)和高速数据转换器专业软件 (DATACONVERTERPRO-SW)。通过 FPGA 夹层卡 (FMC) 连接器连接 TSW1400EVM 时,可评估串行 CMOS 接口的数据捕获(高达 512MB),包括实时抽取和复杂抽取模式。

用户指南: PDF | HTML
TI.com 上无现货
评估板

TPS7A91EVM-831 — 适用于模拟器件的 TPS7A91 1A、低噪声、低输入电压、低压降 (LDO) 稳压器评估模块

TPS7A91EVM-831 评估模块专为典型配置而设计,用于评估 TPS7A91(1A 高精度、低压降电压稳压器)的运行和性能。EVM 电路板被配置为适用于动态负载电流需要高达 1A 的工程应用的参考设计。
用户指南: PDF
TI.com 上无现货
仿真模型

TPS7A9001 PSpice Transient Model

SBVM709.ZIP (92 KB) - PSpice Model
仿真模型

TPS7A9001 Unencrypted PSpice Transient Model

SBVM710.ZIP (2 KB) - PSpice Model
参考设计

TIDA-01023 — 适用于雷达和 5G 无线测试仪的高通道数 JESD204B 时钟生成参考设计

高速多通道应用需要低噪声、可扩展且可进行精确通道间偏差调节的时钟解决方案,以实现最佳系统 SNR、SFDR 和 ENOB。此参考设计使用一个主时钟器件和多个从时钟器件,支持高通道数 JESD204B 同步时钟。此设计可提供多通道 JESD204B 时钟,采用 TI LMK04828 时钟抖动清除器和带有集成式 VCO 的 LMX2594 宽带 PLL,能够实现低于 10ps 的时钟间偏差。此设计经过 TI ADC12DJ3200 EVM 在 3GSPS 环境中检测,具有改善的 SNR 性能,通道间偏差低于 (...)
设计指南: PDF
原理图: PDF
参考设计

TIDA-01024 — 适用于雷达和 5G 无线测试仪的高通道数 JESD204B 菊链时钟参考设计

高速多通道应用需要低噪声、可扩展且可进行精确通道间偏斜调节的时钟解决方案,以实现最佳系统 SNR、SFDR 和 ENOB。此参考设计支持在菊链配置中增加 JESD204B 同步时钟。此设计可提供多通道 JESD204B 时钟,采用 TI LMK04828 时钟抖动清除器和带有集成式 VCO 的 LMX2594 宽带 PLL,能够实现低于 10ps 的时钟间偏斜。此设计经过 TI ADC12DJ3200 EVM 在 3GSPS 环境中检测,具有改善的 SNR 性能,通道间偏斜低于 (...)
设计指南: PDF
原理图: PDF
参考设计

TIDA-010131 — 适用于雷达和无线 5G 测试仪的多通道射频收发器时钟参考设计

相控阵雷达、无线通信测试仪和电子战等高速终端设备的模拟前端需要同步的多收发器信号链。每个收发器信号链都包括高速模数转换器 (ADC)、数模转换器 (DAC) 和时钟子系统。时钟子系统提供低噪声采样时钟,具备精细的延迟调节功能,可实现最低的通道间偏差和最佳的系统性能,如信噪比 (SNR)、无杂散动态范围 (SFDR)、IMD3 和有效位数 (ENOB) 等。此参考设计通过 AFE7444 EVM 展示了多通道 JESD204B 时钟生成和系统性能。通过高达 2.6GHz 射频的 6GSPS/3GSPS DAC/ADC 时钟实现的优于 10ps 的通道间偏差以及 SNR 和 SFDR (...)
设计指南: PDF
原理图: PDF
封装 引脚 下载
WSON (DSK) 10 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。

支持和培训

视频