TMUX1574
此产品已上市,且可供购买。 可提供某些产品的较新替代品。
具有 1.8V 逻辑的低电容、2:1 (SPDT) 4 通道断电保护开关

 

模型 (2)

标题 种类 类型 日期
TMUX1574 S-Parameter Model S-Parameter Model ZIP 2018年 12月 6日
TMUX1574 IBIS Model IBIS Model ZIP 2018年 10月 30日

设计套件与评估板 (2)

参考设计

适用于雷达和无线 5G 测试仪的多通道射频收发器时钟参考设计

相控阵雷达、无线通信测试仪和电子战等高速终端设备的模拟前端需要同步的多收发器信号链。每个收发器信号链都包括高速模数转换器 (ADC)、数模转换器 (DAC) 和时钟子系统。时钟子系统提供低噪声采样时钟,具备精细的延迟调节功能,可实现最低的通道间偏差和最佳的系统性能,如信噪比 (SNR)、无杂散动态范围 (SFDR)、IMD3 和有效位数 (ENOB) 等。此参考设计通过 AFE7444 EVM 展示了多通道 JESD204B 时钟生成和系统性能。通过高达 2.6GHz 射频的 6GSPS/3GSPS DAC/ADC 时钟实现的优于 10ps 的通道间偏差以及 SNR 和 SFDR 等系统性能与 AFE7444 数据表规格相当。

查看涉及授权使用、知识产权事宜和免责声明的参考设计重要声明。