产品详情

Technology family LVC Applications GPIO, I2S Bits (#) 2 High input voltage (min) (V) 1.08 High input voltage (max) (V) 5.5 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Data rate (max) (Mbps) 420 IOH (max) (mA) -32 IOL (max) (mA) 32 Supply current (max) (µA) 4 Features Overvoltage tolerant inputs, Partial power down (Ioff), Vcc isolation Input type Standard CMOS Output type Balanced CMOS, Push-Pull Rating Catalog Operating temperature range (°C) -40 to 85
Technology family LVC Applications GPIO, I2S Bits (#) 2 High input voltage (min) (V) 1.08 High input voltage (max) (V) 5.5 Vout (min) (V) 1.65 Vout (max) (V) 5.5 Data rate (max) (Mbps) 420 IOH (max) (mA) -32 IOL (max) (mA) 32 Supply current (max) (µA) 4 Features Overvoltage tolerant inputs, Partial power down (Ioff), Vcc isolation Input type Standard CMOS Output type Balanced CMOS, Push-Pull Rating Catalog Operating temperature range (°C) -40 to 85
DSBGA (YZP) 8 2.8125 mm² 2.25 x 1.25 SSOP (DCT) 8 11.8 mm² 2.95 x 4 VSSOP (DCU) 8 6.2 mm² 2 x 3.1
  • 完全可配置的双轨设计,支持各个端口在 1.65V 至 5.5V 的整个电源电压范围内运行
  • VCC 隔离特性 – 如果任何一个 VCC 输入接地 (GND),则两个端口均处于高阻抗状态
  • 以 VCCA 为基准的 DIR 输入电路
  • 低功耗,ICC 最大值为 4µA
  • 采用德州仪器 (TI) NanoFree™ 封装
  • 电压为 3.3V 时,输出驱动为 ±24mA
  • Ioff 支持部分断电模式运行
  • 最大数据速率:
    • 420Mbps(3.3V 至 5V 转换)
    • 210Mbps(转换至 3.3 V)
    • 140Mbps(转换至 2.5 V)
    • 75Mbps(转换至 1.8 V)
  • 闩锁性能超过 100mA,符合 JESD 78 II 类规范
  • ESD 保护性能超过 JESD 22 规范要求
    • 4000V 人体放电模式 (A114-A)
    • 200V 机器放电模型 (A115-A)
    • 1000V 带电器件模型 (C101)
  • 完全可配置的双轨设计,支持各个端口在 1.65V 至 5.5V 的整个电源电压范围内运行
  • VCC 隔离特性 – 如果任何一个 VCC 输入接地 (GND),则两个端口均处于高阻抗状态
  • 以 VCCA 为基准的 DIR 输入电路
  • 低功耗,ICC 最大值为 4µA
  • 采用德州仪器 (TI) NanoFree™ 封装
  • 电压为 3.3V 时,输出驱动为 ±24mA
  • Ioff 支持部分断电模式运行
  • 最大数据速率:
    • 420Mbps(3.3V 至 5V 转换)
    • 210Mbps(转换至 3.3 V)
    • 140Mbps(转换至 2.5 V)
    • 75Mbps(转换至 1.8 V)
  • 闩锁性能超过 100mA,符合 JESD 78 II 类规范
  • ESD 保护性能超过 JESD 22 规范要求
    • 4000V 人体放电模式 (A114-A)
    • 200V 机器放电模型 (A115-A)
    • 1000V 带电器件模型 (C101)

这款 2 位同相总线收发器使用两个独立的可配置电源轨。A 端口旨在跟踪 VCCA。VCCA可接受从 1.65V 到 5.5V 范围内的任意电源电压。B 端口旨在跟踪 VCCB。VCCB可接受从 1.65 至 5.5V 间的任一电源电压值。这可实现 1.8V,2.5V,3.3V和 5V 电压节点间的通用低压双向转换。

SN74LVC2T45 旨在实现两条数据总线间的异步通信。方向控制 (DIR) 输入的逻辑电平将会激活 B 端口或 A 端口输出。当 B 端口输出被激活时,此器件将数据从 A 总线发送到 B 总线,而当 A 端口输出被激活时,此器件将数据从 B 总线发送到 A 总线。A 端口和 B 端口上的输入电路一直处于激活状态,并且必须施加一个逻辑高或低电平,从而防止过大的 ICC 和 ICCZ

SN74LVC2T45 设计为由 VCCA 为 DIR 输入电路供电。该器件完全符合使用 Ioff 的部分断电应用的规范要求。Ioff 电路禁用输出,从而可防止其断电时破坏性电流从该器件回流。

VCC 隔离特性可确保只要有任何一个 VCC 输入接地 (GND),则两个端口均处于高阻抗状态。

这款 2 位同相总线收发器使用两个独立的可配置电源轨。A 端口旨在跟踪 VCCA。VCCA可接受从 1.65V 到 5.5V 范围内的任意电源电压。B 端口旨在跟踪 VCCB。VCCB可接受从 1.65 至 5.5V 间的任一电源电压值。这可实现 1.8V,2.5V,3.3V和 5V 电压节点间的通用低压双向转换。

SN74LVC2T45 旨在实现两条数据总线间的异步通信。方向控制 (DIR) 输入的逻辑电平将会激活 B 端口或 A 端口输出。当 B 端口输出被激活时,此器件将数据从 A 总线发送到 B 总线,而当 A 端口输出被激活时,此器件将数据从 B 总线发送到 A 总线。A 端口和 B 端口上的输入电路一直处于激活状态,并且必须施加一个逻辑高或低电平,从而防止过大的 ICC 和 ICCZ

SN74LVC2T45 设计为由 VCCA 为 DIR 输入电路供电。该器件完全符合使用 Ioff 的部分断电应用的规范要求。Ioff 电路禁用输出,从而可防止其断电时破坏性电流从该器件回流。

VCC 隔离特性可确保只要有任何一个 VCC 输入接地 (GND),则两个端口均处于高阻抗状态。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 31
类型 标题 下载最新的英语版本 日期
* 数据表 SN74LVC2T45 具有可配置电压转换的双位双电源总线收发器 数据表 (Rev. M) PDF | HTML 英语版 (Rev.M) PDF | HTML 2022年 11月 29日
EVM 用户指南 AVCLVCDIRCNTRL-EVM 评估模块 (Rev. B) PDF | HTML 英语版 (Rev.B) 2021年 8月 17日
应用手册 Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
选择指南 Voltage Translation Buying Guide (Rev. A) 2021年 4月 15日
选择指南 Little Logic Guide 2018 (Rev. G) 2018年 7月 6日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 How to Select Little Logic (Rev. A) 2016年 7月 26日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
选择指南 小尺寸逻辑器件指南 (Rev. E) 最新英语版本 (Rev.G) 2012年 7月 16日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 CMOS 非缓冲反向器在振荡器电路中的使用 英语版 2006年 3月 23日
应用手册 选择正确的电平转换解决方案 (Rev. A) 英语版 (Rev.A) 2006年 3月 23日
产品概述 Design Summary for WCSP Little Logic (Rev. B) 2004年 11月 4日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用户指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
用户指南 LVC and LV Low-Voltage CMOS Logic Data Book (Rev. B) 2002年 12月 18日
应用手册 Texas Instruments Little Logic Application Report 2002年 11月 1日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
更多文献资料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
应用手册 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
应用手册 Power-Up 3-State (PU3S) Circuits in TI Standard Logic Devices 2002年 5月 10日
更多文献资料 STANDARD LINEAR AND LOGIC FOR DVD/VCD PLAYERS 2002年 3月 27日
应用手册 Migration From 3.3-V To 2.5-V Power Supplies For Logic Devices 1997年 12月 1日
应用手册 Bus-Interface Devices With Output-Damping Resistors Or Reduced-Drive Outputs (Rev. A) 1997年 8月 1日
应用手册 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
应用手册 LVC Characterization Information 1996年 12月 1日
应用手册 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
应用手册 Live Insertion 1996年 10月 1日
设计指南 Low-Voltage Logic (LVC) Designer's Guide 1996年 9月 1日
应用手册 Understanding Advanced Bus-Interface Products Design Guide 1996年 5月 1日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

5-8-LOGIC-EVM — 支持 5 至 8 引脚 DCK、DCT、DCU、DRL 和 DBV 封装的通用逻辑评估模块

灵活的 EVM 设计用于支持具有 5 至 8 引脚数且采用 DCK、DCT、DCU、DRL 或 DBV 封装的任何器件。
用户指南: PDF
TI.com 上无现货
评估板

AVCLVCDIRCNTRL-EVM — 适用于方向控制双向转换器件、支持 AVC 和 LVC 的通用 EVM

该通用 EVM 旨在支持 1、2、4 和 8 通道 LVC 和 AVC 方向控制转换器件。它还以相同数量的通道支持总线保持和汽车 Q1 器件。AVC 是低电压转换器件,具有 12mA 的较低驱动强度。LVC 是 1.65 至 5.5V 的较高电压转换器件,具有 32mA 的较高驱动强度。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
仿真模型

SN74LVC2T45 IBIS Model (Rev. A)

SCEM409A.ZIP (95 KB) - IBIS Model
参考设计

TIDM-ULTRASONIC-WATER-FLOW-MEASUREMENT — 超声波水流测量参考设计

超声波水流测量系统非常适用于在低至 1.4 gpm 的宽流量范围中进行高精度的测量。该设计基于带分离的模拟组件的单个 MCU。它使用了一种独特的专有算法,该算法能改善很多种操作条件下的流量测量的稳健性和性能。该设计完全兼容用于无线 AMI 网络的 TI RF 插入式评估模块。
设计指南: PDF
原理图: PDF
参考设计

TIDA-010026 — 适用于 EnDat2.2 绝对编码器的稳定接口参考设计

该参考设计展示了 EnDat 2.2 编码器的稳定接口。这其中展示了 EMC 抗扰性,尤其是逆变器开关噪声等快速瞬变抗扰性。编码器电源电压是可配置的并集成了短路保护,以防止由于电缆短路或误接线而造成的损坏,还集成了诊断反馈以检测故障。此逻辑接口支持 3.3V 至 1.8V 的 IO。此设计采用 BoosterPack™ 开发套件,可利用 C2000™ MCU 轻松评估 EnDat2.2。该设计已针对几个 EnDat 2.2 编码器进行测试,适用的电缆长度最大为 100m。
设计指南: PDF
原理图: PDF
参考设计

TIDA-01630 — 适用于 Tamagawa 编码器的高 EMC 抗扰度 RS485 接口参考设计

EMC immunity, especially immunity against inverter switching noise, is important for positioning encoder feedback systems of industrial drives. This design demonstrates a high EMC immunity RS485 transceiver solution which can be used on both the drive and encoder, such as Tamagawa™, EnDat (...)
设计指南: PDF
原理图: PDF
参考设计

TIDA-01401 — 用于绝对编码器的高 EMC 抗扰度 RS-485 接口参考设计

该高 EMC 抗扰度参考设计展示了用于驱动器和编码器(如 EnDat 2.2、BiSS®、Tamagawa™ 等)的 RS-485 收发器。EMC 抗扰度(尤其是逆变器开关噪声抗扰度)对于工业驱动器中的位置编码器反馈系统而言非常重要。该设计支持 5 至 15V(标称值为 12V)宽输入电压范围(用作到编码器的输出电压),以满足编码器的宽电源范围要求。该设计的电源根据所选编码器的电压范围提供了过压和短路保护,以防电缆短路期间造成损坏。此设计包含具有与 TI LaunchPad™ 开发套件兼容的连接器的 BoosterPack™ 插件模块外形,可利用 (...)
设计指南: PDF
原理图: PDF
封装 引脚 下载
DSBGA (YZP) 8 查看选项
SSOP (DCT) 8 查看选项
VSSOP (DCU) 8 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频