产品详情

Function Counter Bits (#) 14 Technology family HC Supply voltage (min) (V) 2 Supply voltage (max) (V) 6 Input type Standard CMOS Output type Push-Pull Features Balanced outputs, High speed (tpd 10-50ns), Positive input clamp diode Operating temperature range (°C) -40 to 125 Rating Automotive
Function Counter Bits (#) 14 Technology family HC Supply voltage (min) (V) 2 Supply voltage (max) (V) 6 Input type Standard CMOS Output type Push-Pull Features Balanced outputs, High speed (tpd 10-50ns), Positive input clamp diode Operating temperature range (°C) -40 to 125 Rating Automotive
SOIC (D) 16 59.4 mm² 9.9 x 6
  • 符合汽车应用要求
  • 2V至6V的宽运行电压范围
  • 输出可驱动多达10个低功耗肖特基晶体管逻辑电路(LSTTL)负载
  • 低功耗,ICC最大80µA
  • tpd典型值 = 14 ns
  • ±4mA 输出驱动 (在 5V 时)
  • 低输出电流,最大值1 µA
  • 实现相移振荡电路(RC)-或者晶体振荡器电路的设计

  • 符合汽车应用要求
  • 2V至6V的宽运行电压范围
  • 输出可驱动多达10个低功耗肖特基晶体管逻辑电路(LSTTL)负载
  • 低功耗,ICC最大80µA
  • tpd典型值 = 14 ns
  • ±4mA 输出驱动 (在 5V 时)
  • 低输出电流,最大值1 µA
  • 实现相移振荡电路(RC)-或者晶体振荡器电路的设计

HC4060-Q1器件包含一个振荡器部分和14个纹波进位二进制计数器级。 此振荡器配置可实现RC-或者晶体振荡器电路设计。 时钟(CLKI)输入上的高到低转换增加了计数器的值。 清除(CLR)输入上的高电平会关闭振荡器(CLKO变为高电平而CLKO变为低电平)并且将计数器复位清零(所有的Q输出为低电平)。

HC4060-Q1器件包含一个振荡器部分和14个纹波进位二进制计数器级。 此振荡器配置可实现RC-或者晶体振荡器电路设计。 时钟(CLKI)输入上的高到低转换增加了计数器的值。 清除(CLR)输入上的高电平会关闭振荡器(CLKO变为高电平而CLKO变为低电平)并且将计数器复位清零(所有的Q输出为低电平)。

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相同且具有相同引脚
CD74HC4017-Q1 正在供货 具有 10 个解码输出的十进制计数器/除法器(增强型产品) AEC-Q100 qualified
功能与比较器件相似
CD4060B 正在供货 CMOS 14 级纹波进位二进制计数器/除法器和振荡器 Voltage range (3V to 18V), average propagation delay (130ns)

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 17
类型 标题 下载最新的英语版本 日期
* 数据表 14级异步二进制计数器和振荡器 数据表 英语版 PDF | HTML 2012年 1月 19日
产品概述 使用二进制计数器生成计时脉冲 PDF | HTML 英语版 PDF | HTML 2023年 6月 15日
应用手册 Implications of Slow or Floating CMOS Inputs (Rev. E) 2021年 7月 26日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
更多文献资料 汽车逻辑器件 英语版 2014年 2月 5日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用户指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
应用手册 TI IBIS File Creation, Validation, and Distribution Processes 2002年 8月 29日
应用手册 CMOS Power Consumption and CPD Calculation (Rev. B) 1997年 6月 1日
应用手册 使用逻辑器件进行设计 (Rev. C) 1997年 6月 1日
应用手册 Input and Output Characteristics of Digital Integrated Circuits 1996年 10月 1日
应用手册 Live Insertion 1996年 10月 1日
应用手册 SN54/74HCT CMOS Logic Family Applications and Restrictions 1996年 5月 1日
应用手册 Using High Speed CMOS and Advanced CMOS in Systems With Multiple Vcc 1996年 4月 1日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

14-24-LOGIC-EVM — 采用 14 引脚至 24 引脚 D、DB、DGV、DW、DYY、NS 和 PW 封装的逻辑产品通用评估模块

14-24-LOGIC-EVM 评估模块 (EVM) 旨在支持采用 14 引脚至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
封装 引脚 下载
SOIC (D) 16 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频