SN74AVCB164245-EP

正在供货

增强型产品,具有可配置转换和三态输出的16 位双电源总线收发器

SN74AVCB164245-EP

正在供货

产品详情

Technology family AVC Bits (#) 16 High input voltage (min) (V) 0.91 High input voltage (max) (V) 3.6 Vout (min) (V) 1.4 Vout (max) (V) 3.6 Data rate (max) (Mbps) 200 IOH (max) (mA) -12 IOL (max) (mA) 12 Supply current (max) (µA) 80 Features Output damping resistors, Output enable, Overvoltage tolerant inputs, Partial power down (Ioff) Input type Standard CMOS Output type 3-State, Balanced CMOS, Push-Pull Rating HiRel Enhanced Product Operating temperature range (°C) -55 to 125
Technology family AVC Bits (#) 16 High input voltage (min) (V) 0.91 High input voltage (max) (V) 3.6 Vout (min) (V) 1.4 Vout (max) (V) 3.6 Data rate (max) (Mbps) 200 IOH (max) (mA) -12 IOL (max) (mA) 12 Supply current (max) (µA) 80 Features Output damping resistors, Output enable, Overvoltage tolerant inputs, Partial power down (Ioff) Input type Standard CMOS Output type 3-State, Balanced CMOS, Push-Pull Rating HiRel Enhanced Product Operating temperature range (°C) -55 to 125
TSSOP (DGG) 48 101.25 mm² 12.5 x 8.1
  • 德州仪器 (TI) Widebus 系列
  • DOC 电路产品成员动态改变输出阻抗,从而在不降低速度的情况下达到降噪的目的。
  • 动态驱动能力与 2.5V VCC时 IOH和 IOL为 ±24mA 的标准输出等效
  • 控制输入 VIH和 VIL电平以 VCCB电压为基准
  • 如果任何一个 VCC输入接地 (GND),那么两个端口都处于高阻抗状态
  • 过压耐受输入和输出可实现混合电压模式数据通信
  • I关闭支持部分断电模式运行
  • 完全可配置双电源轨设计可使每个端口在整个 1.4V-3.6V 电源电压范围内运行
  • 锁断性能超过 100mA(符合 JESD 78,II 类规范的要求)
  • 静电放电 (ESD) 保护性能超过 JESD 22 规范要求
    • 2000V 人体模型 (A114-A)
    • 200V 机器模型 (A115-A)
    • 750V 充电器件模型 (C101)
  • 德州仪器 (TI) Widebus 系列
  • DOC 电路产品成员动态改变输出阻抗,从而在不降低速度的情况下达到降噪的目的。
  • 动态驱动能力与 2.5V VCC时 IOH和 IOL为 ±24mA 的标准输出等效
  • 控制输入 VIH和 VIL电平以 VCCB电压为基准
  • 如果任何一个 VCC输入接地 (GND),那么两个端口都处于高阻抗状态
  • 过压耐受输入和输出可实现混合电压模式数据通信
  • I关闭支持部分断电模式运行
  • 完全可配置双电源轨设计可使每个端口在整个 1.4V-3.6V 电源电压范围内运行
  • 锁断性能超过 100mA(符合 JESD 78,II 类规范的要求)
  • 静电放电 (ESD) 保护性能超过 JESD 22 规范要求
    • 2000V 人体模型 (A114-A)
    • 200V 机器模型 (A115-A)
    • 750V 充电器件模型 (C101)

这个 16 位(双八进制)非反相总线收发器使用两个独立的可配置电源轨。
A 端口被设计用于跟踪 VCCA。 VCCA可接受从 1.4V 到 3.6V 范围内的任一电源电压。B 端口被设计用于跟踪 VCCB。 VCCB可接受从 1.4 至 3.6V 间的任一电源电压值。这可实现 1.5V,1.8V,2.5V和 3.3V 电压节点间的通用低压双向转换。

SN74AVCB164245 被设计用来实现数据总线间的异步通信。 根据方向控制 (DIR) 输入上的逻辑电平,此器件将数据从 A 总线发送至 B 总线,或者将数据从 B 总线发送至 A 总线。 输出使能 (OE) 可被用来禁用输出,这样可有效隔离总线。

SN74AVCB164245 的设计方式决定了控制引脚(1DIR,2DIR,1OE和 2OE)由 VCCB供电。

为了确保加电或断电期间的高阻抗状态,OE应通过一个上拉电阻器连接至 VCC;该电阻器的最小值由驱动器的电流吸收能力来决定。

该器件完全符合使用 I关闭的部分断电应用的规范要求。 I关闭电路禁用输出,从而可防止其断电时破坏性电流从该器件回流。 如果任何一个 VCC输入接地 (GND),那么两个端口都处于高阻抗状态。

这个 16 位(双八进制)非反相总线收发器使用两个独立的可配置电源轨。
A 端口被设计用于跟踪 VCCA。 VCCA可接受从 1.4V 到 3.6V 范围内的任一电源电压。B 端口被设计用于跟踪 VCCB。 VCCB可接受从 1.4 至 3.6V 间的任一电源电压值。这可实现 1.5V,1.8V,2.5V和 3.3V 电压节点间的通用低压双向转换。

SN74AVCB164245 被设计用来实现数据总线间的异步通信。 根据方向控制 (DIR) 输入上的逻辑电平,此器件将数据从 A 总线发送至 B 总线,或者将数据从 B 总线发送至 A 总线。 输出使能 (OE) 可被用来禁用输出,这样可有效隔离总线。

SN74AVCB164245 的设计方式决定了控制引脚(1DIR,2DIR,1OE和 2OE)由 VCCB供电。

为了确保加电或断电期间的高阻抗状态,OE应通过一个上拉电阻器连接至 VCC;该电阻器的最小值由驱动器的电流吸收能力来决定。

该器件完全符合使用 I关闭的部分断电应用的规范要求。 I关闭电路禁用输出,从而可防止其断电时破坏性电流从该器件回流。 如果任何一个 VCC输入接地 (GND),那么两个端口都处于高阻抗状态。

下载 观看带字幕的视频 视频

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 17
类型 标题 下载最新的英语版本 日期
* 数据表 16 位双电源总线收发器此收发器具有可配置电压转换和3 态输出 数据表 (Rev. A) 英语版 (Rev.A) PDF | HTML 2013年 6月 18日
* 选择指南 Voltage Translation Buying Guide (Rev. A) 2021年 4月 15日
* VID SN74AVCB164245-EP VID V6213602 2016年 6月 21日
* 辐射与可靠性报告 CAVCB164245MDGGREP Reliability Report 2013年 4月 24日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
应用手册 Voltage Translation Between 3.3-V, 2.5-V, 1.8-V, and 1.5-V Logic Standards (Rev. B) 2015年 4月 30日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 选择正确的电平转换解决方案 (Rev. A) 英语版 (Rev.A) 2006年 3月 23日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
更多文献资料 LCD Module Interface Application Clip 2003年 5月 9日
用户指南 AVC Advanced Very-Low-Voltage CMOS Logic Data Book, March 2000 (Rev. C) 2002年 8月 20日
更多文献资料 Standard Linear & Logic for PCs, Servers & Motherboards 2002年 6月 13日
应用手册 16-Bit Widebus Logic Families in 56-Ball, 0.65-mm Pitch Very Thin Fine-Pitch BGA (Rev. B) 2002年 5月 22日
应用手册 Dynamic Output Control (DOC) Circuitry Technology And Applications (Rev. B) 1999年 7月 7日
应用手册 AVC Logic Family Technology and Applications (Rev. A) 1998年 8月 26日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

封装 引脚 下载
TSSOP (DGG) 48 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频