ZHCS888E January 2010  – July 2015 MSP430F5418A , MSP430F5419A , MSP430F5435A , MSP430F5436A , MSP430F5437A , MSP430F5438A

PRODUCTION DATA. 

  1. 1器件概述
    1. 1.1特性
    2. 1.2应用范围
    3. 1.3说明
    4. 1.4功能框图
  2. 2修订历史记录
  3. 3Device Comparison
  4. 4Terminal Configuration and Functions
    1. 4.1Pin Diagrams
    2. 4.2Signal Descriptions
  5. 5Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Active Mode Supply Current Into VCC Excluding External Current
    5. 5.5 Low-Power Mode Supply Currents (Into VCC) Excluding External Current
    6. 5.6 Thermal Characteristics
    7. 5.7 Schmitt-Trigger Inputs - General-Purpose I/O
    8. 5.8 Inputs - Ports P1 and P2
    9. 5.9 Leakage Current - General-Purpose I/O
    10. 5.10Outputs - General-Purpose I/O (Full Drive Strength)
    11. 5.11Outputs - General-Purpose I/O (Reduced Drive Strength)
    12. 5.12Output Frequency - General-Purpose I/O
    13. 5.13Typical Characteristics - Outputs, Reduced Drive Strength (PxDS.y = 0)
    14. 5.14Typical Characteristics - Outputs, Full Drive Strength (PxDS.y = 1)
    15. 5.15Crystal Oscillator, XT1, Low-Frequency Mode
    16. 5.16Crystal Oscillator, XT1, High-Frequency Mode
    17. 5.17Crystal Oscillator, XT2
    18. 5.18Internal Very-Low-Power Low-Frequency Oscillator (VLO)
    19. 5.19Internal Reference, Low-Frequency Oscillator (REFO)
    20. 5.20DCO Frequency
    21. 5.21PMM, Brown-Out Reset (BOR)
    22. 5.22PMM, Core Voltage
    23. 5.23PMM, SVS High Side
    24. 5.24PMM, SVM High Side
    25. 5.25PMM, SVS Low Side
    26. 5.26PMM, SVM Low Side
    27. 5.27Wake-up Times From Low-Power Modes and Reset
    28. 5.28Timer_A
    29. 5.29Timer_B
    30. 5.30USCI (UART Mode) Recommended Operating Conditions
    31. 5.31USCI (UART Mode)
    32. 5.32USCI (SPI Master Mode) Recommended Operating Conditions
    33. 5.33USCI (SPI Master Mode)
    34. 5.34USCI (SPI Slave Mode)
    35. 5.35USCI (I2C Mode)
    36. 5.3612-Bit ADC, Power Supply and Input Range Conditions
    37. 5.3712-Bit ADC, Timing Parameters
    38. 5.3812-Bit ADC, Linearity Parameters Using an External Reference Voltage or AVCC as Reference Voltage
    39. 5.3912-Bit ADC, Linearity Parameters Using the Internal Reference Voltage
    40. 5.4012-Bit ADC, Temperature Sensor and Built-In VMID
    41. 5.41REF, External Reference
    42. 5.42REF, Built-In Reference
    43. 5.43Flash Memory
    44. 5.44JTAG and Spy-Bi-Wire Interface
  6. 6Detailed Description
    1. 6.1 CPU (Link to User's Guide)
    2. 6.2 Operating Modes
    3. 6.3 Interrupt Vector Addresses
    4. 6.4 Memory Organization
    5. 6.5 Bootstrap Loader (BSL)
    6. 6.6 JTAG Operation
      1. 6.6.1JTAG Standard Interface
      2. 6.6.2Spy-Bi-Wire Interface
    7. 6.7 Flash Memory (Link to User's Guide)
    8. 6.8 RAM Memory (Link to User's Guide)
    9. 6.9 Peripherals
      1. 6.9.1 Digital I/O (Link to User's Guide)
      2. 6.9.2 Oscillator and System Clock (Link to User's Guide)
      3. 6.9.3 Power Management Module (PMM) (Link to User's Guide)
      4. 6.9.4 Hardware Multiplier (MPY) (Link to User's Guide)
      5. 6.9.5 Real-Time Clock (RTC_A) (Link to User's Guide)
      6. 6.9.6 Watchdog Timer (WDT_A) (Link to User's Guide)
      7. 6.9.7 System Module (SYS) (Link to User's Guide)
      8. 6.9.8 DMA Controller (Link to User's Guide)
      9. 6.9.9 Universal Serial Communication Interface (USCI) (Links to User's Guide: UART Mode, SPI Mode, I2C Mode)
      10. 6.9.10TA0 (Link to User's Guide)
      11. 6.9.11TA1 (Link to User's Guide)
      12. 6.9.12TB0 (Link to User's Guide)
      13. 6.9.13ADC12_A (Link to User's Guide)
      14. 6.9.14CRC16 (Link to User's Guide)
      15. 6.9.15REF Voltage Reference (Link to User's Guide)
      16. 6.9.16Embedded Emulation Module (EEM) (L Version) (Link to User's Guide)
      17. 6.9.17Peripheral File Map
    10. 6.10Input/Output Schematics
      1. 6.10.1 Port P1, P1.0 to P1.7, Input/Output With Schmitt Trigger
      2. 6.10.2 Port P2, P2.0 to P2.7, Input/Output With Schmitt Trigger
      3. 6.10.3 Port P3, P3.0 to P3.7, Input/Output With Schmitt Trigger
      4. 6.10.4 Port P4, P4.0 to P4.7, Input/Output With Schmitt Trigger
      5. 6.10.5 Port P5, P5.0 and P5.1, Input/Output With Schmitt Trigger
      6. 6.10.6 Port P5, P5.2, Input/Output With Schmitt Trigger
      7. 6.10.7 Port P5, P5.3, Input/Output With Schmitt Trigger
      8. 6.10.8 Port P5, P5.4 to P5.7, Input/Output With Schmitt Trigger
      9. 6.10.9 Port P6, P6.0 to P6.7, Input/Output With Schmitt Trigger
      10. 6.10.10Port P7, P7.0, Input/Output With Schmitt Trigger
      11. 6.10.11Port P7, P7.1, Input/Output With Schmitt Trigger
      12. 6.10.12Port P7, P7.2 and P7.3, Input/Output With Schmitt Trigger
      13. 6.10.13Port P7, P7.4 to P7.7, Input/Output With Schmitt Trigger
      14. 6.10.14Port P8, P8.0 to P8.7, Input/Output With Schmitt Trigger
      15. 6.10.15Port P9, P9.0 to P9.7, Input/Output With Schmitt Trigger
      16. 6.10.16Port P10, P10.0 to P10.7, Input/Output With Schmitt Trigger
      17. 6.10.17Port P11, P11.0 to P11.2, Input/Output With Schmitt Trigger
      18. 6.10.18Port J, J.0 JTAG Pin TDO, Input/Output With Schmitt Trigger or Output
      19. 6.10.19Port J, J.1 to J.3 JTAG Pins TMS, TCK, TDI/TCLK, Input/Output With Schmitt Trigger or Output
    11. 6.11Device Descriptors (TLV)
  7. 7器件和文档支持
    1. 7.1器件支持
      1. 7.1.1开始使用
      2. 7.1.2Development Tools Support
        1. 7.1.2.1Hardware Features
        2. 7.1.2.2Recommended Hardware Options
          1. 7.1.2.2.1Target Socket Boards
          2. 7.1.2.2.2Experimenter Boards
          3. 7.1.2.2.3Debugging and Programming Tools
          4. 7.1.2.2.4Production Programmers
        3. 7.1.2.3Recommended Software Options
          1. 7.1.2.3.1Integrated Development Environments
          2. 7.1.2.3.2MSP430Ware
          3. 7.1.2.3.3SYS/BIOS
          4. 7.1.2.3.4Command-Line Programmer
      3. 7.1.3Device and Development Tool Nomenclature
    2. 7.2文档支持
    3. 7.3相关链接
    4. 7.4Community Resources
    5. 7.5商标
    6. 7.6静电放电警告
    7. 7.7出口管制提示
    8. 7.8Glossary
  8. 8机械、封装和可订购信息

1 器件概述

1.1 特性

  • 低电源电压范围:
    3.6V 到低至 1.8V
  • 超低功耗
    • 工作模式 (AM):
      所有系统时钟激活
      在 8MHz、3.0V 且闪存程序执行时为 230µA/MHz(典型值)
      在 8MHz、3.0V 且 RAM 程序执行时为 110µA/MHz(典型值)
    • 待机模式 (LPM3):
      带有晶振的实时时钟 (RTC),看门狗和电源监视器工作,完全 RAM 保持,快速唤醒:
      2.2V 时为 1.7µA,3.0V 时为 2.1µA(典型值)
      低功耗振荡器 (VLO),通用计数器,看门狗和电源监视器工作,完全 RAM 保持,快速唤醒:
      3.0V 时为 1.2µA(典型值)
    • 关闭模式 (LPM4):
      完全 RAM 保持、电源监控器工作、快速唤醒:
      3.0V 时为 1.2µA(典型值)
    • 关断模式 (LPM4.5):
      3.0V 时为 0.1µA(典型值)
  • 在 3.5µs(典型值)内从待机模式唤醒
  • 16 位精简指令集 (RISC) 架构
    • 扩展存储器
    • 高达 25MHz 系统时钟
  • 灵活的电源管理系统
    • 内置可编程的低压降稳压器 (LDO)
    • 电源电压监控、监视、和临时限电
  • 统一时钟系统
    • 针对频率稳定的锁频环路 (FLL) 控制环路
    • 低功率低频内部时钟源 (VLO)
    • 低频修整内部基准源 (REFO)
    • 32kHz 晶振
    • 高达 32MHz 的高频晶振
  • Timer_A中,配有 5 个捕捉/比较寄存器的 16 位定时器 TA0,
  • Timer_A中,配有 3 个捕获/比较寄存器的 16 位定时器 TA1
  • 具有 7 个捕捉/比较影子寄存器的 16 位定时器 TB0,Timer_B
  • 多达 4 个通用串行通信接口
    • USCI_A0、USCI_A1、USCI_A2 和 USCI_A3 均支持:
      • 增强型通用异步收发器 (UART) 支持自动波特率检测
      • IrDA 编码和解码
      • 同步串行外设接口 (SPI)
    • USCI_B0、USCI_B1、USCI_B2 和 USCI_B3 均支持:
      • I2C
      • 同步串行外设接口 (SPI)
  • 12 位模数转换器 (ADC)
    • 内部基准
    • 采样保持
    • 自动扫描特性
    • 14 个外部通道,2 个内部通道
  • 硬件乘法器支持 32 位运算
  • 串行板上编程,无需外部编程电压
  • 3 通道内部直接内存访问 (DMA)
  • 具有 RTC 功能的基本定时器
  • Section 3 汇总了可用的产品系列成员
  • 要获得完整的模块说明,请参阅《MSP430x5xx 和 MSP430x6xx 系列产品用户指南》 (SLAU208)

1.2 应用范围

  • 模拟和数字传感器系统
  • 数字电机控制
  • 遥控
  • 恒温器
  • 数字定时器
  • 手持仪表

1.3 说明

TI 的 MSP430™系列超低功耗微控制器种类繁多,各成员器件配备不同的外设集以满足各类应用的 需要。该架构与多种低功耗模式配合使用,是延长便携式测量应用电池寿命的最优 选择。该器件 具有 一个强大的 16 位 RISC CPU,使用 16 位寄存器以及常数发生器,以便获得最高编码效率。该数控振荡器 (DCO) 可在 3.5µs(典型值)内从低功率模式唤醒至激活模式。

MSP430F543xA 和 MSP430F541xA 系列微控制器配置包括三个 16 位定时器、一个高性能 12 位 ADC、多达四个通用串行通信接口 (USCI)、一个硬件乘法器、DMA、具有报警功能的 RTC 模块和多达 87 个 I/O 引脚。

这个 器件 的典型应用包括模拟和数字传感器系统、数字电机控制、遥控、恒温器、数字定时器、手持仪表。

器件信息(1)

器件型号封装封装尺寸(2)
MSP430F5438AZQWMicroStar Junior™BGA (113)7mm x 7mm
MSP430F5438APZLQFP (100)14mm x 14mm
MSP430F5437APNLQFP (80)12mm x 12mm
(1) 要获得最新的产品、封装和订购信息,请参见封装选项附录Section 8),或者访问德州仪器 (TI) 网站 www.ti.com
(2) 这里显示的尺寸为近似值。要获得包含误差值的封装尺寸,请参见Section 8中的机械数据

1.4 功能框图

Figure 1-1Figure 1-2 给出了功能框图。

MSP430F5438A MSP430F5437A MSP430F5436A MSP430F5435A MSP430F5419A MSP430F5418A slas655-fbd_38_36_19.gif Figure 1-1 功能框图 - MSP430F5438AIPZ、MSP430F5436AIPZ、MSP430F5419AIPZ、MSP430F5438AIZQW、MSP430F5436AIZQW、MSP430F5419AIZQW
MSP430F5438A MSP430F5437A MSP430F5436A MSP430F5435A MSP430F5419A MSP430F5418A slas655-fbd_37_35_18.gif Figure 1-2 功能框图 - MSP430F5437AIPN、MSP430F5435AIPN、MSP430F5418AIPN