ZHCSGL5A March 2017  – August 2017 LMX2594

PRODUCTION DATA. 

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1Absolute Maximum Ratings
    2. 6.2ESD Ratings
    3. 6.3Recommended Operating Conditions
    4. 6.4Thermal Information
    5. 6.5Electrical Characteristics
    6. 6.6Timing Requirements
    7. 6.7Typical Characteristics
  7. Detailed Description
    1. 7.1Overview
    2. 7.2Functional Block Diagram
    3. 7.3Feature Description
      1. 7.3.1 Reference Oscillator Input
      2. 7.3.2 Reference Path
        1. 7.3.2.1OSCin Doubler (OSC_2X)
        2. 7.3.2.2Pre-R Divider (PLL_R_PRE)
        3. 7.3.2.3Programmable Multiplier (MULT)
        4. 7.3.2.4Post-R Divider (PLL_R)
      3. 7.3.3 PLL Phase Detector and Charge Pump
      4. 7.3.4 N Divider and Fractional Circuitry
      5. 7.3.5 MUXout Pin
        1. 7.3.5.1Lock Detect
        2. 7.3.5.2Readback
      6. 7.3.6 VCO (Voltage Controlled Oscillator)
        1. 7.3.6.1VCO Calibration
        2. 7.3.6.2Determining the VCO Gain
      7. 7.3.7 Channel Divider
      8. 7.3.8 Output Buffer
      9. 7.3.9 Powerdown Modes
      10. 7.3.10Phase Synchronization
        1. 7.3.10.1General Concept
        2. 7.3.10.2Categories of Applications for SYNC
        3. 7.3.10.3Procedure for Using SYNC
        4. 7.3.10.4SYNC Input Pin
      11. 7.3.11Phase Adjust
      12. 7.3.12Fine Adjustments for Phase Adjust and Phase SYNC
      13. 7.3.13Ramping Function
        1. 7.3.13.1Manual Pin Ramping
          1. 7.3.13.1.1Manual Pin Ramping Example
        2. 7.3.13.2Automatic Ramping
          1. 7.3.13.2.1Automatic Ramping Example (Triangle Wave)
      14. 7.3.14SYSREF
        1. 7.3.14.1Programmable Fields
        2. 7.3.14.2Input and Output Pin Formats
          1. 7.3.14.2.1Input Format for SYNC and SYSREF Pins
          2. 7.3.14.2.2SYSREF Output Format
        3. 7.3.14.3Examples
        4. 7.3.14.4SYSREF Procedure
      15. 7.3.15SysRefReq Pin
    4. 7.4Device Functional Modes
    5. 7.5Programming
      1. 7.5.1Recommended Initial Power-Up Sequence
      2. 7.5.2Recommended Sequence for Changing Frequencies
    6. 7.6Register Maps and Descriptions
      1. 7.6.1 General Registers R0, R1, & R7
      2. 7.6.2 Input Path Registers
      3. 7.6.3 Charge Pump Registers (R13, R14)
      4. 7.6.4 VCO Calibration Registers
      5. 7.6.5 N Divider, MASH, and Output Registers
      6. 7.6.6 SYNC and SysRefReq Input Pin Register
      7. 7.6.7 Lock Detect Registers
      8. 7.6.8 MASH_RESET
      9. 7.6.9 SysREF Registers
      10. 7.6.10CHANNEL Divider Registers
      11. 7.6.11Ramping and Calibration Fields
      12. 7.6.12Ramping Registers
        1. 7.6.12.1Ramp Limits
        2. 7.6.12.2Ramping Triggers, Burst Mode, and RAMP0_RST
        3. 7.6.12.3Ramping Configuration
      13. 7.6.13Readback Registers
  8. Application and Implementation
    1. 8.1Application Information
      1. 8.1.1OSCin Configuration
      2. 8.1.2OSCin Slew Rate
      3. 8.1.3RF Output Buffer Power Control
      4. 8.1.4RF Output Buffer Pullup
    2. 8.2Typical Application
      1. 8.2.1Design Requirements
      2. 8.2.2Detailed Design Procedure
      3. 8.2.3Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1Layout Guidelines
    2. 10.2Layout Example
  11. 11器件和文档支持
    1. 11.1器件支持
      1. 11.1.1Third-Party Products Disclaimer
      2. 11.1.2开发支持
    2. 11.2文档支持
      1. 11.2.1相关文档
    3. 11.3接收文档更新通知
    4. 11.4社区资源
    5. 11.5商标
    6. 11.6静电放电警告
    7. 11.7Glossary
  12. 12机械、封装和可订购信息

特性

  • 10MHz 至 15GHz 输出频率
  • 在 100KHz 偏移和 15GHz 载波的情况下具有 -110dBc/Hz 的相位噪声
  • 7.5GHz 时,具有 45fs RMS 抖动(100Hz 至 100MHz)
  • 可编程输出功率
  • PLL 主要规格
    • 品质因数:–236dBc/Hz
    • 标称 1/f 噪声:–129dBc/Hz
    • 最高相位检测器频率
      • 400MHz 整数模式
      • 300MHz 分数模式
    • 32 位分数 N 分频器
  • 用可编程输入乘法器消除整数边界杂散
  • 跨多个设备实现输出相位同步
  • 支持具有 9ps 分辨率可编程延迟的 SYSREF
  • FMCW 的频率斜升和线性调频脉冲能力 应用
  • 小于 20µs VCO 校准速度
  • 3.3V 单电源运行

应用

  • 5G 和毫米波无线基础设施
  • 测试和测量设备
  • 雷达
  • MIMO
  • 相控阵天线和波束形成
  • 高速数据转换器时钟(支持 JESD204B)

说明

LMX2594 是一款高性能宽带合成器,可在不使用内部加倍器的情况下生成 10MHz 至 15GHz 范围内的任何频率,因而无需使用分谐波滤波器。品质因数为 -236dBc/Hz 的高性能 PLL 和高相位检测器频率可实现非常低的带内噪声和集成抖动。高速 N 分频器没有预分频器,从而显著减少了杂散的振幅和数量。还有一个可减轻整数边界杂散的可编程输入乘法器。

LMX2594 允许用户同步多个器件的输出,并可在 输入和输出之间确定需要延迟的情况下 应用。频率斜升发生器可在自动斜坡生成选项或手动选项中最多合成 2 段斜坡,以实现最大的灵活性。通过快速校准算法可将频率加快至 20μs 以上。LMX2594 增添了对生成或重复 SYSREF(符合 JESD204B 标准)的支持,使其成为高速数据转换器的理想低噪声时钟源。此配置中提供了精细的延迟调节(9ps 分辨率),以解决板迹线的延迟差异。

LMX2594 中的输出驱动器在载波频率为 15GHz 时提供高达 7dBm 的输出功率。该器件采用单个 3.3V 电源供电,并具有集成的 LDO,无需板载低噪声 LDO。

器件信息(1)

器件型号封装封装尺寸(标称值)
LMX2594VQFN (40)6.00mm × 6.00mm
  1. 如需了解所有可用封装,请参阅产品说明书末尾的可订购产品附录。

简化电路原理图

LMX2594 fbd_snas696.gif