DS92LV040A
- 总线 LVDS 信令
- 传播延迟:驱动器最大值为 2.3 ns,接收器最大值为 3.2 ns
- 低功耗 CMOS 设计
- 驱动器 100% 转换时间典型值为 1 ns,接收器典型值为 1.3 ns
- 高信号传输速率功能(155 Mbps 以上)
VID 0.1 V 至 2.3 V 共模范围 = 200 mV- 70 mV 接收器灵敏度
- 支持打开和终止端口引脚故障保护
- 3.3 V 运行电压
- 无毛刺加电/断电(已禁用驱动器和接收器)
- 每总线 LVDS 负载的轻型总线负载(典型值 5 pF)
- 平衡输出阻抗
- 44 引脚 WQFN 封装中提供的产品
- 断电时高阻抗总线引脚
(VCC = 0 V)
DS92LV040A 属于总线 LVDS 收发器系列产品,专用于高速、低功耗背板或电缆接口。器件由 3.3 V 单电源供电运行,并包括四个差动线路驱动器和四个接收器。要将总线负载降至最低,驱动器输出端和接收器输入端需进行内部连接。此外,该器件还具备 一只 直通式外引脚,以支持短接线柱在其引脚和连接器之间轻松实现 PCB 路由。
驱动器可将 3 V LVTTL 电平(单端)转换为差动总线 LVDS (BLVDS) 输出电平。该功能可以在支持高速运行的同时将功耗降至最低并降低 EMI。此外,该差动信令可提供大于 ±1 V 的共模噪声抑制。
接收器阈值小于 +0/70 mV。接收器可将差动总线 LVDS 转换为标准 (LVTTL/LVCMOS) 电平。(请参阅应用信息 部分了解详细信息。)
技术文档
未找到结果。请清除搜索并重试。
查看全部 1 类型 | 标题 | 下载最新的英语版本 | 日期 | |||
---|---|---|---|---|---|---|
* | 数据表 | DS92LV040A 4 通道总线 LVDS 收发器 数据表 (Rev. E) | PDF | HTML | 英语版 (Rev.E) | PDF | HTML | 2018年 1月 20日 |
设计和开发
如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。
模拟工具
PSPICE-FOR-TI — 适用于 TI 设计和模拟工具的 PSpice®
PSpice® for TI 可提供帮助评估模拟电路功能的设计和仿真环境。此功能齐全的设计和仿真套件使用 Cadence® 的模拟分析引擎。PSpice for TI 可免费使用,包括业内超大的模型库之一,涵盖我们的模拟和电源产品系列以及精选的模拟行为模型。
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
借助 PSpice for TI 的设计和仿真环境及其内置的模型库,您可对复杂的混合信号设计进行仿真。创建完整的终端设备设计和原型解决方案,然后再进行布局和制造,可缩短产品上市时间并降低开发成本。
在 PSpice for TI 设计和仿真工具中,您可以搜索 TI (...)
模拟工具
TINA-TI — 基于 SPICE 的模拟仿真程序
TINA-TI 提供了 SPICE 所有的传统直流、瞬态和频域分析以及更多。TINA 具有广泛的后处理功能,允许您按照希望的方式设置结果的格式。虚拟仪器允许您选择输入波形、探针电路节点电压和波形。TINA 的原理图捕获非常直观 - 真正的“快速入门”。
TINA-TI 安装需要大约 500MB。直接安装,如果想卸载也很容易。我们相信您肯定会爱不释手。
TINA-TI 安装需要大约 500MB。直接安装,如果想卸载也很容易。我们相信您肯定会爱不释手。
TINA 是德州仪器 (TI) 专有的 DesignSoft 产品。该免费版本具有完整的功能,但不支持完整版 TINA 所提供的某些其他功能。
如需获取可用 TINA-TI 模型的完整列表,请参阅:SpiceRack - 完整列表
需要 HSpice (...)
封装 | 引脚 | 下载 |
---|---|---|
WQFN (NJN) | 44 | 查看选项 |
订购和质量
包含信息:
- RoHS
- REACH
- 器件标识
- 引脚镀层/焊球材料
- MSL 等级/回流焊峰值温度
- MTBF/时基故障估算
- 材料成分
- 鉴定摘要
- 持续可靠性监测
包含信息:
- 制造厂地点
- 封装厂地点
推荐产品可能包含与 TI 此产品相关的参数、评估模块或参考设计。