DRA710 适用于信息娱乐系统和仪表组且具有图形功能的 600MHz ARM Cortex-A15 SoC 处理器 | 德州仪器 TI.com.cn

DRA710 (正在供货) 适用于信息娱乐系统和仪表组且具有图形功能的 600MHz ARM Cortex-A15 SoC 处理器

 

More Information

Experimental samples are available  Request Now

描述

DRA71x 处理器采用 538 焊球、17mm × 17mm、0.65mm 焊球间距(0.8mm 间距规则可用于信号)球栅阵列 (BGA) 封装(采用了 Via Channel™ 阵列 (VCA) 技术)。

此架构旨在通过具有成本效益的解决方案,为汽车应用提供高性能并发性 , 从而实现 DRA75x(“Jacinto 6 EP”和“Jacinto 6 Ex”)、DRA74x“Jacinto 6”和 DRA72x“Jacinto 6 Eco”信息娱乐处理器系列的全面可扩展性,包括图像、语音、HMI、多媒体和智能手机投影模式功能。

可编程性通过具有 Arm Neon™扩展的单核 Arm Cortex-A15 RISC CPU 和 TI C66x VLIW 浮点 DSP 内核实现。借助 Arm 处理器,开发人员能够将控制函数与在 DSP 和协处理器上编程的其他算法分离开来,从而降低系统软件的复杂性。

此外,TI 提供了一整套针对 Arm 和 DSP 的开发工具,其中包括 C 语言编译器和一个可查看源代码执行情况的调试界面。

每个器件都具有加密加速特性。HS(高安全性)器件上还提供支持的所有其他安全 特性,包括安全引导支持、调试安全性和可信执行环境支持。有关 HS 器件的更多信息,请联系您的 TI 代表。

DRA71x Jacinto 6 Entry 处理器系列器件符合 AEC-Q100 标准。

该器件 采用 简化的电源轨映射,这使得低成本电源管理集成电路 (PMIC) 解决方案得以实现。

The DRA71x processor is offered in a 538-ball, 17×17-mm, 0.65-mm ball pitch (0.8mm spacing rules can be used on signals) with Via Channel™ Array (VCA) technology, ball grid array (BGA) package.

The architecture is designed to deliver high-performance concurrencies for automotive applications in a cost-effective solution, providing full scalability from the DRA75x ("Jacinto 6 EP" and "Jacinto 6 Ex"), DRA74x "Jacinto 6" and DRA72x "Jacinto 6 Eco" family of infotainment processors, including graphics, voice, HMI, multimedia and smartphone projection mode capabilities.

Programmability is provided by a single-core Arm Cortex-A15 RISC CPU with Neon extensions and a TI C66x VLIW floating-point DSP core. The Arm processor lets developers keep control functions separate from other algorithms programmed on the DSP and coprocessors, thus reducing the complexity of the system software.

Additionally, TI provides a complete set of development tools for the Arm, and DSP, including C compilers and a debugging interface for visibility into source code execution.

Cryptographic acceleration is available in all devices. All other supported security features, including support for secure boot, debug security and support for trusted execution environment are available on High-Security (HS) devices. For more information about HS devices, contact your TI representative.

The DRA71x Jacinto 6 Entry processor family is qualified according to the AEC-Q100 standard.

The device features are simplified power supply rail mapping which enables lower cost PMIC solutions.

特性

  • 专为信息娱乐应用设计的 架构
  • 支持视频、图像和图形处理
    • 全高清视频(1920 × 1080p,60fps)
    • 多个视频输入和视频输出
    • 2D 和 3D 图形
  • Arm® Cortex®-A15 微处理器子系统
  • C66x 浮点 VLIW DSP
    • 目标代码与 C67x 和 C64x+ 完全兼容
    • 每周期最多 32 次 16 x 16 位定点乘法
  • 片上 L3 RAM 高达 512KB
  • 3 级 (L3) 和 4 级 (L4) 互连
  • DDR3/DDR3L 存储器接口 (EMIF) 模块
    • 最高支持 DDR-1333 (667MHz)
    • 高达 2GB 的单芯片选择
  • 双核 Arm® Cortex®-M4 图像处理单元 (IPU)
  • IVA-HD 子系统
  • 显示子系统
    • 带有 DMA 引擎和多达三条管线的显示控制器
    • HDMI™编码器:兼容 HDMI 1.4a 和 DVI 1.0
  • 2D 图形加速器 (BB2D) 子系统
    • Vivante®GC320 内核
  • 视频处理引擎 (VPE)
  • 单核 PowerVR™SGX544 3D GPU
  • 一个视频输入端口 (VIP) 模块
    • 支持多达四个复用输入端口
  • 通用存储器控制器 (GPMC)
  • 增强型直接存储器存取 (EDMA) 控制器
  • 2 端口千兆以太网 (GMAC)
    • 多达两个外部端口
  • 16 个 32 位通用计时器
  • 32 位 MPU 看门狗计时器
  • 六个高速内部集成电路 (I2C) 端口
  • HDQ™/单线®接口
  • 10 个可配置 UART/IrDA/CIR 模块
  • 4 个多通道串行外设接口 (McSPI)
  • 四路 SPI 接口 (QSPI)
  • 媒体本地总线子系统 (MLBSS)
  • 8 个多通道音频串行端口 (McASP) 模块
  • 超高速 USB 3.0 双重角色器件
  • 高速 USB 2.0 双重角色器件
  • 高速 USB 2.0 On-The-Go
  • 四个多媒体卡/安全数字/安全数字输入输出接口 (MMC™/SD®/SDIO)
  • PCI Express®3.0 子系统,带两个 5Gbps 通道
    • 一个与第 2 代兼容的双通道端口
    • 或两个与第 2 代兼容的单通道端口
  • 双控制器局域网 (DCAN) 模块
    • CAN 2.0B 协议
  • MIPI®CSI-2 摄像头串行接口
  • 多达 186 个通用 I/O (GPIO) 引脚
  • 器件安全 特性
    • 硬件加密加速器和 DMA
    • 防火墙
    • JTAG 锁定
    • 安全密钥
    • 安全 ROM 和引导
    • 客户可编程的秘钥
  • 电源、复位和时钟管理
  • 支持 CTool 技术的片上调试
  • 28nm CMOS 技术
  • 17mm × 17mm、0.65mm 间距、538 引脚 BGA (CBD)

All trademarks are the property of their respective owners.

参数

与其它产品相比 DRAx 信息娱乐系统 SOC 邮件 下载到电子表格中
Part number 立即下单 Arm CPU Arm MHz (Max.) DSP DSP MHz (Max) Graphics acceleration DRAM Co-processor(s) Hardware accelerators EMIF Other on-chip memory CSI-2 EMAC Video input ports Display Serial I/O MMC/SD PCIe McASP Security enabler USB
DRA710 立即下单 1 ARM Cortex-A15     600         1 2D     DDR3-1066
DDR3L-1066    
  1 Image Video Accelerator
2 Viterbi Decoder
1 Audio Tracking Logic    
1 32-bit     512 KB     2 DL     10/100/1000
2-port 1Gb switch    
4     1 HDMI OUT
2 LCD OUT    
CAN
I2C
SPI
UART
USB    
1x SDIO 4b
1x SDIO 8b
1x UHSI 4b
1x eMMC 8b    
2 PCIe Gen2     8     Cryptographic acceleration
Debug security
Device identity
Secure boot
Secure storage
Trusted execution environment    
1 USB3.0
2 USB2.0    
DRA712 无样片 1 ARM Cortex-A15     600         1 2D
1 3D    
DDR3-1066
DDR3L-1066    
2 Dual ARM Cortex-M4     1 Image Video Accelerator
2 Viterbi Decoder
1 Audio Tracking Logic    
1 32-bit     512 KB     2 DL     10/100/1000
2-port 1Gb switch    
4     1 HDMI OUT
2 LCD OUT    
CAN
I2C
SPI
UART
USB    
1x SDIO 4b
1x SDIO 8b
1x UHSI 4b
1x eMMC 8b    
2 PCIe Gen2     8     Cryptographic acceleration
Debug security
Device identity
Secure boot
Secure storage
Trusted execution environment    
1 USB3.0
2 USB2.0    
DRA714 无样片 1 ARM Cortex-A15     600     1 C66x     400
750    
1 2D
1 3D    
DDR3-1066
DDR3L-1066    
2 Dual ARM Cortex-M4     1 Image Video Accelerator
2 Viterbi Decoder
1 Audio Tracking Logic    
1 32-bit     512 KB     2 DL     10/100/1000
2-port 1Gb switch    
4     1 HDMI OUT
2 LCD OUT    
CAN
I2C
SPI
UART
USB    
1x SDIO 4b
1x SDIO 8b
1x UHSI 4b
1x eMMC 8b    
2 PCIe Gen2     8     Cryptographic acceleration
Debug security
Device identity
Secure boot
Secure storage
Trusted execution environment    
1 USB3.0
2 USB2.0    
DRA716 无样片 1 ARM Cortex-A15     800     1 C66x     400
750    
1 2D
1 3D    
DDR3-1333
DDR3L-1333    
2 Dual ARM Cortex-M4     1 Image Video Accelerator
2 Viterbi Decoder
1 Audio Tracking Logic