产品详情

Number of channels 2 Technology family CD4000 Supply voltage (min) (V) 3 Supply voltage (max) (V) 18 Input type TTL Output type Push-Pull Clock frequency (MHz) 12 Supply current (max) (µA) 600 IOL (max) (mA) 1.5 IOH (max) (mA) -1.5 Features Balanced outputs, Clear, Positive edge triggered, Positive input clamp diode, Preset, Standard speed (tpd > 50ns) Operating temperature range (°C) -55 to 125 Rating Catalog
Number of channels 2 Technology family CD4000 Supply voltage (min) (V) 3 Supply voltage (max) (V) 18 Input type TTL Output type Push-Pull Clock frequency (MHz) 12 Supply current (max) (µA) 600 IOL (max) (mA) 1.5 IOH (max) (mA) -1.5 Features Balanced outputs, Clear, Positive edge triggered, Positive input clamp diode, Preset, Standard speed (tpd > 50ns) Operating temperature range (°C) -55 to 125 Rating Catalog
PDIP (N) 16 181.42 mm² 19.3 x 9.4 SOIC (D) 16 59.4 mm² 9.9 x 6 SOP (NS) 16 79.56 mm² 10.2 x 7.8 TSSOP (PW) 16 32 mm² 5 x 6.4
  • 置位/复位功能
  • 静态触发器运行 – 以 时钟电平无限期地保持状态
  • 中速运行 – 在 10V 下具有 16MHz(典型值)的时钟切换速度
  • 标准化对称输出特性
  • 针对 20V 下的静态电流进行了 100% 测试
  • 在全封装温度范围内,18V 时的最大输入电流为 1µA;18V 和 25°C 时为 100nA
  • 噪声容限(在全封装温度范围内):
    • VDD = 5V 时为 1V
    • VDD = 10V 时为 2V
    • VDD = 15V 时为 2.5V
  • 5V、10V 和 15V 参数额定值
  • 符合 JEDEC 第 138 号暂行标准,这是用于描述“B”系列 CMOS 器件的标准规范
  • 置位/复位功能
  • 静态触发器运行 – 以 时钟电平无限期地保持状态
  • 中速运行 – 在 10V 下具有 16MHz(典型值)的时钟切换速度
  • 标准化对称输出特性
  • 针对 20V 下的静态电流进行了 100% 测试
  • 在全封装温度范围内,18V 时的最大输入电流为 1µA;18V 和 25°C 时为 100nA
  • 噪声容限(在全封装温度范围内):
    • VDD = 5V 时为 1V
    • VDD = 10V 时为 2V
    • VDD = 15V 时为 2.5V
  • 5V、10V 和 15V 参数额定值
  • 符合 JEDEC 第 138 号暂行标准,这是用于描述“B”系列 CMOS 器件的标准规范

CD4027B 是一款包含两个相同互补对称 J-K 触发器的单片芯片集成电路。每个触发器都提供了单独的 J、K、置位、复位和时钟输入信号,以及缓冲 Q 和 Q 输出信号。借助此输入/输出,可实现与 RCA-CD4013B 双路 D 型触发器的兼容操作。

CD4027B 适用于执行控制、寄存器和切换功能。J 和 K 输入端的逻辑电平以及内部自操纵控制每个触发器的状态;触发器状态的变化与时钟脉冲的正向转换同步。置位和复位功能独立于时钟,并在置位或复位输入端出现高电平信号时启动。

CD4027B 型采用 16 引脚气密性双列直插式陶瓷封装(后缀为 F3A)、16 引脚双列直插式塑料封装(后缀为 E)、16 引脚小外形封装(后缀为 M、M96、MT 和 NSR)和 16 引脚薄型紧缩小外形封装(后缀为 PW 和 PWR)。

CD4027B 是一款包含两个相同互补对称 J-K 触发器的单片芯片集成电路。每个触发器都提供了单独的 J、K、置位、复位和时钟输入信号,以及缓冲 Q 和 Q 输出信号。借助此输入/输出,可实现与 RCA-CD4013B 双路 D 型触发器的兼容操作。

CD4027B 适用于执行控制、寄存器和切换功能。J 和 K 输入端的逻辑电平以及内部自操纵控制每个触发器的状态;触发器状态的变化与时钟脉冲的正向转换同步。置位和复位功能独立于时钟,并在置位或复位输入端出现高电平信号时启动。

CD4027B 型采用 16 引脚气密性双列直插式陶瓷封装(后缀为 F3A)、16 引脚双列直插式塑料封装(后缀为 E)、16 引脚小外形封装(后缀为 M、M96、MT 和 NSR)和 16 引脚薄型紧缩小外形封装(后缀为 PW 和 PWR)。

下载 观看带字幕的视频 视频

您可能感兴趣的相似产品

open-in-new 比较替代产品
功能与比较器件相同且具有相同引脚
SN74LVC112A 正在供货 具有清零和预设功能的双路下降沿 J-K 触发器 Smaller voltage range (1.65V to 5.5V), shorter average propagation delay (5.5ns), higher average drive strength (24mA)

技术文档

star =有关此产品的 TI 精选热门文档
未找到结果。请清除搜索并重试。
查看全部 9
类型 标题 下载最新的英语版本 日期
* 数据表 CD4027B CMOS 双路 J-K 触发器 数据表 (Rev. D) PDF | HTML 英语版 (Rev.D) PDF | HTML 2021年 12月 17日
应用手册 Power-Up Behavior of Clocked Devices (Rev. B) PDF | HTML 2022年 12月 15日
选择指南 Logic Guide (Rev. AB) 2017年 6月 12日
应用手册 Understanding and Interpreting Standard-Logic Data Sheets (Rev. C) 2015年 12月 2日
选择指南 逻辑器件指南 2014 (Rev. AA) 最新英语版本 (Rev.AB) 2014年 11月 17日
用户指南 LOGIC Pocket Data Book (Rev. B) 2007年 1月 16日
应用手册 Semiconductor Packing Material Electrostatic Discharge (ESD) Protection 2004年 7月 8日
用户指南 Signal Switch Data Book (Rev. A) 2003年 11月 14日
应用手册 Understanding Buffered and Unbuffered CD4xxxB Series Device Characteristics 2001年 12月 3日

设计和开发

如需其他信息或资源,请点击以下任一标题进入详情页面查看(如有)。

评估板

14-24-LOGIC-EVM — 采用 14 引脚至 24 引脚 D、DB、DGV、DW、DYY、NS 和 PW 封装的逻辑产品通用评估模块

14-24-LOGIC-EVM 评估模块 (EVM) 旨在支持采用 14 引脚至 24 引脚 D、DW、DB、NS、PW、DYY 或 DGV 封装的任何逻辑器件。

用户指南: PDF | HTML
英语版 (Rev.B): PDF | HTML
TI.com 上无现货
封装 引脚 下载
PDIP (N) 16 查看选项
SOIC (D) 16 查看选项
SOP (NS) 16 查看选项
TSSOP (PW) 16 查看选项

订购和质量

包含信息:
  • RoHS
  • REACH
  • 器件标识
  • 引脚镀层/焊球材料
  • MSL 等级/回流焊峰值温度
  • MTBF/时基故障估算
  • 材料成分
  • 鉴定摘要
  • 持续可靠性监测
包含信息:
  • 制造厂地点
  • 封装厂地点

支持和培训

视频