ZHCSF64A June 2016  – July 2016 ADS8910B , ADS8912B , ADS8914B

PRODUCTION DATA. 

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2ESD Ratings
    3. 6.3Recommended Operating Conditions
    4. 6.4Thermal Information
    5. 6.5Electrical Characteristics
    6. 6.6Timing Requirements
    7. 6.7Switching Characteristics
    8. 6.8Typical Characteristics
  7. Detailed Description
    1. 7.1Overview
    2. 7.2Functional Block Diagram
    3. 7.3Feature Description
      1. 7.3.1LDO Module
      2. 7.3.2Reference Buffer Module
      3. 7.3.3Converter Module
        1. 7.3.3.1Sample-and-Hold Circuit
        2. 7.3.3.2Internal Oscillator
        3. 7.3.3.3ADC Transfer Function
      4. 7.3.4Interface Module
    4. 7.4Device Functional Modes
      1. 7.4.1RST State
      2. 7.4.2ACQ State
      3. 7.4.3CNV State
    5. 7.5Programming
      1. 7.5.1Output Data Word
      2. 7.5.2Data Transfer Frame
      3. 7.5.3Interleaving Conversion Cycles and Data Transfer Frames
      4. 7.5.4Data Transfer Protocols
        1. 7.5.4.1Protocols for Configuring the Device
        2. 7.5.4.2Protocols for Reading From the Device
          1. 7.5.4.2.1Legacy, SPI-Compatible (SYS-xy-S) Protocols
          2. 7.5.4.2.2SPI-Compatible Protocols with Bus Width Options
          3. 7.5.4.2.3Source-Synchronous (SRC) Protocols
            1. 7.5.4.2.3.1Output Clock Source Options with SRC Protocols
            2. 7.5.4.2.3.2Bus Width Options With SRC Protocols
            3. 7.5.4.2.3.3Output Data Rate Options With SRC Protocols
      5. 7.5.5Device Setup
        1. 7.5.5.1Single Device: All multiSPI Options
        2. 7.5.5.2Single Device: Minimum Pins for a Standard SPI Interface
        3. 7.5.5.3Multiple Devices: Daisy-Chain Topology
        4. 7.5.5.4Multiple Devices: Star Topology
    6. 7.6Register Maps
      1. 7.6.1Device Configuration and Register Maps
        1. 7.6.1.1PD_CNTL Register (address = 04h) [reset = 00h]
        2. 7.6.1.2SDI_CNTL Register (address = 008h) [reset = 00h]
        3. 7.6.1.3SDO_CNTL Register (address = 0Ch) [reset = 00h]
        4. 7.6.1.4DATA_CNTL Register (address = 010h) [reset = 00h]
        5. 7.6.1.5PATN_LSB Register (address = 014h) [reset = 00h]
        6. 7.6.1.6PATN_MID Register (address = 015h) [reset = 00h]
        7. 7.6.1.7PATN_MSB Register (address = 016h) [reset = 00h]
        8. 7.6.1.8OFST_CAL Register (address = 020h) [reset = 00h]
        9. 7.6.1.9REF_MRG Register (address = 030h) [reset = 00h]
  8. Application and Implementation
    1. 8.1Application Information
      1. 8.1.1ADC Reference Driver
      2. 8.1.2ADC Input Driver
        1. 8.1.2.1Input Amplifier Selection
        2. 8.1.2.2Charge Kickback Filter
    2. 8.2Typical Application
      1. 8.2.1Design Requirements
      2. 8.2.2Detailed Design Procedure
      3. 8.2.3Application Curves
  9. Power-Supply Recommendations
  10. 10Layout
    1. 10.1Layout Guidelines
      1. 10.1.1Signal Path
      2. 10.1.2Grounding and PCB Stack-Up
      3. 10.1.3Decoupling of Power Supplies
      4. 10.1.4Reference Decoupling
      5. 10.1.5Differential Input Decoupling
    2. 10.2Layout Example
  11. 11器件和文档支持
    1. 11.1文档支持
      1. 11.1.1相关文档 
    2. 11.2相关链接
    3. 11.3接收文档更新通知
    4. 11.4社区资源
    5. 11.5商标
    6. 11.6静电放电警告
    7. 11.7Glossary
  12. 12机械、封装和可订购信息

1 特性

  • 分辨率:18 位
  • 无延迟输出的高采样率:
    • ADS8910B :1MSPS
    • ADS8912B :500kSPS
    • ADS8914B :250kSPS
  • 集成 LDO 支持单电源运行
  • 突发模式允许可实现精准的首次采样
  • 出色的交流和直流性能:
    • 信噪比 (SNR):102.5dB,总谐波失真 (THD):-125dB
    • 积分非线性 (INL):±0.5 最低有效位 (LSB)(典型值),±1.5 LSB(最大值)
    • 微分非线性 (DNL):±0.5 LSB(最大值),18 位无丢码 (NMC)
  • 宽输入范围:
    • 单极差分输入范围:±VREF
    • VREF 输入范围:2.5V 至 5V
  • 单电源低功耗运行
    (包括内部参考缓冲区和 LDO)
    • ADS8910B :1MSPS 下为 21mW
    • ADS8912B :500kSPS 下为 16mW
    • ADS8914B :250kSPS 下为 14mW
  • multiSPI™数字接口
  • 扩展温度范围:-40°C 至 +125°C
  • 小型封装:4mm × 4mm 超薄四方扁平无引线 (VQFN) 封装

2 应用

  • 测试和测量
  • 医疗成像
  • 高精度、高速数据采集

3 说明

ADS8910B、ADS8912B 和 ADS8914B (ADS891xB) 属于引脚兼容的高速、高精度、基于逐次逼近寄存器 (SAR) 的模数转换器 (ADC) 系列,集成了参考缓冲区和低压降稳压器 (LDO)。这些器件在典型工作条件下支持符合 ±0.5 LSB INL 和 102.5dB SNR 规范的单极全差分模拟量输入信号。

集成 LDO 支持低功耗单电源运行。集成参考缓冲区支持在突发模式下采集数据,以 18 位精度进行首次采样。支持 2.5V 到 5V 的外部基准电压,提供广泛的输入范围选择,无需额外调节输入。

集成 multiSPI 数字接口向后兼容传统 SPI 协议。此外,可配置 特性 简化了电路板布局、时序和固件,支持以较低时钟速度实现高吞吐量。multiSPI 数字接口支持轻松连接各种微控制器、数字信号处理器 (DSP) 和现场可编程门阵列 (FPGA)。

ADS891xB 系列采用节省空间的
4mm × 4mm 超薄四方扁平无引线 (VQFN) 封装,工作温度范围为 –40°C 到 +125°C。

器件信息

器件编号封装封装尺寸(标称值)
ADS891xBVQFN (24)4.00mm x 4.00mm
  1. 要了解所有可用封装,请参见数据表末尾的封装选项附录。

多种 ADC 设计

ADS8910B ADS8912B ADS8914B FBD-2ch-Hz_sbas707.gif