ADS6142-HT 具有 DDR LVDS/CMOS 输出的14 位 65 MSPS ADC | 德州仪器 TI.com.cn

ADS6142-HT (正在供货)

具有 DDR LVDS/CMOS 输出的14 位 65 MSPS ADC

具有 DDR LVDS/CMOS 输出的14 位 65 MSPS ADC - ADS6142-HT
 

描述

ADS6142是一款高性能和低功率耗散14位模拟/数字(A/D)转换器,此转换器采样频率为65每秒百万次采样(MSPS)。 即使在高输入频率下,一个内部高带宽采样和保持以及一个低抖动时钟缓冲器可帮助实现高信噪比(SNR)和宽无杂散动态范围(SFDR)。

ADS6142特有粗调和微调增益选项,在较低全幅模拟输入范围内,可改进SFDR性能。

此数字输出是并行CMOS或者是DDR(双倍速率)LVDS。 有几个特性可以使数据捕捉更加容易 - 输出时钟位置的控制和输出缓冲器驱动能力,LVDS电流,和内部终止可编程性。

输出接口类型,增益,和其它功能可使用3线制串口进行编程。 或者,可使用专用并行引脚对一些功能进行配置,因此此器件驱动到所需状态。

ADS6142在包含内部基准的同时去除了传统的基准引脚和相关的外部退偶装置。 也支持外部基准模式。

ADS6142可在极端温度范围(–40°C至 210°C)内工作。

特性

  • 最大采样率
  • 无丢码的14位分辨率
  • 用于信噪比(SNR)/无杂散动态范围(SFDR)权衡 的3.5dB粗调增益和最高6dB可编程微调增益
  • 并行CMOS和双倍速率(DDR) LVDS输出选项
  • 支持正弦,低压COMS(LVCOMS),低电压正射极耦合逻辑(LVPECL),LVDS时钟输入,和时钟振幅低至400mVPP
  • 时钟占空比稳定器
  • 支持外部基准的内部基准
  • 无需为基准提供外部退偶装置
  • 可编程输出时钟位置和数据捕捉的驱动强度
  • 3.3V模拟和1数字电源

查看更多内容

参数 与其它产品相比 高速 ADCs (>10MSPS)

 
Sample Rate (Max) (MSPS)
Resolution (Bits)
Number of input channels
SNR (dB)
ENOB (Bits)
SFDR (dB)
Power Consumption (Typ) (mW)
Input Range (Vp-p)
Interface
Operating Temperature Range (C)
Analog Input BW (MHz)
Input Buffer
Rating
Architecture
DNL (Typ) (+/-LSB)
INL (Typ) (+/-LSB)
Reference Mode
ADS6142-HT
65    
14    
1    
74.6    
12    
86    
285    
2    
DDR LVDS
Parallel CMOS    
-40 to 210    
500    
No    
High Temp    
Pipeline    
0.5    
2    
Ext
Int    

特色工具和软件