ZHCSEW7A December   2015  – April 2016 TPS54A20

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. Pin Configuration and Functions
  6. Specifications
    1. 6.1 Absolute Maximum Ratings
    2. 6.2 ESD Ratings
    3. 6.3 Recommended Operating Conditions
    4. 6.4 Thermal Information
    5. 6.5 Electrical Characteristics
    6. 6.6 Timing Requirements
    7. 6.7 Typical Characteristics
  7. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
      1. 7.3.1  Frequency Selection
      2. 7.3.2  External Clock Syncronization
      3. 7.3.3  Adjusting the Output Voltage
      4. 7.3.4  Soft Start
      5. 7.3.5  Startup into Pre-biased Outputs
      6. 7.3.6  Power Good (PGOOD)
      7. 7.3.7  Overcurrent Protection
      8. 7.3.8  Light Load Operation
      9. 7.3.9  Output Undervoltage/Overvoltage Protection
      10. 7.3.10 Input Undervoltage/Overvoltage Lockout
      11. 7.3.11 Enable and Adjusting Undervoltage Lockout
      12. 7.3.12 Series Capacitor Monitoring
        1. 7.3.12.1 Dropping Below 35% Threshold
        2. 7.3.12.2 Rising Above 65% Threshold
      13. 7.3.13 Thermal Shutdown
      14. 7.3.14 Phase A Power Stage
      15. 7.3.15 Phase B Power Stage
      16. 7.3.16 Internal Gate Drive Regulator
      17. 7.3.17 Voltage Feed Forward
      18. 7.3.18 Internal Oscillator
      19. 7.3.19 Pulse Frequency Detector
      20. 7.3.20 On-Time Generator
  8. Application and Implementation
    1. 8.1 Application Information
      1. 8.1.1 Two-Phase Series Capacitor Buck Converter Topology
      2. 8.1.2 Converter Switch Configurations
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
        1. 8.2.2.1  Output Voltage
        2. 8.2.2.2  Switching Frequency
        3. 8.2.2.3  On-Time
        4. 8.2.2.4  Inductor Selection
        5. 8.2.2.5  Output Capacitor Selection
        6. 8.2.2.6  Input Capacitor Selection
        7. 8.2.2.7  Series Capacitor Selection
        8. 8.2.2.8  Soft-Start Time Selection
        9. 8.2.2.9  Bootstrap Capacitor Selection
        10. 8.2.2.10 Gate Drive Capacitor Selection
        11. 8.2.2.11 Under Voltage Lockout Set Point
        12. 8.2.2.12 Current Limit Selection
      3. 8.2.3 Application Curves
  9. Power Supply Recommendations
  10. 10Layout
    1. 10.1 Layout Guidelines
    2. 10.2 Layout Example
  11. 11器件和文档支持
    1. 11.1 文档支持
    2. 11.2 社区资源
    3. 11.3 商标
    4. 11.4 静电放电警告
    5. 11.5 Glossary
  12. 12机械、封装和可订购信息

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • RNJ|20
散热焊盘机械数据 (封装 | 引脚)
订购信息

1 特性

  • 双相同步串联电容降压转换器
  • 自动相间电流均衡
  • 2MHz 至 5MHz 的单相开关频率
  • 最短导通时间为 14ns
  • 输出电压范围为 0.51V 至 2V,反馈基准电压为 ±0.5%
  • 输入过压锁定,实现 17V 浪涌保护
  • 可调节电流限值,自动重启(断续)
  • 与一个外部时钟同步
  • 稳定状态下的频率固定
  • 自适应导通时间控制
  • 内部反馈回路补偿
  • 支持外部电源选项的内部栅极驱动 LDO
  • EN 引脚,支持可调节的输入欠压锁定 (UVLO)
  • 可选软启动时间
  • 针对预偏置输出的单调性启动
  • 输出电源正常指示器(开漏)
  • 输出过压/欠压保护

2 应用

  • 电信、基站和通信设备
  • 存储、固态硬盘 (SSD)、DDR 存储器、交换机、集线器、路由器和其他网络设备
  • 薄型/背面板安装(高度低于 2mm)

3 说明

TPS54A20 是一款双相同步串联电容降压转换器,专为输入电压轨为 12V 的小尺寸、低电压 应用 而设计。该器件采用独特的拓扑结构,将开关电容电路与双相降压转换器融为一体,而且拥有诸多优势,其中包括电感间的自动电流均衡、较低的开关损耗(支持高频 (HF) 操作)以及通过串联电容实现降压。与 TPS54A20 搭配使用的低值薄型电感显著缩减了解决方案的面积和高度。该器件采用一种自适应导通时间控制架构,可在高达 10MHz 的工作频率下提供快速瞬态响应和精确稳压。通过使用锁相环 (PLL) 来锁定基准振荡器的开关信号,从而维持稳定状态下的固定频率操作。

器件信息(1)

器件型号 封装 封装尺寸(标称值)
TPS54A20 VQFN(20 引脚) 3.5mm x 4mm
  1. 要了解所有可用封装,请见数据表末尾的可订购产品附录。

简化电路原理图

TPS54A20 SimpleSchem4_slvscq8.gif

效率与负载电流间的关系

TPS54A20 D019_SLVSCQ8.gif
1.8 VOUT,2MHz(每相位),外部 VG+,3.2mm x 2.5mm x 1.2mm 电感