ZHCS921A May   2012  – January 2016 ADS4128

PRODUCTION DATA.  

  1. 特性
  2. 应用
  3. 说明
  4. 修订历史记录
  5. Device Comparison Table
  6. Pin Configuration and Functions
  7. Specifications
    1. 7.1  Absolute Maximum Ratings
    2. 7.2  ESD Ratings
    3. 7.3  Recommended Operating Conditions
    4. 7.4  Thermal Information
    5. 7.5  Electrical Characteristics
    6. 7.6  Electrical Characteristics: General
    7. 7.7  Digital Characteristics
    8. 7.8  Timing Requirements: LVDS and CMOS Modes
    9. 7.9  Reset Timing Requirements
    10. 7.10 Typical Characteristics
    11. 7.11 Typical Characteristics: Contour
  8. Detailed Description
    1. 8.1 Overview
    2. 8.2 Functional Block Diagram
    3. 8.3 Feature Description
      1. 8.3.1 Migrating From the ADS6149 Family
      2. 8.3.2 Digital Functions and Low-Latency Mode
      3. 8.3.3 Gain for SFDR and SNR Trade-Off
      4. 8.3.4 Offset Correction
      5. 8.3.5 Power Down
        1. 8.3.5.1 Global Power-Down
        2. 8.3.5.2 Standby
        3. 8.3.5.3 Output Buffer Disable
        4. 8.3.5.4 Input Clock Stop
      6. 8.3.6 Power-Supply Sequence
      7. 8.3.7 Output Data Format
    4. 8.4 Device Functional Modes
      1. 8.4.1 Output Interface Modes
        1. 8.4.1.1 Output Interface
        2. 8.4.1.2 DDR LVDS Outputs
        3. 8.4.1.3 LVDS Output Data and Clock Buffers
        4. 8.4.1.4 Parallel CMOS Interface
        5. 8.4.1.5 CMOS Interface Power Dissipation
        6. 8.4.1.6 Input Over-Voltage Indication (OVR Pin)
    5. 8.5 Programming
      1. 8.5.1 Serial Register Readout
      2. 8.5.2 Serial Interface
        1. 8.5.2.1 Register Initialization
    6. 8.6 Register Maps
      1. 8.6.1 Serial Interface Register Map
      2. 8.6.2 Register Description
  9. Application and Implementation
    1. 9.1 Application Information
      1. 9.1.1 Analog Input
      2. 9.1.2 Driving Circuit
        1. 9.1.2.1 Drive Circuit Requirements
      3. 9.1.3 Analog Input
        1. 9.1.3.1 Input Common-Mode
      4. 9.1.4 Clock Input
    2. 9.2 Typical Application
      1. 9.2.1 Design Requirements
      2. 9.2.2 Detailed Design Procedure
        1. 9.2.2.1 Analog Input
        2. 9.2.2.2 Clock Driver
        3. 9.2.2.3 Digital Interface
      3. 9.2.3 Application Curve
  10. 10Power Supply Recommendations
    1. 10.1 Sharing DRVDD and AVDD Supplies
    2. 10.2 Using DC/DC Power Supplies
    3. 10.3 Power Supply Bypassing
  11. 11Layout
    1. 11.1 Layout Guidelines
      1. 11.1.1 Grounding
      2. 11.1.2 Supply Decoupling
      3. 11.1.3 Exposed Pad
    2. 11.2 Layout Example
  12. 12器件和文档支持
    1. 12.1 器件支持
      1. 12.1.1 器件命名规则
    2. 12.2 文档支持
      1. 12.2.1 相关文档 
    3. 12.3 社区资源
    4. 12.4 商标
    5. 12.5 静电放电警告
    6. 12.6 Glossary
  13. 13机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

1 特性

  • 最大采样率:200MSPS
  • 使用 1.8V 单一电源的超低功耗:
    • 200MSPS 下 230mW 总体功耗
  • 高动态性能:
    • 信噪比 (SNR):170MHz 时为 69dBFS
    • 无杂散动态范围 (SFDR):170MHz 时为 85dBc
  • 随采样速率动态地进行功率调节
  • 输出接口:
    • 支持可编程摆幅和强度的双倍数据速率 (DDR) 低压差分信号 (LVDS)
      • 标准摆幅:350mV
      • 低摆幅:200mV
      • 默认信号强度:100Ω 端接
      • 2x 强度:50Ω 端接
    • 还支持 1.8V 平行 CMOS 接口
  • 针对 SNR / SFDR 折衷的高达 6dB 的可编程增益
  • DC 偏移校正
  • 支持低至 200mVPP 的输入时钟幅值
  • 封装:7.00mm × 7.00mm VQFN-48

2 应用

  • 无线通信基础设施
  • 软件定义无线电
  • 功率放大器线性化

3 说明

ADS4128 是一款 12 位模数转换器 (ADC),其采样速率高达 200MSPS。在由 1.8V 电源供电时,这个器件运用创新的设计技术在实现高动态性能的同时保持极低功耗。此器件非常适合于多载波、高带宽通信 应用。

ADS4128 具有精细增益选项,此选项可被用于在较低的全标度输入范围 (特别是高输入频率条件下) 改善 SFDR 性能。它包括一个 DC 偏移校正环路,此环路可被用于消除 ADC 偏移。在较低的采样速率条件下, ADC 的操作功耗将自动减低,而没有性能损失。

ADS4128 采用紧凑型超薄四方扁平无引线 (VQFN)-48 封装,额定工业温度范围为 –40°C 至 85°C。

器件信息(1)

器件型号 封装 封装尺寸(标称值)
ADS4128 VQFN(48) 7.00mm x 7.00mm
  1. 要了解所有可用封装,请见数据表末尾的可订购产品附录。

ADS4128 框图

ADS4128 ADS4128_Front_Page_Figure.gif