Design Guide: TIDA-01405

# 温度高达 125°C 的 3.0V 至 15.2V 输入、2A/-1.8V 反相电源

模块参考设计



# 说明

TIDA-01405 设计展示了反相电源模块(电压反相器),可通过 3V 至 15.2V 的输入电压在高达 2A 的电流下生成 - 1.8V 电压轨。许多通信设备系统和工业设备(如测试和测量)需要此类负电压。使用 TPS82130电源模块可以实现非常简单的负电压反相器(反相降压/升压)设计,从而在 2A 的高电流下提供 1.8V 的负输出电压。

# 资源

TIDA-01405设计文件夹TPS82130产品文件夹



请咨询我司 TI E2E™ 支持专家

# 特性

- 简单电源模块设计
- 总体解决方案尺寸小于 50mm<sup>2</sup>
- 2 A 的高输出电流 (V<sub>IN</sub> ≥ 5 V)
- 3 V 至 15.2 V 宽输入电压范围
- 低噪声(小于 10mV 输出纹波)
- 额定 125°C 解决方案

#### 应用

- 电信基础设施
- 无线基础设施
- 测试和测量
- 信号分析仪
- 函数发生器





# 1 系统概述

#### 1.1 系统说明

在基站和远程无线电单元等高性能通信设备系统中,通常需要大约 - 1.8V 的负电压来偏置数模 (DAC) 数据转换器。DAC38RF80 系列器件等数据转换器需要负电压偏置,以便为灌电流输出架构的电流源阵列供电。此参考设计中提供的 2A 电流足以为单个电信系统中的多个数据转换器供电,从而减少电源数量及其成本。宽输入电压范围支持此类系统中可用的许多不同电源电压。这使得相同的设计能够重复使用,用于具有不同输入电压的不同系统。低噪声和低输出纹波可实现无失真的清晰射频信号,并且不会限制数据转换器的动态范围。

在某些工业应用(如测试和测量)中也需要负电压来为相同的数据转换器供电。此外,负电压对于运算放大器 (op amps)的偏置也很有用。在这两种应用中,集成电源模块可缩短设计时间,并达到极小的解决方案尺寸,而低输出噪声对实际信号的影响极小。

### 1.2 关键系统规格

| 7                           |              |       |
|-----------------------------|--------------|-------|
| 参数                          | 规格           | 详细信息  |
| 输入电压范围 (V <sub>IN</sub> )   | 3 V 至 15.2 V | _     |
| 输出电压 (V <sub>OUT</sub> )    | -1.8 V       | _     |
| 输出电流 (V <sub>IN</sub> ≥ 5V) | 2A           | 图 3-1 |
| 输出电流 (V <sub>IN</sub> = 3V) | 1A           | 图 3-1 |

表 1-1. 关键系统规格

### 1.3 重点产品

#### 1.3.1 TPS82130

TPS82130 是一款 3A 降压转换器电源模块,集成了功率电感器,可达到极小的解决方案尺寸,设计简单。此电源模块可接受高达 17V 的输入电压(从输入引脚到接地引脚)。这种宽输入电压范围非常适合反相转换器,该转换器的额定电压至少需要为输入电压与输出电压之和。

#### 1.4 设计注意事项

#### 1.4.1 反相降压/升压拓扑概念

反相降压/升压拓扑与降压拓扑非常相似。在图 1-1 所示的降压配置中,正极连接 (V<sub>OUT</sub>) 连接到电源模块的 VOUT 引脚,返回连接则连接到电源模块地 (GND)。然而,在图 1-2 所示的反相降压/升压配置中,电源模块地用作负输出电压引脚(标记为 -V<sub>OUT</sub>)。该端子之前在降压配置中称为正输出,用作地。这种反相拓扑允许输出电压反相并且始终低于接地电压。



图 1-1. TPS82130 降压拓扑

www.ti.com.cn 系统概述

图 1-2. TPS82130 反相降压/升压拓扑

反相降压/升压拓扑中的电路运行不同于降压拓扑中的电路运行。图 1-3 (a) 展示了输出电压端子是反向的,尽管元 件的接线方式与降压转换器相同。如图 1-3 (b) 所示,在控制 MOSFET 导通期间,电感器用电流充电,而输出电 容器提供负载电流。在此期间,电感器不向负载提供电流。在控制 MOSFET 的关断期间和同步 MOSFET 的导通 期间, (请参阅图 1-3 (c)), 电感器为负载和输出电容器提供电流。这些更改会影响许多参数,以下各小节将进 一步详细介绍。



图 1-3. 反相降压/升压配置

在此拓扑中,平均电感电流受到影响。在降压配置中,平均电感电流等于平均输出电流,因为电感器总是在控制 MOSFET 的导通和关断期间为负载提供电流。而在反相降压/升压配置中,仅由输出电容器向负载提供电流,而负 载在控制 MOSFET 导通期间与电感器完全断开。在关断期间,电感器连接到输出电容器和负载(请参阅图 1-3)。由于关断时间为开关周期的 1 - D,方程式 1 中的平均电感器电流计算方法如下:

$$I_{L(Avg)} = \frac{I_{OUT}}{(1 - D)} \tag{1}$$

典型降压转换器的占空比只是 V<sub>OUT</sub>/V<sub>IN</sub>,但方程式 2 中反相降压/升压转换器的占空比计算方法变为:

$$D = \frac{V_{OUT}}{(V_{OUT} - V_{IN})}$$
 (2)

方程式 3 提供峰峰值电感器纹波电流:

$$\Delta I_{L} = \frac{V_{IN}D}{f_{S}L} \tag{3}$$

其中:

- Δ I<sub>L</sub> (A): 峰峰值电感器纹波电流
- D:占空比
- f<sub>S</sub> (MHz): 开关频率
- L (μH): 电感器值通常为 1μH



• V<sub>IN</sub> (V):相对于地、而不是相对于器件地或 V<sub>OUT</sub> 的输入电压。

方程式 4 计算最大电感器电流:

$$I_{L} = I_{L(avg)} + \frac{\Delta I_{L}}{2} \tag{4}$$

# 1.4.2 V<sub>IN</sub> 和 V<sub>OUT</sub> 范围

与采用降压拓扑相比,集成电路 (IC) 采用反相降压/升压拓扑运行时的输入电压更小。造成此差别的原因是,IC 的接地引脚连接到(负)输出电压。因此,器件两端的输入电压是  $V_{IN}$  到  $V_{OUT}$ ,而非  $V_{IN}$  到地。因此,TPS82130的输入电压范围为 3V 至 17V +  $V_{OUT}$ ,其中  $V_{OUT}$  为负值。

输出电压范围与配置为降压转换器时相同,但为负。反相降压/升压拓扑的输出电压必须设置在 -0.9V 和 -6V 之间。输出电压的设置方法与降压配置中相同,即将两个电阻器连接到 FB 引脚。使用 TPS82130 数据表中的同一公式设置输出电压,将 V<sub>OUT</sub> 和 V<sub>FB</sub> 均保持为正值。TIDA-01405 设计将输出电压设置为 -1.8V,使输入电压范围为 3V 至 15.2V。

#### 1.4.3 最大输出电流

与降压拓扑相比,反相降压/升压拓扑中的最大输出电流有所降低。这是由于峰值电感器电流增高导致的,计算方法请参阅方程式 4。对于电源模块而言,由于电源模块本身的尺寸较小,会导致额外的热限制。最后,由于反相降压/升压拓扑中出现的右半平面零点,为了确保稳定性,对最大输出电流有了进一步的限制。图 3-1 显示了TIDA-01405 设计考虑温升和稳定性因素后的最大输出电流。TPS82130 器件的电流限值在图 3-1 中的所有曲线之上,因此不会在热限制或稳定性限制之外限制最大输出电流。电流限制本身仍会限制峰值电感器电流。

#### 1.4.3.1 热限制

在大多数设计中,主要的最大输出电流限制是热限制。随着输出电流的增加,TPS82130中的绝对功率损耗(以mW 为单位)也会增加,这会导致 TPS82130 器件热阻抗的温升更高。

为了保证可靠性,TPS82130 数据表建议器件温度低于  $110^{\circ}$ C,禁止在  $125^{\circ}$ C 以上运行。因此,图 3-1 包含两条限热线:一条为  $110^{\circ}$ C,另一条为  $125^{\circ}$ C 工作温度。这些限值的计算方式是将图 3-2 中 TPS82130 的功率损耗与 TPS82130EVM-720 的  $\theta$  <sub>JA</sub>(器件数据表中提供,为  $46.1^{\circ}$ C/W)相乘,并将该值与  $25^{\circ}$ C 的环境温度相加。

使用此方法可以计算任何环境温度下的最大输出电流。只需从  $110^{\circ}$ C 或  $125^{\circ}$ C 中减去最高环境温度,即可获得允许的温升。将印刷电路板 (PCB) 的  $\theta$  JA 除以该温升,即可获得允许的功率损耗。在图 3-2 中找到此功率损耗,可确定特定条件下的最大输出电流。 $46.1^{\circ}$ C/W 可用于估算  $\theta$  JA。请参阅方程式 5 了解计算方法。

$$P_{LOSS} \le \frac{125 - T_{A\_MAX}}{\theta_{JA}} \tag{5}$$

#### 1.4.3.2 稳定性限制和输出电容器选型

图 3-1 中的"建议"曲线显示了基于稳定性考虑的建议最大输出电流。TIDA-01405 设计应在低于该线的负载电流下运行。大多数应用的环境温度都高于 25°C,在这种情况下,热限制线向下移动到"建议"线以下(如节 1.4.3.1 中所述),从而进一步限制了最大输出电流。

反相降压/升压拓扑包含一个右半平面零点,它会在高频下增加增益并减少相位,对控制环路响应产生显著的负面影响。该右半平面零点可能会导致不稳定。方程式6可预估右半平面零点的频率。

$$f_{(RHP)} = \frac{-(1-D)^2 \times V_{OUT}}{(D \times L \times I_{OUT} \times 2 \times \pi)}$$
(6)

TIDA-01405 设计使用四个 22μF 输出电容器,在 -1.8V 输出电压下,有效电容约为 72μF。此电容量会将控制环路的交叉频率推低到足够低的频率,使右半平面零点频率足够高,以实现稳定性。虽然其中一个输出电容器需要放置在 TPS82130 器件附近,但其他电容器可以放置在负载点处,并用作其输入去耦电容器。将三个输出电容器放置在负载点处时,解决方案尺寸小于 50mm²。如果包含这三个电容器,则第 1 页的"有源电路"框中显示的所有组件的解决方案尺寸约为 75mm²。

www.ti.com.cn 系统概述

更大的输出电容通过增加右半平面零点和交叉点之间的间隔来提高稳定性。输入电压较低时,右半平面零点频率 较低,占空比较高。负载瞬态测试是稳定性的最佳测试方式,如*简化稳定性检测* 应用报告中所述。由于 TPS82130 的 VOS 引脚连接到器件上,因此无法断开整个控制环路并测量波特图。

#### 1.4.4 设计注意事项

将 TPS82130 模块用于反相降压/升压应用时,如果 VIN 和 EN 引脚直接连接在一起,则存在风险。

反相降压/升压电源通常用于为差分轨的负极侧供电。如果首先将正电源轨施加到该差分轨上,会激活下游器件, 其 Iq 会在负电源轨上产生正预偏置电压。输入欠压和快速下电上电等其他情况也可使负电源轨预偏置并导致启动 问题。如果 VIN 和 EN 连接在一起,器件启用时可能还没有时间初始化内部电路,这可能会导致意外启动行为或 导致器件卡住。确保在 VIN 上电后启用 EN 引脚,将会可靠地消除此问题。

建议通过三种权变措施避免此问题:

第一项建议是调整系统上电序列,防止负电源轨意外累积电压。因此要先启用负电源轨,使其能够正确启动,然 后再启用正电源轨。通过这种方式调整上电序列,将确保 TPS82130 作为反相降压/升压转换器正确启动。

如果应用依赖的器件需通过 VIN 启用,则需要使用 RC 滤波器在 VIN 和 EN 引脚之间添加延迟。这样可确保器件 在启用之前有足够的时间初始化内部电路,然后才开始调节输出。100kΩ 和 1μF RC 滤波器可在 VIN 和 EN 引 脚之间提供必要的延迟,用于器件初始化。可通过两种选项修改此原理图。一种选项使用串联电阻限制流入 EN 引脚的电流(图 1-4),另一种选项使用肖特基二极管钳制 EN 引脚(图 1-5)。使用肖特基二极管选项时,应选 择小于 0.3V 的正向压降,这样器件才不会超过 EN 引脚的绝对最大额定值。



图 1-4. 使用 RC 滤波器和串联电阻时的 EN 引脚延迟



图 1-5. 使用 RC 滤波器和肖特基二极管时的 EN 引脚延迟

最后,如果应用需要利用外部控制信号(如微控制器或上游器件的 PG 引脚)启用和禁用器件,那么电源序列的 顺序是很重要的。在上电期间,必须在产生 EN 信号之前施加 Vin;在下电期间, EN 引脚应在移除 Vin 之前变为 低电平。这样可确保 EN 引脚不会超过 VIN + 0.3V 的最大额定值,从而不会损坏器件。有关数字输入电平转换的 更多信息,请参阅节1.4.5。

#### 1.4.5 启用引脚配置

如果 EN 引脚上的电压达到其阈值,且输入电压高于欠压锁定 (UVLO) 阈值,该器件就会启用。如果 EN 引脚上的 电压低于其阈值,或输入电压低于 UVLO 阈值, TPS82130 器件就会停止工作。

由于 V<sub>OUT</sub> 在此配置中是 IC 地,因此 EN 引脚必须以 V<sub>OUT</sub>(而非地)为基准。在降压配置中,0.9V 被视为高电 平,小于 0.3V 被视为低电平。但在反相降压/升压配置中, V<sub>OUT</sub> 电压是基准电压;因此,高阈值为 0.9V +

系统概述 INSTRUMENTS

系统概述 www.ti.com.cn

 $V_{OUT}$ ,低阈值为  $0.3V + V_{OUT}$ 。例如,如果  $V_{OUT} = -1.8V$ , $V_{EN}$  在高于 -0.9V 的电压下被视为高电平,在低于 -1.5V 的电压下被视为低电平。

这会导致难以启用或禁用器件,因为在某些应用中,提供 EN 信号的 IC 可能无法产生负电压。图 1-6 所示的电平转换器电路不再需要负 EN 信号,消除了与偏移 EN 阈值电压相关的任何麻烦。如果不需要禁用 TPS82130,EN 引脚可在没有此电路的情况下直接连接至  $V_{\text{IN}}$ 。



VOUT 是反相降压/升压转换器的负输出电压

图 1-6. EN 引脚电平转换器

最初驱动 EN 的正信号改为连接到 Q1 的栅极 (SYS\_EN)。当 Q1 关闭 (SYS\_EN 接地)时,Q2 的 V<sub>GS</sub> 上为 0V,并且也保持关闭。在此状态下,EN 引脚最初处于输出电压电平 (-1.8V),低于低电平阈值,使器件禁用。

当 SYS\_EN 提供足够的正电压来开启 Q1 ( MOSFET 数据表中指定的  $V_{GS}$  阈值 ) 时,Q2 的栅极通过 Q1 处于地电势。此操作会将 Q2 的  $V_{GS}$  驱动为负电压,并打开 Q2。然后  $V_{IN}$  通过 Q2 连接到 EN,并且引脚高于高电平阈值,从而导通器件。务必确保 Q2 的  $V_{GD}$  和  $V_{GS}$  在启用和禁用状态期间都保持在 MOSFET 额定值范围内。不遵守此约束可能会导致 MOSFET 损坏。

图 3-17 和图 3-18 显示了启用和禁用序列。SYS\_EN 信号激活使能电路,G/D 节点信号表示 Q1 和 Q2 之间的共享节点。此电路已使用 3.3V SYS\_EN 信号和双路 N/PFET Si1029X 进行了测试。EN 信号是电路的输出,从  $V_{IN}$  变为  $V_{OUT}$ ,从而正确启用和禁用器件。当 IC 被禁用时,PG 引脚用作输出放电,使  $V_{OUT}$  快速恢复为  $V_{OUT}$ 

# 1.4.6 电源正常引脚配置

TPS82130 具有内置电源正常 (PG) 功能,可指示输出电压是否已达到适当水平。PG 引脚是开漏输出,需要使用一个上拉电阻器。因为  $V_{OUT}$  在此配置中是 IC 地,所以 PG 引脚以  $V_{OUT}$  而非地为基准,这意味着 TPS82130 器件在 PG 为低电平时将其拉至  $V_{OUT}$ 。

这种行为可能会导致难以读取 PG 引脚的状态,因为在某些应用中,检测 PG 引脚电压电平的 IC 可能无法承受负电压。图 1-7 所示的电平转换器电路通过消除 PG 引脚的负输出信号,消除了与偏移 PG 引脚电压相关的任何麻烦。如果不需要 PG 引脚功能,则可以在没有此电路的情况下将其悬空或连接到 V<sub>OUT</sub>。请注意,为避免违反其绝对最大额定值,PG 引脚不应驱动至超过负输出电压(IC 地)6V 以上。

www.ti.com.cn 系统概述



图 1-7. PG 引脚电平转换器

在 TPS82130 内部, PG 引脚连接到 N 沟道 MOSFET (Q3)。通过将 PG 引脚连接到 Q1 的栅极,当 PG 引脚被拉低时,Q1 关闭而 Q2 开启,因为 Q2 的  $V_{GS}$  为  $V_{CC}$ 。然后 SYS PG 被拉至地。

当 Q3 关断时,Q1 的栅极被拉至地电势,将 Q1 导通。该事件序列将 Q2 的栅极拉至低于地电平,从而将其关断。然后,SYS\_PG 被上拉到  $V_{CC}$  电压。请注意,对于连接到 SYS\_PG 网络的电路, $V_{CC}$  电压必须处于适当的逻辑电平。

图 3-19 和图 3-20 显示了该 PG 引脚的电平转换器序列。PG 信号激活 PG 引脚电平转换器电路,G/D 节点信号表示 Q1 和 Q2 之间的共享节点。该电路已使用 5V 的  $V_{CC}$  和双 NFET Si1902DL 进行了测试。SYS\_PG 网络是电路的输出,电压在地电平和 5V 之间,可由单独的器件轻松读取。

#### 1.4.7 放电输出电压

如果在轻负载或无负载条件下禁用 TPS82130 器件,可通过提供额外的放电路径,使 PG 引脚的 V<sub>OUT</sub> 快速恢复到 0V。当 IC 通过 EN 引脚禁用后,PG 引脚通过内部 MOSFET 连接到器件地 (-V<sub>OUT</sub>)。在地和 PG 引脚之间放置一个电阻,可创建一条对地放电路径。

必须调整添加的电阻器的阻值,将流入 PG 引脚的电流限制在安全水平之内,TPS82130 数据表指定的电流最大值为 10mA。为此,-1.8V 输出电压选择  $200\Omega$  PG 电阻器。

#### 1.4.8 输入电容器选型

需要一个输入电容 CIN 为输入电压源提供本地旁路。低等效串联电阻 (ESR) X5R 或 X7R 陶瓷电容器非常适合输入电压滤波,可更大限度减少对其他电路的干扰。对于大多数应用,建议在  $V_{IN}$  到地 (系统地,非  $-V_{OUT}$ ) 之间使用  $10\,\mu$ F 陶瓷电容器。为了实现更好的输入电压滤波,可以无任何限制地增加 CIN 电容器值。

对于 TPS82130 的反相降压/升压配置,TI 不建议在  $V_{IN}$  和  $-V_{OUT}$  之间安装电容器。如果安装了这样的电容器,则可提供从  $V_{IN}$  到  $-V_{OUT}$  的交流路径。当  $V_{IN}$  施加到电路时,从  $V_{IN}$  到  $-V_{OUT}$  的电容上的这个 dV/dt 会产生一个必须返回到地的电流(输入电源回路),才能完成其循环。该电流可能流经内部低侧 MOSFET 的体二极管和电感器,再返回地。流经体二极管会将 VOUT 引脚拉至低于 IC 地,超出其绝对最大额定值。这样可能会损坏TPS82130,不建议这样做;因此不需要或不建议在  $V_{IN}$  与  $-V_{OUT}$  之间使用电容器。如果存在这样的电容器 (CBP),则必须按照图 1-8 中显示的原理图,在输出端安装一个肖特基二极管。

系统概述 www.ti.com.cn



图 1-8. 如果安装 CBP,则需要安装肖特基二极管 D1

www.ti.com.cn 入门硬件

# 2 入门硬件

只需在 J1 和 J4 连接器之间施加输入电压即可测试此 TI 设计。然后,在 JP1 的 ON 和 EN 之间连接跳线。

# 3 测试和结果

# 3.1 测试结果



图 3-1. 最大输出电流



图 3-2. 效率与负载间的关系

测试和结果 www.ti.com.cn



图 3-3. 效率与 V<sub>IN</sub> 之间的关系 (1A 负载)



图 3-4. 负载调整率



图 3-5. 线性调整率 (1A 负载)

www.ti.com.cn 测试和结果



图 3-6. 开关频率与 V<sub>IN</sub> 间的关系 (1A 负载)



图 3-7. 开关频率与负载间的关系



图 3-8. 瞬态响应 ( 3.3V<sub>IN</sub> , 0A 至 1A 负载阶跃 )



图 3-9. 瞬态响应 (5V<sub>IN</sub>, 0A 至 1A 负载阶跃)



图 3-10. 瞬态响应(12V<sub>IN</sub>,0A 至 1A 负载阶跃)



图 3-11. 输出电压纹波 ( 3.3V<sub>IN</sub> , 1mA 负载 )

测试和结果 www.ti.com.cn



图 3-12. 输出电压纹波 ( 3.3V<sub>IN</sub> , 1A 负载 )



图 3-13. 输出电压纹波 (5V<sub>IN</sub>, 1mA 负载)

测试和结果



图 3-14. 输出电压纹波 (5V<sub>IN</sub>, 1A 负载)



图 3-15. 输出电压纹波 ( 12V<sub>IN</sub> , 1mA 负载 )

测试和结果 Www.ti.com.cn



图 3-16. 输出电压纹波 ( 12V<sub>IN</sub> , 1A 负载 )



图 3-17. EN 启动 (5V<sub>IN</sub>, 无负载)



图 3-18. EN 关断 (5V<sub>IN</sub>,无负载)



图 3-19. 启动时 PG (5V<sub>IN</sub>, 无负载)



图 3-20. 关断时 PG (5V<sub>IN</sub>,无负载)

### 4 设计文件

#### 4.1 原理图

如需下载原理图,请参阅 TIDA-01405 中的设计文件。

#### 4.2 物料清单

如需下载物料清单 (BOM),请参阅 TIDA-01405 的设计文件。

# 4.3 PCB 布局建议

#### 4.3.1 布局图

如需下载板层图,请参阅 TIDA-01405 中的设计文件。

# 4.4 Gerber 文件

如需下载光绘文件,请参阅 TIDA-01405 中的设计文件。

#### 4.5 装配图

如需下载装配图,请参阅 TIDA-01405 的设计文件。

# 5 相关文档

- 1. 德州仪器 (TI), 简化稳定性检测,应用报告。
- 2. 德州仪器 (TI), *在反相降压I升压拓扑中使用 TPS62125*, TPS62125 应用报告。
- 3. 德州仪器 (TI), TPS82130 具有集成电感器的 17V 输入电压、3A 降压转换器 MicroSiP™ 模块, 数据表。

#### 6 商标

TI E2E™ is a trademark of Texas Instruments.

所有商标均为其各自所有者的财产。



# 7 修订历史记录

| Changes from Revision A (April 2017) to Revision B (January 2023)                                      |                 |
|--------------------------------------------------------------------------------------------------------|-----------------|
| • 更新了整个文档中的表格、图和交叉参考的编号格式                                                                              | 1               |
| • 添加了设计注意事项主题                                                                                          | 5               |
| Changes from Revision * (March 2017) to Revision A (April 2017)                                        | Page            |
| • 将 <i>第 1.5 节、第 1.6 节、第 1.7 节</i> 和 <i>第 1.8 节</i> 更新为 <i>节 1.4.5、 节 1.4.6、 节 1.4.</i> 7 和 <i>节</i> 1 | . <u>.4.8</u> 5 |
| • 更新了 <i>效率与 V_IN 之间的关系 ( 1A 负载 )</i> 图像, x 轴用 V <sub>IN</sub> (V) 替换 I <sub>OUT</sub> (mA)            | 9               |

# 重要声明和免责声明

TI"按原样"提供技术和可靠性数据(包括数据表)、设计资源(包括参考设计)、应用或其他设计建议、网络工具、安全信息和其他资源,不保证没有瑕疵且不做出任何明示或暗示的担保,包括但不限于对适销性、某特定用途方面的适用性或不侵犯任何第三方知识产权的暗示担保。

这些资源可供使用 TI 产品进行设计的熟练开发人员使用。您将自行承担以下全部责任:(1) 针对您的应用选择合适的 TI 产品,(2) 设计、验证并测试您的应用,(3) 确保您的应用满足相应标准以及任何其他功能安全、信息安全、监管或其他要求。

这些资源如有变更,恕不另行通知。TI 授权您仅可将这些资源用于研发本资源所述的 TI 产品的应用。严禁对这些资源进行其他复制或展示。您无权使用任何其他 TI 知识产权或任何第三方知识产权。您应全额赔偿因在这些资源的使用中对 TI 及其代表造成的任何索赔、损害、成本、损失和债务,TI 对此概不负责。

TI 提供的产品受 TI 的销售条款或 ti.com 上其他适用条款/TI 产品随附的其他适用条款的约束。TI 提供这些资源并不会扩展或以其他方式更改 TI 针对 TI 产品发布的适用的担保或担保免责声明。

TI 反对并拒绝您可能提出的任何其他或不同的条款。

邮寄地址: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265 Copyright © 2023,德州仪器 (TI) 公司